SU1474834A1 - Детектор фронта сигнала - Google Patents

Детектор фронта сигнала Download PDF

Info

Publication number
SU1474834A1
SU1474834A1 SU874261587A SU4261587A SU1474834A1 SU 1474834 A1 SU1474834 A1 SU 1474834A1 SU 874261587 A SU874261587 A SU 874261587A SU 4261587 A SU4261587 A SU 4261587A SU 1474834 A1 SU1474834 A1 SU 1474834A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inverter
output
transistors
input
transistor
Prior art date
Application number
SU874261587A
Other languages
English (en)
Inventor
Владимир Борисович Буй
Александр Петрович Гуменюк
Николай Иванович Хцынский
Original Assignee
Предприятие П/Я Х-5737
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Х-5737 filed Critical Предприятие П/Я Х-5737
Priority to SU874261587A priority Critical patent/SU1474834A1/ru
Application granted granted Critical
Publication of SU1474834A1 publication Critical patent/SU1474834A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в цифровой вычислительной технике. Цель изобретени  - расширение области применени  - достигаетс  за счет формировани  выходного импульса по фронту входного сигнала без дополнительного установочного сигнала. Детектор фронта сигнала содержит первый инвертор на транзисторах 1,2, второй инвертор на транзисторах 3,4, элемент ИЛИ-НЕ на транзисторах 5,6,7, первый пороговый элемент 8, второй пороговый элемент 9, третий пороговый элемент 10, первый управл емый ключ 11, второй управл емый ключ 12. Устройство не требует предварительной установки от внешнего источника сигнала и формирует выходной импульс только по положительному фронту входного сигнала. Уровень выходного сигнала не зависит от емкости нагрузки. Использование элемента ИЛИ-НЕ вместо И-НЕ привело к уменьшению в 3 раза размеров ключевых транзисторов, уменьшению задержек. 1 ил.

Description

Фиг.1
Изобретение относитс  к импульсно технике и может быть использовано в цифровой вычислительной технике.
Цель изобретени  - расширение об- ласти применени  за счет обеспечени  формировани  выходного импульса по фронту входного сигнала без дополнительного установочного сигнала, а также увеличени  амплитуды выходного сигнала.
На фиг. 1 представлена принципа- альна  электрическа  схема детектора фронта сигнала; на фиг, 2 - временные диаграммы, по сн ющие его работу
Детектор фронта сигнала содержит первый инвертор на транзисторах 1 и 2, второй инвертор на транзисторах 3 и 4, элемент ИЛИ-НЕ на транзисторах 5-7, первый пороговый элемент на транзисторе 8, второй пороговый элемент на транзисторе 9, третий пороговый элемент на транзисторе 10, первый 11 и второй 12 управл емые ключи Транзисторы 1,3 и 5  вл ютс  нагру-1 зочнымк и выполнены со.встроенным каналом, остальные транзисторы выполнены с индуцированным каналом. .Исток и затвор транзистора 1 соеди- нены со стоком транзистора 2 - точкой 13 и  вл ютс  выходом первого инвертора. В эту точку подключены сток и затвор транзистора 8, затвор транзисторов 7 и 12. Заагзор и сток транзистора 3 соединены со стоком транзистора 4 - точкой 14 и  вл ютс  выводом второго инвертора. В эту точку подключены затвор транзистора 6, сток и затвор транзистора 9. Исток и затвор транзистора 5 подключены к стокам транзисторов 6 и 7 - клемме 15 и  вл ютс  выходом элемента ИЛИ-Н и выходом детектора фронта сигнала, В эту точку подключены затвор и сток транзистора 10. К истоку транзистора 8 - точка 16 - выход первого порогового элемента подключены сток транзистора 11 и затвор транзистора 4 К истоку транзистора 9 - точка
17 - выход второго порогового элемента подключены исток транзистора 10, сток транзистора 12 и затвор транзистора 11. Затвор транзистора 2 - клемма 18  вл етс  входом детектора фронта сигнала, истоки транзисторов ,6,7,11 и 12 подключены к общей шине детектора фронта сигнала стоки транзисторов 1,3 и 5 подключены к
шине пита}-ч  детектора фронта сигнала .
Детектор фронта сигнала работает следующим образом.
Пусть в исходном состо нии на вхо детектора фронта сигнала - точку 18 подаетс  уровень логического О, тогда на выходе первого инвертора - точке 13 будет находитьс  уровень напр жени  питани . На выходе первого порогового элемента будет дитьс  логическа  1 с уровнем &1пиТ) и(по() что достаточно дл  формировани  на выходе второго инвертора - точка 14 уровн  логического О. В точке 17 за счет открытого второго ключевого транзистора установлен уровень логического О. На выходе детектора фронта установлен уровень логического О за счет уров н  логической 1 на выходе первого инвертора. Таким образом, в исходном состо нии ток потреблени  протекает через элемент ИЛИ-НЕ и через второй инвертор.
Пусть в момент времени t( уровень входного сигнала - точка 18 перейдет через уровень порогового напр жени  ключевого транзистора 2 первого инвертора , тогда в некоторый момент времени tz выход этого инвертора - точка 13 перейдет через уровень логического О. С этого момента времени на двух входах элемента станов тс уровни логического О и на выходе начнетс  формирование положительно го фронта импульсного сигнала. В течение времени t-t(формирование с переднего фронта импульсного сигнала до уровн  Uff0p на затворе первого ключевого транзистора) изменени  напр жени  не происходит из-за потери порогового напр жени  на третьем пороговом элементе.
В течение времени (формирование переднего фронта импульсного сигнала с уровн  Unm Я° уровн  2и„ на затворе первого ключевого транзистора) уровень напр жени  измен етс  от 0 до ипо. . Таким образом только с момента времени t4 когда сформирован фронт с уровнем не менее 2U П0р , начнетс  разр д точки 16 на входе второго инвертора. В момент времени (клемма 15)напр жение в точке 16 становитс  ниже уровн  логического О ключевого транзистора 4 второго инвертора, тогда в момент
времени t6уровень на выходе второго инвертора превысит пороговое напр жение ключевого транзистора 6 и на выходе Элемента ИТИ-НЕ - точка 15начнетс  формирование заднего фронта импульсного сигнала.
При переключении входного сигнала из уровн  логической 1 в уровень логического О на выходе детектора фронта импульсный сигнал не формируетс , поскольку отсутствует момент времени, когда одновременно на обоих входах элемента ИЛИ-НЕ присутствуют уровни логического О.
Таким образом, предлагаемый детек тор не требует предварительной установки от внешнего источника питани  информирует выходной импульс только по положительному фронту .
входного сигнала с уровнем практически независимым от емкости нагрузки и гарантированно превышающим уровень срабатывани  последующего устройства , выполненного по аналогич- ной технологии.
Кроме этого достигаетс  уменьшение площади всего детектора за счет использовани  элемента ИЛИ-НЕ вместо И-НЕ, в котором дл  обеспечени  таких же уроцней логического О, как и дл  ИЛИ-НЕ, необходимо увеличение в 2-3 раза размеров ключевых транзисторов , что также приводит к увеличению задержек внутри детектора и затрудн ет формирование коротких импульсов .

Claims (1)

  1. Формула изобретени 
    - Детектор фронта сигнала, содержащий первый инвертор, входную и выходную клеммы, причем входна  клемма соединена с входом первого К1ш отора отличающийс  тем, что, г целью распмрени  области применени , введены второй инвертор, элемент ИЛИ- НЕ, первый и второй управл емые ключи , первый, второй и третий пороговые элементы, причем выход первого инвертора соединен с управл ющим входом второго управл емого ключа, первым входом элемента ИЛИ-НЕ, второй вход которого соединен с выходом второго инвертора, выход первого инвертора через первый пброговый элемент соединен с входом второго инвертора и входом первого управл емого ключа, выход которого соединен с общей шиной, а управл ющий вход через второй управл емый ключ соединен с общей шиной , через второй пороговый элемент - с выходом элемента ИЛИ-НЕ л выходной клеммой, а через второй пороговый элемент - с выходом второго инвертора.
    ML
    W
    11
    15
    to tj
    Фив. 2
SU874261587A 1987-06-15 1987-06-15 Детектор фронта сигнала SU1474834A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874261587A SU1474834A1 (ru) 1987-06-15 1987-06-15 Детектор фронта сигнала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874261587A SU1474834A1 (ru) 1987-06-15 1987-06-15 Детектор фронта сигнала

Publications (1)

Publication Number Publication Date
SU1474834A1 true SU1474834A1 (ru) 1989-04-23

Family

ID=21310705

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874261587A SU1474834A1 (ru) 1987-06-15 1987-06-15 Детектор фронта сигнала

Country Status (1)

Country Link
SU (1) SU1474834A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Справочник по интегральным микросхемам. /Под ред. Б.В.Тарабрина.М.: Энерги , 1980, с. 140 и 141. Авторское свидетельство СССР № 373864, кл. Н 03 К 5/01, 197t. *

Similar Documents

Publication Publication Date Title
US4514647A (en) Chipset synchronization arrangement
US4479067A (en) Output buffer circuit
US4449066A (en) Buffer circuit for generating output signals having short recovery time
GB1475908A (en) Mos circuit
KR880700548A (ko) Ttl대 cmos입력버퍼
KR850008564A (ko) 반도체 집적회로 장치
US4736119A (en) Dynamic CMOS current surge control
KR850003078A (ko) 인버터 제어회로
SU1474834A1 (ru) Детектор фронта сигнала
KR870000805A (ko) 저전력작동 입력버퍼회로
JPS61262827A (ja) 半導体集積回路装置
JP3033584B2 (ja) 出力回路
US5032743A (en) Skew clamp
JPH03175728A (ja) 半導体メモリ装置
JP2563570B2 (ja) セット・リセット式フリップフロップ回路
JPH0793987A (ja) 半導体集積回路装置
SU1476599A1 (ru) Формирователь импульсов
KR20000060392A (ko) 반도체장치의 오실레이터
SU1637004A1 (ru) Формирователь импульсов с амплитудой, превышающей напр жение питани
JPH0720056B2 (ja) 出力回路
JPH04271516A (ja) 半導体集積回路装置
SU1249695A1 (ru) Устройство обнаружени смены адресного сигнала в интегральном исполнении на МОП-транзисторах
JPH0537343A (ja) 双方向バツフア
SU1160238A1 (ru) "уctpoйctbo для kohtpoля peзьбы"
SU1047314A1 (ru) Адресный формирователь