SU1476599A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU1476599A1
SU1476599A1 SU864113615A SU4113615A SU1476599A1 SU 1476599 A1 SU1476599 A1 SU 1476599A1 SU 864113615 A SU864113615 A SU 864113615A SU 4113615 A SU4113615 A SU 4113615A SU 1476599 A1 SU1476599 A1 SU 1476599A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
driver
inverter
input
inputs
Prior art date
Application number
SU864113615A
Other languages
English (en)
Inventor
Пальмир Магомедзагирович Гафаров
Сергей Александрович Насонов
Дмитрий Евгеньевич Ковалдин
Олег Анатольевич Титов
Original Assignee
Предприятие П/Я Р-6429
Московский институт электронной техники
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6429, Московский институт электронной техники filed Critical Предприятие П/Я Р-6429
Priority to SU864113615A priority Critical patent/SU1476599A1/ru
Application granted granted Critical
Publication of SU1476599A1 publication Critical patent/SU1476599A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Logic Circuits (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в быстродействующих интегральных схемах с малой потребл емой мощностью. Цель изобретени  - повышение надежности работы формировател  импульсов, достигаетс  путем снижени  зависимости его характеристик от разброса конструктивно-технологических параметров компонентов и исключени  сквозного тока. Дл  этого в формирователь импульсов, содержащий элементы И-НЕ 1, ИЛИ-НЕ 2, входные шины 3 и 4, выходной инвертор 5 и выходную шину 6, дополнительно введены первый 7 и второй 8 инверторы. Предложенна  логика построени  формировател  импульсов исключает возможность одновременного отпирани  выходного инвертора по обоим входам, что обеспечивает надежную работу формировател  при любом соотношении параметров компонентов. 2 ил.

Description

Фиг. 7
,1476599
Изобретение относитс  к вычислительной технике и может быть использовано в быстродействующих интеграль- уровн  ных и дискретных схемам с малой потребл емой мощностью.
Цель изобретени  - повышение надежности работы формировател  за счет снижени  зависимости его характеристик от разброса конструктивно-технологических параметров компо- Ю нентов и исключени  сквозного тока.
На фиг.1 представлена электрическа  структурна  схема формировател ; на фиг.2 - временна  диаграмма его
При переключении сигналов на вх ных шинах 3 и 4 формировател  из
О в первоначально сос то ние на выходе элемента И-НЕ 1 не измен етс  и выходной инвертор 5 остаетс  закрытым по первому вход На выходе элемента ИЛИ-НЕ 2 устана ливаетс  уровень О и закрывает в ходной инвертор 5 по второму входу Инвертор 8 инвертирует О, поступ щий на его вход и устанавливает на втором входе элемента И-НЕ 1 урове 1. При этом на выходе элемента
И-НЕ 1 устанавливаетс  уровень О работы; на фиг.З - пример выполнени  15 открывающий выходной инвертор 5 по формировател  на КМДП - транзисторах. первому входу. На выходной шине 6
Формирователь импульсов (фиг.1) содержит элементы И-НЕ и ИЛИ-НЕ 1 и
формировател  в результате устанав ливаетс  высокий логический уровен 1. Инвертор 7 инвертирует О, п
2, первые входы которых  вл ютс  первой и второй входными шинами 3 и 4 формировател  соответственно, и выходной инвертор 5, первый и второй входы которого соединены с выходами элементов И-НЕ и ИЛИ-НЕ 1 и 2 соответственно , а выход соединен с выходной шиной 6 формировател , первый и второй инверторы 7 и 8, входы которых соединены с выходами элементов И-НЕ и ИЛИ-НЕ 1 и 2 соответственуровн 
При переключении сигналов на входных шинах 3 и 4 формировател  из
О в первоначально состо ние на выходе элемента И-НЕ 1 не измен етс  и выходной инвертор 5 остаетс  закрытым по первому входу. На выходе элемента ИЛИ-НЕ 2 устанавливаетс  уровень О и закрывает выходной инвертор 5 по второму входу Инвертор 8 инвертирует О, поступающий на его вход и устанавливает на втором входе элемента И-НЕ 1 уровень 1. При этом на выходе элемента
формировател  в результате устанавливаетс  высокий логический уровень 1. Инвертор 7 инвертирует О, поступающий на его вход с выхода элемента 1 И-НЕ, и устанавливает на втором входе элемента ИЛИ-НЕ 2 уровень Г1.
При переключении сигналов на входных шинах 3 и 4 формировател  из состо ни  0-0 или 1-1 в состо ние 1-0, сигнал на выходной шине 6 формировател  не измен етс : в первом случае имеет уровень О, а во
но, а выходы соединены с вторыми вх
дами элементов ИЛИ-НЕ и И-НЕ 2 и 1 соответственно, причем (фиг.2 и 3) транзисторы 17, 18 инвертора выполнены с противоположными типами проводимости .
Формирователь импульсов работает следующим образом.
Предположим, что на обе входные шины 3 и 4 формировател  (фиг.2а,б) поданы сигналы низкого логического уровн  О. На выходе элемента И-НЕ независимо от состо ни  на втором его входе установитс  высокий логический уровень - 1, закрывающий
выходной инвертор 5 по первому входу. 45 выходной инвертор 5, а транзисторы Инвертор 7 инвертирует 1 (фиг.2в), 19, 20 и 21, 22 - соответственно поступающую на его вход и устанавли- первый и второй инверторы 7 и 8. Затворы транзисторов 9, 11 и 14, 15 соединены с первой и второй выходны- 50 ми шинами формировател , а стоки транзисторов 17 и 18 - с выходной шиной 6.
Таким образом, при переключении формировател  из одного разрешенного
вает на втором входе элемента ИЛИ-НЕ 2 уровень О. При этом на выходе элемента ИЛИ-НЕ 2 устанавливаетс  уровень 1, открывающий выходной
инвертор 5 по второму входу. В результате на выходной шине 6 формировател  (фиг.2д) устанавливаетс  низкий логический уровень О . Инвертор 55 состо ни  в другое, выходной инвертор
8 инвертирует 1 (фиг.2г), поступающую на. его вход с выхода элемента ИЛИ-НЕ 2 и устанавливает на втором входе элемента И-НЕ 1 уровень О.
При переключении сигналов на входных шинах 3 и 4 из любого состо ни  в состо ние 0-1 формирователь переходит в высокоимпедансное состо ние по выходу 6.
Переход из состо ни  0-1 на входных шинах 3 и 4 формировател  в состо ние 1-0  вл етс  запрещенным .
Формирователь импульсов может быть реализован на КМДП-транзисторах (фиг.2). Транзисторы 9-12 образуют элемент И-НЕ 1, транзисторы 13-16 - элемент ИЛИ-НЕ 2, транзисторы 17, 18сначала закрываетс  по одному входу, а только после этого открываетс  по другому. Этим одновременно обеспечиваетс  низка  потребл ема  мощность
3

Claims (1)

  1. при работе на большую емкостную нагрузку и высокое быстродействие. Логика построени  предлагаемого формировател  импульсов исключает возможность одновременного открыти  выходного инвертора по обоим входам, что обеспечивает надежную работу формировател  при любом соотношении параметров компонентов, при котором сохран етс  работоспособность отдельных , вход щих в формирователь элементов ИЛИ-НЕ, И-НЕ, инверторов. Формула изобретени 
    Формирователь импульсов, содержащий элементы И-НЕ и ИЛИ-НЕ, первые входы которых соединены с первой и
    765994
    второй входными шинами формировател  соответственно, и выходной инвертор на двух транзисторах, первый и второй входы инвертора соединены с выходами элементов И-НЕ и ИЛИ-НЕ соответственно , а выход  вл етс  выходом формировател , отличающий- с   тем, что, с целью повышени  надежности работы, в формирователь введены первый и второй инверторы, входы которых соединены с выходами элементов И-НЕ и ИЛИ-НЕ соответственно, а выходы соединены с вторыми входами элементов ИЛИ-НЕ и И-НЕ соответственно , причем транзисторы выходного инвертора выполнены с противоположными типами проводимости.
    10
    15
    Фиг. 2
    16
    Фиг.З
SU864113615A 1986-09-04 1986-09-04 Формирователь импульсов SU1476599A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864113615A SU1476599A1 (ru) 1986-09-04 1986-09-04 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864113615A SU1476599A1 (ru) 1986-09-04 1986-09-04 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU1476599A1 true SU1476599A1 (ru) 1989-04-30

Family

ID=21255087

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864113615A SU1476599A1 (ru) 1986-09-04 1986-09-04 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU1476599A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
IEEE Journal of Solid-States Circvits/1984,v.SC-19, № 4, p.468-473. EP № 0072686, кл. Н 03 К 19/094, 1982. *

Similar Documents

Publication Publication Date Title
US4408135A (en) Multi-level signal generating circuit
US6188260B1 (en) Master-slave flip-flop and method
US3976949A (en) Edge sensitive set-reset flip flop
US9979381B1 (en) Semi-data gated flop with low clock power/low internal power with minimal area overhead
KR890016391A (ko) 개량된 입·출력 인터페이스 회로를 구비한 반도체 집적 회로장치
US3971960A (en) Flip-flop false output rejection circuit
US5525916A (en) All-N-logic high-speed single-phase dynamic CMOS logic
US4291247A (en) Multistage logic circuit arrangement
US5498980A (en) Ternary/binary converter circuit
US6762637B2 (en) Edge-triggered d-flip-flop circuit
US20010017561A1 (en) D-FF circuit
US4420695A (en) Synchronous priority circuit
SU1476599A1 (ru) Формирователь импульсов
SU1538246A1 (ru) Преобразователь уровней сигналов на МДП-транзисторах
US4649290A (en) Pulse generating circuit
SU1249695A1 (ru) Устройство обнаружени смены адресного сигнала в интегральном исполнении на МОП-транзисторах
SU1385277A1 (ru) Магистральный формирователь импульсов
SU921052A1 (ru) Триггер на КМОП транзисторах
SU1631716A1 (ru) Элемент с трем состо ни ми
SU1688398A1 (ru) Компаратор напр жений
SU1119173A1 (ru) Синхронный выходной каскад
SU1732462A1 (ru) Многофункциональный логический модуль
SU1474831A1 (ru) Г-Триггер
SU1562967A1 (ru) Логический элемент с трем состо ни ми на комплементарных МДП-транзисторах
SU1196952A1 (ru) Посто нное запоминающее устройство