SU1732462A1 - Многофункциональный логический модуль - Google Patents
Многофункциональный логический модуль Download PDFInfo
- Publication number
- SU1732462A1 SU1732462A1 SU904822024A SU4822024A SU1732462A1 SU 1732462 A1 SU1732462 A1 SU 1732462A1 SU 904822024 A SU904822024 A SU 904822024A SU 4822024 A SU4822024 A SU 4822024A SU 1732462 A1 SU1732462 A1 SU 1732462A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- bus
- input
- input bus
- module
- 2ili
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Description
принципиальные схемы, выполненные на МОП-транзисторах элементов 2-2ИЛИ-ЗИ, 2-2ИЛИ-4И, НЕ, 2-4ИЛИ-2И, ИСКЛЮЧАЮЩЕЕ ИЛИ и ИЛИ-НЕ соответственно
Многофункциональный логический модуль (фиг 1) содержит выполненные на МОП-транзисторах два элемента НЕ 1 и 2, четыре элемента 2-2ИЛИ-ЗИ 3-6, два элемента 2-2ИЛИ-4И 7 и 8, элемент ИЛИ-НЕ 9, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 10, элемент 2-4ИЛИ-2И 11, четыре информационные шины 12-15, п ть настроечных шин 16-20, выходную шину 21.
Элемент 2-2ИЛИ-ЗИ (фиг. 2) собран из п ти переключательных 22-26 и одном нагрузочном 27 МОП-транзисторах, включенных между шинами питани 28 и 29, к- (,2,3,4,5) входна шина29+к элемента соединена с затвором транзистора 21+к, выходна шина 35 элемента соединена со стоком транзистора 27 (истоками транзисторов 23 и 25)
Элемент 2-2ИЛИ-4И (фи-. 3) собран на шести переключательных 36-41 и одном нагрузочном 42 транзисторах, включенных между шинами питани 43 и 44, 1- (,26) входна шина 44-Н элемента соединена с затвором транзистора 35+I, выходна шина 51 элемента соединена со стоком транзистора 42 (истоками транзисторов 37 и 39).
Элемент НЕ (фиг. 4) собран на одном переключательном 52 и одном нагрузочном 53 транзисторах, включенных между шинами 54 и 55 питани входна шина 56 элемента соединена с затвором транзистора 52, выходна шина 57 элемента соединена со стоком транзистора 52 (истоком транзистора 53).
Элемент 2-4ИЛИ-2И (фиг. 5) собран на восьми переключательных 58-65 и одном нагрузочном 66 транзисторах, включенных между шинами 67 и 68 питани , s- (, 28) входна шина 68+s элемента соединена с затвором транзистора 57+s, выходна шина 77 элемента соединена со стоком транзистора 66 (истоками транзисторов 59, 61, 63 и 65).
Элемент ИСКЛЮЧАЮЩЕЕ ИЛИ (фиг. 6) собран из трех переключательных 78-80 и двух нагрузочных 81 и 82 транзисторах, включенных между шинами 83 и 84 питани , перва 85 и втора 86 входные шины элемента соединены соответственно с затворами транзисторов 85 и 86, выходна шина 87 элемента соединена со стоком транзистора 82 (истоком транзистора 79).
Элемент ИЛИ-НЕ (фиг. 7) собран на двух переключательных 88 и 89 и одном нагрузочном 90 транзисторах, включенных
между шинами 91 и 92 питани , перва 93 и втора 94 входные шины элемента соединены соответственно с затворами транзисторов 88 и 89, выходна шина 95 элемента
соединена со стоками транзисторов 88 и 89 (с истоком транзистора 90).
Многофункциональный логический модуль работает следующим образом.
На информационные шины 12-15 под0 аютс двоичные переменные х1, х2, хЗ, х4 (в произвольном пор дке), на настроечные шины 16-20-сигналы настройки DO, U 1,112, U3 и U4 соответственно, значени которых принадлежат множеству {0,1}. На выходной
5 шине 21 реализуетс значение с.б.ф. (x1. х2, хЗ, х4) на данном наборе значений переменных , котора определ етс вектором настройки U(UO,U1,U2,U4).
В таблице представлены значени сиг0 налов настройки и соответствующие им дво- ичные номера (таблицы истинности) реализуемых модулем с.б.ф. четырех переменных .
Достоиством модул вл ютс проста
5 конструкци и высокое быстродействие. Так, дл построени модул необходимо 59 МОП-транзисторов (как это следует из фиг. 1-7) в то врем как прототип при требует дл своей реализации 80 МОП-транзисто0 ров. Быстродействие модул определ етс в основном задержкой распространени сигналов через три уровн логических элементов , а быстродействие прототипа (при ) определ етс задержкой восьми уров5 ней логических элементов, Указанные преимущества приведут к высокой технико-экономической эффективности при реализации модул современными интегральными технологи ми.
0
Claims (1)
- Формула изобретени Многофункциональный логический модуль , выполненный на МОП-транзисторах и содержащий элемент ИСКЛЮЧАЮЩЕЕ5 ИЛИ, отличающийс тем, что, с целью упрощени и повышени быстродействи , содержит элемент ИЛИ-НЕ, элемент 2- 4ИЛИ-2И, два элемента 2-2ИЛИ-4И, четыре элемента 2-2ИЛИ-ЗИ и два элемента НЕ,0 входна шина первого из которых соединена с первой информационной шиной модул , первой входной шиной i-ro (,2,3,4) элемента 2-2ИЛИ-ЗИ и первой входной шиной j-ro ) элемента 2-2ИЛИ-4И, а вы5 ходна шина соединена с второй входной шиной i-ro элемента 2-2ИЛИ-ЗИ и второй входной шиной j-ro элемента 2-2ИЛИ-4И, перва настроечна шина модул соединена с третьей входной шиной первого элемента 2-2ИЛИ-ЗИ, четверта входна шинакоторого соединена с второй настроечной шиной модул , третьей входной шиной второго элемента 2-2ИЛИ-ЗИ и третьей входной шиной третьего элемента 2-2ИЛИ-ЗИ, четверта входна шина которого соединена с третьей настроечной шиной модул . четвертой входной шиной второго элемента 2-2ИЛИ-ЗИ, третьей входной шиной четвертого элемента 2-2ИЛ И-ЗИ и третьей входной шиной первого элемента 2-2ИЛИ-4И, четверта входна шина которого соединена с четвертой настроечной шиной модул , четвертой входной шиной четвертого элемента 2-2ИЛИ-ЗИ и третьей входной шиной второго элемента 2-2ИЛИ-4И. четверта входна шина которого соединена с п той настроечной шиной модул . 0+1) информационна шина которого соединена с (+4)-й входной шиной j-го элемента 2-2И ЛИ-4И, j-й входнойшиной элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и j-й входной шиной элемента ИЛИ-НЕ, выходна шина которого соединена с п той входной шиной (2j-lKo элемента 2-2ИЛИЗИ , выходна шина которого соединена с j-й входной шиной элемента 2-4ИЛИ-2И, (|+2)- входна шина которого соединена с выходной шиной j-ro элемента 2-2ИЛИ-4И. п та входна шина соединена с четвертой информационной шиной модул и входной шиной второго элемента НЕ, выходна шина которого соединена с шестой входной шиной элемента 2-4ИЛИ-2М. выходна шина которого соединена с выходной шиной модул , a ero{j+6H входна шина соединена с выходной шиной 2j-ro з е«вита 2-2МЛИ-ЗИ, п та входна шина которого соединена с выходной шиной элемента ИСКЛЮЧАЮЩЕЕ ИЛИ.лф&щвРППГ хагПш нг1 гпф1 Мф
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904822024A SU1732462A1 (ru) | 1990-04-09 | 1990-04-09 | Многофункциональный логический модуль |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904822024A SU1732462A1 (ru) | 1990-04-09 | 1990-04-09 | Многофункциональный логический модуль |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1732462A1 true SU1732462A1 (ru) | 1992-05-07 |
Family
ID=21512437
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904822024A SU1732462A1 (ru) | 1990-04-09 | 1990-04-09 | Многофункциональный логический модуль |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1732462A1 (ru) |
-
1990
- 1990-04-09 SU SU904822024A patent/SU1732462A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4002926A (en) | High speed divide-by-N circuit | |
US4710649A (en) | Transmission-gate structured logic circuits | |
US5045714A (en) | Multiplexer with improved channel select circuitry | |
EP0372749A2 (en) | Semiconductor integrated circuit | |
ATE155298T1 (de) | Logisches modul mit konfigurierbaren kombinatorischen und sequentiellen blöcken | |
SU1732462A1 (ru) | Многофункциональный логический модуль | |
KR970063930A (ko) | 가변 지연회로와 이것을 사용한 링 발진기 및 펄스폭 가변회로 | |
KR0147197B1 (ko) | 다수채널의 펄스폭 변조회로 | |
US4733365A (en) | Logic arithmetic circuit | |
SU1476599A1 (ru) | Формирователь импульсов | |
US4621370A (en) | Binary synchronous count and clear bit-slice module | |
US4758744A (en) | Decoder circuitry with reduced number of inverters and bus lines | |
SU1499487A1 (ru) | Мажоритарный элемент | |
RU2018922C1 (ru) | Многофункциональный логический модуль | |
SU898618A1 (ru) | Многофункциональный логический элемент | |
SU1089761A1 (ru) | Многофункциональное логическое устройство | |
SU1506540A1 (ru) | Функциональный коммутатор на КМДП-транзисторах | |
JPS6318181Y2 (ru) | ||
JPH0355045B2 (ru) | ||
SU1149399A1 (ru) | Формирователь с трем состо ни ми на выходе | |
KR100500922B1 (ko) | 저전압에서 안정적인 연산 동작을 수행하기위한 논리 연산 회로 | |
SU1487176A1 (ru) | Управляемый формирователь импульсов | |
SU1177809A1 (ru) | Узел формирования переноса в сумматоре | |
US4694278A (en) | Integrable decoding circuit | |
US5373291A (en) | Decoder circuits |