SU1381569A1 - Устройство дл управлени передачей данных - Google Patents
Устройство дл управлени передачей данных Download PDFInfo
- Publication number
- SU1381569A1 SU1381569A1 SU864072659A SU4072659A SU1381569A1 SU 1381569 A1 SU1381569 A1 SU 1381569A1 SU 864072659 A SU864072659 A SU 864072659A SU 4072659 A SU4072659 A SU 4072659A SU 1381569 A1 SU1381569 A1 SU 1381569A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- elements
- inputs
- outputs
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Abstract
Изобретение относитс к автоматике и может быть использовано в автоматизированных системах управлени подвижными объектами. Цель изобретении - повышение быстродействи устройства. Введение в устройство , содержащее три регистра 1, 2 и 16, первый дешифратор 17, первую и вторую группы элементов И 5-8 и 9-11, два элемента 20 и 21 задержки, два элемента ИЛИ 14 и 15, генератор 3 импульсов, элемент И 4 и триггер 19, блока 12 пам ти, третьего и четвертого элементов 23 и 24 задержки, третьего элемента ИЛИ 13, и второго дешифратора 18 позволило передавать данные подвижным объектам в реальном масштабе времени за счет исключени ручной кроссиров- ки данных. 1 ил.
Description
(Л
со 00
СП
о: ;о
30
Изобретение относитс к автоматике и может быть использовано в автоматизированных системах управлени автоматизированными объектами.
Цель изобретени - повышение быстродействи устройства.
На чертеже фе:1ставлена блок-схема устройства .
Устройство содержит регистры 1 и 2, генератор 3 импульсов, элемент И 4, группу элементов И 5--8, группу элементов И 9- 11, блок 12 посто нной пам ти, элементы ИЛИ 13-15, регистр 16, старшие разр ды которого соединены по схеме счетчика, дешифраторы 17 и 18, триггер 19 и элементы 20-23 задержки.
На чертеже также обозначены первый 24, второй 25, третий 26 и четвертый 27 входы устройства, а также выходы 28-30 устройства .
Устройство рабсл ает с;1едую1цим образом .
На первый 24 и второй 25 входы устройства одновременно поступают информационна часть сообп|ени и признакова часть сообщени , которые занос тс в регистры 1 и 2 соответственно.
Нервоначально устройство переводитс в рабочее состо ние подачей на третий вход 26 импульса «Пуск, который через элемент ИЛИ 15 поступает на единичный вход гера 19, устанавлива последний в единич10
15
на вход элемента 22 задержки, где задерживаетс на врем окончани считывани базового адреса из фиксированной чейки блока 12 и записи его в регистр 16, старшие разр ды которого соединены по схеме счетчика , вход которого подключен к входу 27 устройства, на который подаютс импульсы времени.
Иериодичность подачи импульсов времени определ етс выбранным интервалом времени. Например, дл интервала 1 ч число разр дов регистра может быть равным 5 и через каждые 24 ч п ть старших разр дов регистра переполн ютс и сбрасываютс в нуль.
Таким образом, код адреса канала в регистре 16 состоит из базового кода адреса, поступившего из соответствующей фиксированной чейки блока 12, и кода, определ емого состо нием старших разр дов регистра , работающих в режиме счетчика.
Деп1ифратор 18 расшифровывает этот код и высоким потенциалом, соответствующим коду в регистре 16, открывает соответствующую группу элементов И 9-11, и им- пу.чьса.ми с выхода элемента 22 задержки 25 содержимое информационной части сообщени из регистра 1 передаетс на вход соответствующего канала передачи данных, к которому в данный отрезок вре.мени подключен адресат - объект управлени .
Затем импульсом, задержанным элемен20
ное состо ние, трип-ер 19 открывает высо- том 20 на врем передачи кода с регистра 1
КИМ потенциалом элемент И 4 и первый же импульс с выхода г енерагора 3 проходит через элемент И 4 и сбрасывает через элемент 21 задержки в исходное состо ние триггер 19, а также через элемент ИЛИ 13 поступает на опрос состо ни элементов И 5-8. Е1СЛИ к этому моменту времени на входы устройства входное сообщение не поступило, то в рес истре 2 признак сообщени равен нулю и на выходе дешифратора 17, соединен35
на выходы устройства, регистры 1, 2 и 16 сбрасываютс в исходное состо ние. При этом в регистре 16 в нулевое состо ние сбрасываютс только те разр ды, которые отведены под хранение базового адреса.
Элемент 23 задерживает импульс с выхода элемента 20 до начала очередного такта коммутации, который начинаетс после записи очередного входного сообщени в регистры 1 и 2. После этого импульс с выхода
ном с одним входом элемента И 5, присут- 40 элемента 23 задержки через элемент ИЛИ 13
ствует высокий г отенциал, открывающий элемент И 5.
Импульс с выхода элемента ИЛИ 13 проходит элемент -И 5 и затем через элемент ИЛИ 15 ноступает на единичный вход триг- гера 19 вновь перевод его в единичное состо ние , и т. д.
Если в регистры 1 и 2 сообщение поступило , то дешифратор 17 расшифровывает признак адреса сообщени и открывает соответ0
5
на вход элемента 22 задержки, где задерживаетс на врем окончани считывани базового адреса из фиксированной чейки блока 12 и записи его в регистр 16, старшие разр ды которого соединены по схеме счетчика , вход которого подключен к входу 27 устройства, на который подаютс импульсы времени.
Иериодичность подачи импульсов времени определ етс выбранным интервалом времени. Например, дл интервала 1 ч число разр дов регистра может быть равным 5 и через каждые 24 ч п ть старших разр дов регистра переполн ютс и сбрасываютс в нуль.
Таким образом, код адреса канала в регистре 16 состоит из базового кода адреса, поступившего из соответствующей фиксированной чейки блока 12, и кода, определ емого состо нием старших разр дов регистра , работающих в режиме счетчика.
Деп1ифратор 18 расшифровывает этот код и высоким потенциалом, соответствующим коду в регистре 16, открывает соответствующую группу элементов И 9-11, и им- пу.чьса.ми с выхода элемента 22 задержки 5 содержимое информационной части сообщени из регистра 1 передаетс на вход соответствующего канала передачи данных, к которому в данный отрезок вре.мени подключен адресат - объект управлени .
Затем импульсом, задержанным элемен0
том 20 на врем передачи кода с регистра 1
35
на выходы устройства, регистры 1, 2 и 16 сбрасываютс в исходное состо ние. При этом в регистре 16 в нулевое состо ние сбрасываютс только те разр ды, которые отведены под хранение базового адреса.
Элемент 23 задерживает импульс с выхода элемента 20 до начала очередного такта коммутации, который начинаетс после записи очередного входного сообщени в регистры 1 и 2. После этого импульс с выхода
40 элемента 23 задержки через элемент ИЛИ 13
ноступает на опрос элементов И 5-8 и цикл коммутации сообщени повтор етс .
Claims (1)
- Формула изобретениУстройство дл управлени передачей данных, содержащее первый и второй регистры , первые входы которых вл ютс соответственно информационным и адресным входами устройства, третий регистр, выходы коствующий этому признаку один из элемен- 50 торого соединены с входами первого дешифтов И 6-8Тогда импульс опроса с выхода эле.мен- та ИЛИ 13 проходит через соответствуюпшй открытый один из элементов И 6-8 и поступает на вход считывани фиксированнойратора, выходы которого соединены с первыми входами элементов И первой группы, вторые входы которых соединены с выходом первого элемента задержки, генератор импульсов , выход которого соединен с первымIгГС Г -1чейки па.м ти 12 блока, где записан базо- - - входо.м элемента И, второй вход котороговыи адрес канала передачи данных, по которому должно коммутироватьс входное сообщение, а также через элемент ИЛИ 14ратора, выходы которого соединены с первыми входами элементов И первой группы, вторые входы которых соединены с выходом первого элемента задержки, генератор импульсов , выход которого соединен с первымГ -1входо.м элемента И, второй вход которогосоединен с выходом триггера, второй элемент задержки, два элемента ИЛИ, вторую группу элементов И, отличающеес тем, что, сцелью повышени быстродействи устройства , в него введены блок посто нной пам ти , третий и четвертый элементы задержки, третий элемент ИЛИ, второй дешифратор, вход которого соединен с выходами первого регистра, а выходы подключены к первым входам элементов И второй группы, вторые входы которых подключены к выходу первого элемента ИЛИ, первый вход которого соединен с выходом второго элемента задержки,,, л етс синхронизирующим входом устрои- а второй вход и вход третьего элемента за-ства, а информационный вход подключен к держки подключены к выходу элемента И,выходу блока посто нной пам ти, второй выход одного элемента И первой группы сое-вход второго элемента ИЛИ вл етс вхо- динен с первым входом второго элементадом запуска устройства, а выход соединен ИЛИ, а выходы других элементов И соеди-с S-входом триггера, R-вход которого соединены соответственно с адресными входами15 ней с выходом третьего элемента задержки.блока посто нной пам ти и входами третьего элемента ИЛИ, выход которого соединен через первый и четвертый элементы задержки с входом второго элемента задержки и обнул ющими входами регистров, выход второго регистра подключен к третьим входам элементов И первой группы, выходы которых вл ютс информационными выходами устройства , вход записи третьего регистра в
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864072659A SU1381569A1 (ru) | 1986-04-09 | 1986-04-09 | Устройство дл управлени передачей данных |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864072659A SU1381569A1 (ru) | 1986-04-09 | 1986-04-09 | Устройство дл управлени передачей данных |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1381569A1 true SU1381569A1 (ru) | 1988-03-15 |
Family
ID=21239616
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864072659A SU1381569A1 (ru) | 1986-04-09 | 1986-04-09 | Устройство дл управлени передачей данных |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1381569A1 (ru) |
-
1986
- 1986-04-09 SU SU864072659A patent/SU1381569A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1203569, кл. G 08 С 19/28, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1381569A1 (ru) | Устройство дл управлени передачей данных | |
SU1418656A1 (ru) | Коммутатор дл управлени шаговым двигателем | |
SU1334159A1 (ru) | Статистический анализатор временных интервалов | |
SU1238093A1 (ru) | Устройство дл сопр жени источника и приемника информации | |
SU1603418A1 (ru) | Устройство дл приема и обработки информации | |
SU1727213A1 (ru) | Устройство управлени доступом к общему каналу св зи | |
SU1267398A1 (ru) | Устройство дл ввода информации | |
SU1210212A1 (ru) | Устройство задержки импульсов | |
SU888126A1 (ru) | Устройство дл формировани тестов в многорегистровых кодах | |
SU741451A1 (ru) | Устройство декодировани импульсной последовательности | |
SU1405105A1 (ru) | Распределитель импульсов | |
SU1437870A2 (ru) | Многоканальное устройство дл сопр жени источников информации с вычислительной машиной | |
SU1038931A1 (ru) | Таймер | |
SU1234834A1 (ru) | Генератор гауссовского случайного процесса | |
SU1179523A1 (ru) | Коммутатор | |
SU1168958A1 (ru) | Устройство дл ввода информации | |
SU930731A1 (ru) | Устройство дл приема дискретной информации | |
SU1160466A1 (ru) | Устройство дл индикации | |
SU1292109A1 (ru) | Устройство дл управлени электропотреблением предпри ти | |
SU1531088A1 (ru) | Устройство дл экстремальной фильтрации | |
SU1755304A1 (ru) | Устройство дл управлени идентификацией объектов распознавани | |
SU1535218A1 (ru) | Устройство дл телеуправлени | |
SU1368876A1 (ru) | Генератор случайных чисел | |
SU1585813A1 (ru) | Устройство дл считывани и обработки информации | |
SU1472912A1 (ru) | Устройство дл ввода информации |