SU1038931A1 - Таймер - Google Patents

Таймер Download PDF

Info

Publication number
SU1038931A1
SU1038931A1 SU813377311A SU3377311A SU1038931A1 SU 1038931 A1 SU1038931 A1 SU 1038931A1 SU 813377311 A SU813377311 A SU 813377311A SU 3377311 A SU3377311 A SU 3377311A SU 1038931 A1 SU1038931 A1 SU 1038931A1
Authority
SU
USSR - Soviet Union
Prior art keywords
timer
output
input
block
memory
Prior art date
Application number
SU813377311A
Other languages
English (en)
Inventor
Александр Юрьевич Веревкин
Геннадий Николаевич Булкин
Владимир Петрович Лачугин
Василий Николаевич Петрунек
Original Assignee
Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского filed Critical Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского
Priority to SU813377311A priority Critical patent/SU1038931A1/ru
Application granted granted Critical
Publication of SU1038931A1 publication Critical patent/SU1038931A1/ru

Links

Landscapes

  • Measurement Of Predetermined Time Intervals (AREA)
  • Measurement Of Unknown Time Intervals (AREA)

Abstract

1.ТАЙМЕР, содержащий счетчик сшкроимпульсов, блок таймерной пам ти и блок развертки содержимого блока таймерной пам ти, первый выход которого соединен с адресным входом блока таймерной пакетти и  вл етс  первым выходом таймера , отличающийс  тем, что с целью уменьшени  аппаратурных, затрат, он снабЬкен коммутатором, причем второй ч третий выходы блока резвертки содержимого блока таймерной пам ти соединены с управп кацими Екодами чтени  и записи блоков таймерной пам ти соответственно, первый вход коммутатора соединен с первым выходом блока таймерной пам ти, а вторые входы  вл ютс  входами таймера, выход коммутатора соединен с первым входом счетчика синхроимпульсов, второй вход и первый выход которого соединен соответственно с вторым вьтходом и информационным входом блока таймерной пам ти , а второй выход  вл етс  вторым выходом таймера. 2. Таймер поп. 1,отпи чающийс  тем, что, блок развертки содержимого блока таймерной пам ти содержит первый и второй элементы задержки, счетчик импульсов развертки и генера тор тактошхк импульсов, выход которого соединен с входом счетчика и входом пер (Л вого элемента задержки, выходы которых  вл ютс  соответственно первым и вторые выходами блока развертки, выход первого элемента задержки соединен с входом второго элемента задержки, выход которого  вл етс  третьим выходом блока развертки . 00 00 :о оо

Description

Изобретение огносигск к aBrorviainiKe и Бычис игелыой технике и можег быть использовано в управл кшто; вычиспигель ных машинах и системах. Известно устройство дл  измерени  временных интервалов, содержащее генера тор тактовых имп 7шсов и счетчик. Начал ное состо ние счетчт11Ш эвдаегс  извне, а сигнал переполнени   вл етс  сигнелоы окончани  временного интервала |ц1. Недостатком данного устройства  вл етс  его сложность, возникаюда  при необходикгосги одновременного отсчета нескольких временных интервалов, гак как Б этом спучав т;гройство должно содержать такое же количество счетчиков , ЯВЛЯКЗЩИХСЯ относительно СЛОЖНЬ1 ГИ узпами, обладающими значительным энерг потреблением. Наиболее близким по г-ехиической сущ кости к предлагаемому  вл етс  геймер, содерхсавлий счетчгик ситгхроимпульсов, бло таймерной пам ти и блок развертки содер жимого блока таймерной пам ти, первый Выход которого соедтгнен с адресным sco дом блоке таймерной пам ти и  вл етс  первым выходом 2 J . К недостаткам йавесгного таймера такж относ тс  больигее атшарагурные загрьгынр значительных разбрсеах велич н отсчигыBaeMjJx BpQMeHiGJx интервалов. Например, если Hj-wHo имегь отметки 1ОО си 100 МКС с гочносгью 1%, то частота генератора временных импульсов должна быть не менее 1/(100 мкс - 0,01) 1 МкГи,причем пам ть должна успевать разворачиватьс  ме сду двум  времешгыми KfvmynbcaiviH. Дл  отсчета 100 с счегчих и таймерна  должны иметь 27 разр дов (227-й100 с -10 ), в тс врем  как дл  отсчета 10О микросекутаднык и секуз-хггкьж импузиьсов с гочйостью 1% достаточно 7 разр дов. Цель изобретени  -- уменьшение ап- паратурккк затрат кз cxcNmKt таймер при широком диапазоне отсчитьгааемых интервалов времени. Поставленна  цель достигаетс  гем, что таймер, содержащий счетчик скнхроим пульсов пам ти и блок развертки содержи элтэго блока таймерной пам ти, первый выход которого соединен с адресным входом блока .таймерной памнг  и  вп етс  первым выходом railNrepaj снабжен комму татором, причем второй и третей вьосоды блока развертки содержимого блока гаймерной пЕм гк соединены с управл ющим входами чтени  и записи блоков таймерно пам ти соответственко, первый вход KDMмутатора соединен с перил выходом блока таймерной пам ти, а вторые входы вл ютс  входами таймера, выкод коммутато ра соединен с первым входом счетчика синхроимп 71ЬсоЕ, второй ВХОД И первый выход которого соединень соответственно с вторым выходом и )ормационным входом блока таймерной пам ти, а второй выход  в  етс  втopы I ш ходом таймера . Кроме того блок развертки содержимого блока тaй epнoй пам ти содержит первый и второй элементы задержк , счегчик импульсов развертггй и генератор тактоШэК импульсов, выход которого гое.цинен с входом счетчика и выходом первого элемента зайаржкк. выходы Еоторых  вл югс  соответственно первьгм к вторым выходами б ока развертки, шлход первого элемента , задержки соединен с вхо.аом второго элемента задержки, выход которого  вл етс  третьим выходом блока развертки. Введение коммутатора позвол ет уменьшить аппаратурные затраты на таймер при огсчет.е временных интервалов, значительно от-ггичак дихс  друг от друга, так как при этом дл  отсчета каждого временtioro интервала выбираетс  наиболее удобна  частота. Например, 100 мкс целесообразно отсчигьтать микросекундными импу тьсами , а 10О с - секундными. При этом в каждой  чейке блока таймерной пам т кроме информации о величине вре-менного интервала хранитс  признак часго1ът , с которой работает данна   чейка. В соответствии с эгим признаком изменеfnw в  чейку, отсчитывающую 1ОО мкс, внос тс  мнкросекундными импульсами, а на  чей.ку, отрабатывакзлую 100-секундкый ,гатервал, действуют секундные импульсы . Это позвол ет существенно Змекьцшгь разр дность  чеек блока теймерноЯ пам ти и счетчи1ш синхрои /(пу}1ьсэв. На чертеже представлена структурна  схема предлагаемого таймера. Таймер содержит блок 1 таймерной пам ти, блок 2 развертки содержимого блока таймерной пам ти, счетчик 3 синхроимпульсов , ком лутатор 4, генератор 5 тактоиых импульсов, счетчик 6 и шупьоов развертки, элементы 7 и 8 задержки, элементы И9-1-9-П, элемент ИЛИ 10, выход 11, Игину 12, Е од 13 к биоки 14 и 15 пам ти. Елок Хгаймерной пш-шти (предназначен дл  хранени  ии|)ормащш с длительности огсчнтываемызс временных, ингервадов и признаков частот-. Блок 1 таймерной лв м ти может быть реагтзован Б виде полупроводникового ОЗУ, имекшего адрес;г1лй вход, Еходы сгробов записи и считывани  и информационные вход и выход. Так как в процессе функционировани  признакова  часть каждой  чейки не доллша измени гьс , сгроб записи подаетс  только на информационное поле блока 1 таймерной пам ти . Начальна  запись в блок таймерной пам ти может быть осуществлена различными способами либо введением дополнительного адресного выхода и входа строба записи, либо путем подключени  внешнего адресного блока вместо имеющего блока 2 развертки пам ти, как это сделано в, известном таймере, либо путем синхронизации записи в гаймерной пам ти с блоком 2 развертки - (цепи начальной записи не показаны). Блок 2 развертки содержимого пам ти предназначен дл  последовательного опрос блока 1 таймерной пам ти и синхронизации процессов чтени  записи. В состав блока 2 развертки исод т генератор 5 тактовых импульсов, счетчик 6 развертки импульсов и: элеменкъ 7 и 8 задержки. Частота генератора 5 должна обеспечивать полную развертку пам ти за врем  действи  одного временного импульса, поступившего навход 13 таймера. Элемент 7 задержки обеспечивает выдачу строба чтени  после формировани  очередного адреса на счетчик 6. Элемент 8 задержки обеспечивает выдачу строба записи после окончани  счета на счетчт;ке 3. Счётчик 3 синхроимпульсов предназнач дл  приема информации из блока 1 таймерной пам ти, прибавлени  единицы по сигналу от коммутатора 4 и передачи нового значени  обратно в  чейку блока 1 таймерной пам ти. Сигнал переполнени  счетчика 3 синхроимпульсов, по вившийс  на выходе 3 1 таймера, свидетельствует об окончани отсчета заданного временного интервала. Коммутатор 4 предназначен дл  подк ключёнк  к счетному входу счетчика 3 синхро ашульсов одной из постзтшвщих на входы 13 таймера частот в соответствии с признаком частоты, выдаваекд 1м из блока 1 таймерной пем ти. Коммутатор 4 содерокит элементы И 9 и элемен ИЛИ 10. В данном случае кажда  из вхо ных частот подключаетс  к счетчику 3 синхроимпульсов единицей в одном из раэ р дов признаковой части  чеек бгюка 1 тайт-лерной пам т. При большом копичесг ве таких частот коммутатор 4 может со держать дешифратор, вьосоды которого подсоедттены к вкодам элементов И 9. Длительность временных импульсов на входах 13 таймера должна быть равна времени полной развёртки блока 1 таймерной и синхронизирована с частотой генератора J5. Блок 1 таймерной пам ти содержит блоки 14 и 15 пам ти которые имеют адресные входы, информационные входы и выходы, управл ющие входы стробов чтени  и записи и выходы сигналов окончани  чтени . Непосредственно дл  отсч&та временных интервалов блок 14 пам ти имеет информационный выход, вход строба чтени  и адресный вход. Блок 15 пам ти имеет инфо| идционные вход и выход, входы стробов чтени  и записи, адресный вход и выход сигнала окончани  чтени , который с целью упрощени  объединен с информационным выходом блока 15. Счетчик 3 синхроимпульсов предета&л ет собой двоичный счетчик, имеющий установочные входы из блока 1 таймерной пам ти (из блока 15) сопровождаемые сипналом о энчани  чтени  информационный выход, соединенный с входом блока 15 пам ти, вход соединенный с выходом коммутатора 4, и выход 11 переполнени . Таймер рабогает следумшим образом. В исходномсосго нии в блок1таймернор пам ти занесены коды дшолненн  дпигепьностей временных интервалов, подлежащих отсчету {в блок 15) и коды частоты, с которой будет вьтол н тьс  отсчег (в блок 14). Адрес очередной  чейки поступает в блок 1 таймерной пам ти со счетчика 6. Строб чтени  с элемента 7 задержки поступает на вход блоков 14 и 15 пам ти. В результате из блока 14 на вход коммутатора 4 подаетс  признак частоты и от- рьгоаетс  один из элементов И 9. В счетчик . 3 синхроимпульсов по сигналу об окончании чтени  из блока 1 5 записываетс  содержимое выбираемой  чейки пам ти. Если на открытый элемент И 9 поступает временной импульс, то последний, пройд  через элемент ИЛИ 10, прибавл ет единицу к содержимому счетчика 3. истечении времени, определ емого злементом 8 задержки, по стробу записи .содержимое счетчика 3 переписываетс  в блок S- Сигнал с генератора 5измен ет содержимое счетчика 6 и процесс повтор етс , но со следукшей  чейкой: .

Claims (2)

  1. ί 1.ТАЙМЕР, содержащий счетчик синхроимпульсов, блок таймерной памяти и блок развертки содержимого блока таймерной памяти, первый выход которого соединен с адресным входом блока таймерной памяти и является первым выходом таймера, отличающийся тем, что с целью уменьшения аппаратурных, затрат, он снабжен коммутатором, причем второй и третий выходы блока резвертки содержимого блока таймерной памяти соединены с управляющими входами чтения и записи блоков таймерной памяти соответственно, первый вход коммутатора соединен с первым выходом блока таймерной памяти, а вторые входы являются входами таймера, ’ выход коммутатора соединен с первым входом счетчика синхроимпульсов, второй вход и первый выход которого соединен соответственно с вторым выходом и информационным входом блока таймерной памяти, а второй выход является вторым выходом таймера.
  2. 2. Таймер по π. 1, о г п и чающийся тем, что, блок развертки содержимого блока таймерной памяти содержит первый и второй элементы задержки, счетчик импульсов развертки и генератор тактовых импульсов, выход которого , SU 1038931 соединен с входом счетчика и входом первого элемента задержки, выходы которых являются соответственно первым и вторые выходами блока развертки, выход первого элемента задержки соединен с входом второго элемента задержки, выход которого является третьим выходом блока развертки.
SU813377311A 1981-12-21 1981-12-21 Таймер SU1038931A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813377311A SU1038931A1 (ru) 1981-12-21 1981-12-21 Таймер

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813377311A SU1038931A1 (ru) 1981-12-21 1981-12-21 Таймер

Publications (1)

Publication Number Publication Date
SU1038931A1 true SU1038931A1 (ru) 1983-08-30

Family

ID=20990735

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813377311A SU1038931A1 (ru) 1981-12-21 1981-12-21 Таймер

Country Status (1)

Country Link
SU (1) SU1038931A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Малые ЭВМ и их применение. Под ред. Б. Н. Наумова. М., Сгатисгика, 1980. с. 105. 2. За вка JP NQ 55-18384, кл. G 04 F 1/04, 1980 (прототип). *

Similar Documents

Publication Publication Date Title
SU1038931A1 (ru) Таймер
SU1111202A1 (ru) Буферное запоминающее устройство
SU1437870A2 (ru) Многоканальное устройство дл сопр жени источников информации с вычислительной машиной
SU1665547A1 (ru) Регулируема лини задержки телевизионного сигнала
SU1236488A1 (ru) Устройство дл регистрации состо ний контролируемого блока
SU1730733A1 (ru) Устройство цикловой синхронизации
SU1193654A1 (ru) Устройство дл синхронизации многоканальной измерительной системы
SU1297052A1 (ru) Сигнатурный анализатор
SU807184A1 (ru) Коррел тор сложных сигналов
SU1545224A1 (ru) Устройство дл сопр жени ЭВМ с абонентом
SU1405090A1 (ru) Буферное запоминающее устройство
SU936030A1 (ru) Динамическое запоминающее устройство и формирователь синхросигналов дл него
SU1424136A1 (ru) Синхрогенератор
SU1129723A1 (ru) Устройство дл формировани импульсных последовательностей
SU1578845A1 (ru) Устройство дл запоминани сигналов изображени
SU1113845A1 (ru) Устройство дл цифровой магнитной записи
SU1401465A1 (ru) Устройство управлени пам тью
SU1388951A1 (ru) Буферное запоминающее устройство
SU1679636A1 (ru) Устройство синхронизации по тактам в приемнике дискретной информации
SU1084838A1 (ru) Устройство дл считывани информации
SU1462281A1 (ru) Генератор функций
SU970459A1 (ru) Устройство дл контрол записи информации в накопитель с подвижным носителем
SU1499436A1 (ru) Многоканальный генератор серий импульсов
SU1732332A1 (ru) Устройство дл контрол многоканальных импульсных последовательностей
SU1672586A1 (ru) Синхрогенератор