SU1251176A1 - Многоканальное запоминающее устройство - Google Patents

Многоканальное запоминающее устройство Download PDF

Info

Publication number
SU1251176A1
SU1251176A1 SU843828911A SU3828911A SU1251176A1 SU 1251176 A1 SU1251176 A1 SU 1251176A1 SU 843828911 A SU843828911 A SU 843828911A SU 3828911 A SU3828911 A SU 3828911A SU 1251176 A1 SU1251176 A1 SU 1251176A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
blocks
shapers
elements
Prior art date
Application number
SU843828911A
Other languages
English (en)
Inventor
Александр Аркадьевич Банников
Игорь Иванович Пастух
Игорь Михайлович Миськов
Original Assignee
Специальное Конструкторско-Технологическое Бюро "Промавтоматика"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторско-Технологическое Бюро "Промавтоматика" filed Critical Специальное Конструкторско-Технологическое Бюро "Промавтоматика"
Priority to SU843828911A priority Critical patent/SU1251176A1/ru
Application granted granted Critical
Publication of SU1251176A1 publication Critical patent/SU1251176A1/ru

Links

Landscapes

  • Read Only Memory (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может, быть использовано в двухпроцессорных и двухмашинных вычислительных системах в качестве общей оперативной пам ти. Цель изобретени  - упрощение устройства и повьте ие его быстродействи . Поставленна  цель достигаетс  тем, что в многоканальное запоминающее устройство, содержащее регистры числа , формирователи разр дных сигналов, формирователи адресных сигналов, группу элементов ИЛИ, элемент ИЛИ и накопитель, введены блоки элементов И, формирователи одииочных импульсов и генератор импульсов. 5 ил. о (Л

Description

Изобретение относитс  к вычислительной технике и может быть использовано в двухпроцессорных и двухмашинных вычислительных системах в качестве общей оперативной пам ти.
Цель изобретени  - упрощение устройства и повышение его быстродействи .
На фиг. изображена структурна  схема многофункционального запоминаю- щего устройства (число каналов равно Двум); на фиг,2 - функциональна  схема генератора импульсов; на фиг.3 функциональна  схема формировател  одиночных импульсов; на фиг.4 - структурна  схема блока элементов И; на фиг.5 - временна  диаграммаj по сн юща  работу генератора импульсов.
Устройство (фиг.1) содержит накопитель 1, первый регистр 2 числа, первый формирователь 3 разр дных сигналов , первый формирователь А адресных сигналов, второй регистр 5 числа второй формирователь 6 разр дных сиг Налов, второй формирователь 7 адрес- ных сигналов, группу элементов ИЖ, состо щую из первого элемента ИЛИ 8 и вто{)ого элемента ИЛИ 9, элемент ИЛИ 10, генератор 11 импульсов, первый 12 и второй 13 формировател  оди ночных импульсов и первый I4 и второй 15 блоки элементов И,
На фиг.1 обозначены также первый канал 16 устройства с информационным выходом 17 и входами устройства: ин- формационным 18, адресным 19, записи 20 и считьтани  21 и второй канал 22 устройства с информационным выходом 23 и входами устройства: информа . ционным 24, адресным 25, записи 26 и считывани  27.
Генератор П (фиг.2) содержит генратор 28 меандра, а также первый 29 и йторой 30 одновибраторы.
Каждый из формирователей 12 и 13 (фиг.З) вьшолнен в виде элемента НЕ 31, первого 32 и второго 33 триггеров и элемента НЕРАВНОЗНАЧНОСТЬ 34.
Каждый из блоков 14 и 15 (фиг,4) состоит из первого 35 и второго 36 элементов И.
Устройство работает следующим образом .
Генератор 11 вьфабатьгаает две серии непересекающихс  импульсов (фиг.5), длительность которых одинакова и определ етс  временем цикла записи считывани  накопител  1.
762
Рассмотрим работу первого канала 16 устройства. Код адреса слова поступает на вход 19 формировател  4 адресных сигналов. Одновременно на вход 2Q записи или вход 21 считывани  поступает сигнал, который через элемент ИЛИ 8 поступает на вход формировател  12 и разрешает формирование одиночного импульса из серии F( , с помощью которого на выходе формировател  4 адресных сигналов формируетс  адрес обрабатываемого слова. Одновременно при наличии сигнала Запись на входе 20 блока 14 устанавливает через формирователь 3 разр дных сигналов на информационный вход накопител  1 обрабатьшаемое слово, а на управл ющий вход накопител  1 через элемент ИЛИ 10 - сигнал Запись. При сигнала Считывание на входе 21 на управл ющем входе накопител  1 сохран етс  сигнал Считывание ,, а сигналом с выхода блока 14 разрешаетс  запись обрабатываемого слова с информационного выхода накопител  1 в регистр 2.
Работа второго канала 22 устройства аналогична описанной.

Claims (1)

  1. Формула изобретени 
    Многоканальное запоминающее устройство , содержащее регистры числа, формирователи разр дных сигналов, формирователи адресных сигналов, группу элементов ИЛИ, элемент ИЛИ и накопитель, информационный выкод которого подключен к первым входам регистров числа, информационный и адг ресный входь накопител  соединены соответственно с выходами формирователей разр дных и адресных сигналов, первые Бходьт которых  вл ютс  соот- зетственно информационными и адресными входами устройства, информационными выходами которого  вл ютс  выходы регистров числа, отличающеес  тем, что, с целью упрощени  и повышени  быстродействи  устройства, в него введены блоки элементов И, формирователи одиночных импульсов и генератор импульсов, выходы которого подключены к первым входам формирователей одиночных импульсов , вторые входы которых соединены с выходами элементов ИЛИ группы выходы формирователей одиночных импульсов подключены к вторым входам
    формирователей адресных сигналов н одним из входов соответствуюптх блоков элементов И, другие входа которых и входы соответствующих элементов ИЖ группы  вл ютс  входами записи и считывани  устройства, одни из выходов блоков элементов И подключены к вторым входам регистров числа, другие выходы блоков элементов И соединены с вторыми входами формирователей разр дных сигналов и входами элемента ИЛИ, выход которого подключен к управл ющему входу накопител .
    fi
    fZ
    7V/5;
    -J
    фие S
    Редактор А.Огар
    Составитель В.Рудаков Техред И.Гайдош
    Заказ 4419/51
    Тираж 543 ,Подписное
    ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4
    фиг 4
    Корректор А.Т ско
SU843828911A 1984-12-20 1984-12-20 Многоканальное запоминающее устройство SU1251176A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843828911A SU1251176A1 (ru) 1984-12-20 1984-12-20 Многоканальное запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843828911A SU1251176A1 (ru) 1984-12-20 1984-12-20 Многоканальное запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1251176A1 true SU1251176A1 (ru) 1986-08-15

Family

ID=21152927

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843828911A SU1251176A1 (ru) 1984-12-20 1984-12-20 Многоканальное запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1251176A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 938317, кл. G 11 С 11/00, 1980. Авторское свидетельство СССР № 953669, кл. G 11 С 11/00, 1981. *

Similar Documents

Publication Publication Date Title
EP0121726A3 (en) Multi-port memory cell and system
SU1251176A1 (ru) Многоканальное запоминающее устройство
GB1452685A (en) Interleaved main storage and data processing system
GB1422819A (en) Matrix data manipulator
SU1418811A2 (ru) Многоканальное запоминающее устройство
SU809369A1 (ru) "Запоминающее устройство
SU1325565A1 (ru) Буферное запоминающее устройство
SU1562918A1 (ru) Логический анализатор
SU1163358A1 (ru) Буферное запоминающее устройство
SU1179356A1 (ru) Устройство дл ввода-вывода информации
SU1277092A1 (ru) Устройство дл сортировки чисел
SU1226463A1 (ru) Многоканальное устройство приоритета
SU1293759A1 (ru) Буферное запоминающее устройство
SU964649A1 (ru) Устройство дл сопр жени блоков пам ти
SU1261121A1 (ru) Устройство дл определени количества единиц в двоичном числе
SU1231539A1 (ru) Устройство дл контрол блоков пам ти
SU1383441A1 (ru) Оперативное запоминающее устройство
SU1216803A1 (ru) Устройство дл исправлени перекоса многодорожечной магнитной записи
SU1247949A1 (ru) Посто нное запоминающее устройство
SU587510A1 (ru) Оперативное запоминающее устройство с защитой информации
SU847377A1 (ru) Запоминающее устройство с самоконтролем
SU1243033A1 (ru) Запоминающее устройство
SU691925A1 (ru) Запоминающее устройство
SU1339574A1 (ru) Устройство дл ввода и вывода аналоговой информации
SU1399736A1 (ru) Устройство дл суммировани временных интервалов