SU1226463A1 - Многоканальное устройство приоритета - Google Patents
Многоканальное устройство приоритета Download PDFInfo
- Publication number
- SU1226463A1 SU1226463A1 SU843789545A SU3789545A SU1226463A1 SU 1226463 A1 SU1226463 A1 SU 1226463A1 SU 843789545 A SU843789545 A SU 843789545A SU 3789545 A SU3789545 A SU 3789545A SU 1226463 A1 SU1226463 A1 SU 1226463A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- channel
- group
- outputs
- inputs
- register
- Prior art date
Links
Landscapes
- Multi Processors (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано дл приоритетного управлени обращением к блоку оперативной пам ти процессоров многопроцессорной системы. Цель изобретени - расширение области применени устройства за счет возможности его работы с группами разноприоритетных источников запросов. Это достигаетс путем введени в каждый канал элемента ИЛИ-НЕ и элемента задержки с соответствующими функциональными св з ми между ними и известными блоками устройства..Все каналы устройства могут работать параллельно, т.е. обслуживать за вки одновременно . I ил. 1C N9 CD 4 Од СО
Description
Изобретение относитс к вычислительной технике и может быть использовано дл приоритетного управлени обращением к блоку оперативной пам ти процессоров многопроцессорной си- стемы.
Цель изобретени - расширение области применени устройства за счет возможности его работы с группами разноприоритетных источников запросов .
На чертеже приведена структурна схема предложенного устройства.
Устройство содержит регистры 1, дешифраторы 2, каналы 3, элементы 4 задержки каналов, блоки элементов И 5 каналов, регистры 6. из триггеров каналов, элементьЕ ИЛИ-НЕ 7 каналов , группы элементов И 8 каналов, группы входов 9-11 за вок устройст- ва, ответные входы 12-14 устройства, группы выходов 15-17 устройства.
Устройство работает следующим образом .
В начальный момент регистры 1 и регистры 6 обнулены сигналами 13-15. Информационные входы всех клапанов открыты.
При поступлении запросов от одно го или нескольких источников за вок (например, 10,11) на обмен с первым приемником за вок на регистры i записываетс код, соответствующий номеру требуемого приемника за вок. Сиг- нал высокого уровн с соответствующих выходов дешифраторов 2 через блоки 5 перебрасьшает соответствующие разр ды регистра 6 в единичное состо ние , при этом по сигналу 16 начи- каетс обслуживание за вки устройства с максимальным приоритетом. Сигна с выхода элемента ИЛИ-НЕ 7 запускает элемент 4 задержки, с выхода которого сигнал поступает на управл ющий вход блока элементов И 5, запреща запись за вок через блок 5 до окончани обслуживани записанных за вок в регистре 6. По окончании за вки на обслуживание от источника 10 соответ ствуюш;ие выходы дешифратора 2 и соответствующий разр д регистра 6 перебрасываютс в нулевое состо ние, после чего на следующем выходе 16 по вл етс сигнал, разрешающий об-
5
0 5 0 5 0 5
служивание а в1си от слодующего источника .
Все каналы могут работать параллельно , т.е. (тбслужинать за вки одновременно .
Claims (1)
- Формула изобретениМногоканальное устройство приоритета , содержащее группу регистров, группу дешифраторов и каналы, причем кажда группа входов за вок устройства соединена с группой входов одноименного регистра группы, выходы каждого регистра группы соединены с группой входом одноименного дешифратора группы, каждый канал содержит группу элементов И, блок элементов И и регистр, отличающее с тем, что, с целью расширени области применени устройства за счет возможности его работы с группами раз- ноприоритетных источников запросов, устройство содержит в каждом канале элемент ИЛИ-НЕ и элемент задержки, причем одноименные выходы каждого дешифратора группы соединены с группой входов блока элементов И одноименного канала, группа выходом блока элементов И соединена с единичными входами регистра своего канала, каждый ответный вход устройства соединен с нулевым входом одноименного разр да регистров всех каналов и с входами сброса одноименных регистров группы, пр мые, выходы каждого регистра канала , кроме первого, соединены с первыми входами элементов И группы своего канала, первые выходы регистров каналов соединены с первыми выходами соответствующих групп выходов устройства , инверсные выходы регистра каждого канала соединены с соответствующими входами одноименного и всех послед ующих элементов И группы своего канала, выходы элементов И группы каждого канала вл ютс соответствующими выходами одноименной группы выходов устройства, пр мые выходы регистров каналов соединены с входами элемента ИЛИ-НЕ своего канала, выход элемента ИЛИ-НЕ канала через элемент задержки своего канала соединен с yitr равл ющим входом блока элементов И своего канала.Редактор Т.КугрьшеваЗакаэ 2135/49Тираж 671ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д. 4/5Производственно-полиграфическое предпри тие, г, Ужгород, ул. Проектна , 4;5/5 15Составитель М.Кудр шевТехред В.Кадар Корректор С.Черни
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843789545A SU1226463A1 (ru) | 1984-09-12 | 1984-09-12 | Многоканальное устройство приоритета |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843789545A SU1226463A1 (ru) | 1984-09-12 | 1984-09-12 | Многоканальное устройство приоритета |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1226463A1 true SU1226463A1 (ru) | 1986-04-23 |
Family
ID=21138090
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843789545A SU1226463A1 (ru) | 1984-09-12 | 1984-09-12 | Многоканальное устройство приоритета |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1226463A1 (ru) |
-
1984
- 1984-09-12 SU SU843789545A patent/SU1226463A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 656062, кл. G 06 F 9/46, 1979. Авторское свидетельство СССР № 966698, кл. G 06 F 9/46, 1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1226463A1 (ru) | Многоканальное устройство приоритета | |
KR930006722A (ko) | 반도체 기억장치 및 그 출력제어 방법 | |
SU1260958A1 (ru) | Многоканальное устройство дл приоритетного управлени | |
KR20000046821A (ko) | 메모리의 리드/라이트 제어회로 | |
SU1295451A1 (ru) | Буферное запоминающее устройство | |
SU1705826A1 (ru) | Устройство приоритета | |
SU1361552A1 (ru) | Многоканальное устройство приоритета | |
SU1216776A1 (ru) | Устройство дл ввода информации | |
SU1236478A1 (ru) | Устройство приоритета | |
SU1462335A1 (ru) | Устройство дл обмена информацией | |
SU1273911A1 (ru) | Многоканальное устройство дл ввода аналоговых данных | |
SU1005055A1 (ru) | Многоканальное устройство приоритета | |
SU1297085A1 (ru) | Многоканальный функциональный генератор | |
SU1589275A1 (ru) | Устройство переменного приоритета | |
SU1305710A1 (ru) | Устройство дл решени дифференциальных уравнений | |
SU926658A1 (ru) | Многоканальное устройство дл приоритетной селекции импульсов | |
SU1328822A1 (ru) | Устройство дл обмена информацией | |
SU1203529A1 (ru) | Устройство дл обслуживани запросов | |
SU1265773A1 (ru) | Многоканальное устройство приоритета | |
SU1310824A1 (ru) | Устройство формировани контрольного кода по модулю два | |
SU1287172A1 (ru) | Устройство формировани маршрута сообщени в однородной вычислительной системе | |
SU1327105A1 (ru) | Многоканальное устройство приоритета дл распределени за вок по процессорам | |
SU868760A1 (ru) | Устройство динамического приоритета | |
SU822184A1 (ru) | Устройство приоритета | |
SU1297047A1 (ru) | Устройство дл обслуживани групповых приоритетных запросов |