. , .1 Изобретение относитс к эапсминаЬцим устройствам. Известно устройство, в котором входы блока пам ти соединены с выходами форкирователей адресных и разр д ных токов, входы которых соединены с блоком управлени , а входы числового регистра соединены с выходами формирователей , выходы которых подключены к входам формирователей раэр дтлк токов Г . недостатком этого устройства вл етс низка надежность. Из известных устройств наиболее близким техническим решением к предлагаемому изобретению вл етс запоми устройство на ферритовых сердечниках , в котором примен етс импульс автостроба, формируемый при перемагничивании ферритового сердечника , идентичного остальным сердечникам устройства, причем момент стробирова ни соответствует максимальному отношению амплитуд сигнала и помехи Недостатком этого устройства вл етс отсутствие блоков и элементов дл подавлени случайных и квазидетерминированных помех, что снижает нгшежность устройства. Цель изобретени - повышение надежности устройства путем использовани коррелировани с эталонными сигналалм и организации автоматического изменени уровн дискриминации. Поставленна цель достигаетс тем, что в запс шнающее устройство, содержащее накопитель, формирователи адресных токов, усилители, формирователи разр дных токов, блок управлени , дискриминаторы сигналов, формирователи сигналов считывани , два формировател эталонных сигналов и регистр числа, причем выходы блока управлени подключены соответственно к входам формирователей адресных токов и первым входам формирователей разр дных токов, вторые вхо;щ которых соединены с выходом регистра числа, а выход - с первым входом накопител , второй вход которого подключен к первым выходам формирователей адресных токов, вторые выходы которых соединены с входами формирователей эталонных сигналов, выходы дискриминаторов сигналов соединены с входами соответствующих формирователей сигналов считывани , выходы которых подключены к входам регистра числа, введены две группы коррел торов, сумматоры, формирователь уровн сигналов дискриминации и коррел тор, причем выходы первого и второго формирователей эталонных сигналов соединены соответственно с первьом входом коррел тора и первыми входами коррел торов первой группы и с вторым входом коррел тора и первыми входами коррел торов второй группы,, вторые входы коррел торов пер вой и второй групп подключены к соответствующим выходам накопител , а выходы 7 соответственно к входам усилителей , первый и второй входы сумматоров соединены соответственно с выходами усилителей, а выход - с первыми входами соответствующих дискримина торов сигналов, вторые входы которых подключены к выходу формировател уровн сигналов дискриминации, вход которого подключен к выходу коррел тора . На чертеже изображена функциональНс1Я схема предлагаемого устройства. Устройство содержит накопитель 1, формирователи 2 адресных токов, формирователи 3 разр дных токов, блок 4 управлени , первый 5 и второй 6 формирователи эталонных сигналов, корре л тор 7, первую 8 и вторую 9 группы коррел торов, усилители 10, формирователь 11 уровн сигналов дискриминации , сумматоры 12, дискриминаторы 13 сигналов, формирователи 14 сигналов считывани и регистр 15 числа. Выходы блока 4 управлени подключены соответственно к входам формиро вателей 2 адресных Тч-ков и первым входам формирователей 3 разр дных токов, вторые входы которых соедине ны с выходом регистра 15 числа, а выход - с первым входом накопител 1 Второй вход накопител 1 подключен к первым выходам формирователей 2 ад ресных токов, вторые выходы которых соединены с входами формирователей эталонных сигналов 5 и 6-. Выходы ди криминаторов 13 сигналов соединены с входами соответствующих формирователей 14 сигналов считывани , выходы .1{оторых подключены к входам регистра 15 числа. Выходы первого 5 и второго 6 формирователей этгшонных сигналов соединены соответственно с пер вым входом коррел тора 7 и первыми входами коррел торов первой группы 8 и % вторым входом коррел тора 7 и первыми входами коррел торов второй группы 9. Вторые входы коррел торов первой 8 и второй 9 групп подключены к соответствующим выходам накопител 1, а выхода - соответственно к входам усилителей 10. Первый и второй входы сумматоров 12 соединены соответственно с выходами усилителей 10, а выходы - с первыми входами соответ . ствующих дискриминаторов сигналов 13 вторые входы которых подключены к выходу формировател 11 уровн сигна ов дискриминации, вход которого подключен к выходу коррел тора 7. Устройство работает следующим образом . При считывании по сигналу из блока .4 управлени формирователи 2 адресных токов вырабатывают адресные токи считывани , поступающие в накопитель 1, и ток, опрашивающий формирователи эталонных сигналов 5 и 6, формирующие соответственно эталонный ригнал 1 и эталонный сигнал О. Эталонный сигнал 1 подаетс на входы коррел торов 8 первой группы, на другие входы которых приход т информационные сигналы из накопител 1. Эти же информационные сигналы из накопител 1 поступают на вторые входы коррел торов 9 второй группы , на первые входы которых поступает эталонный сигнал О . ТГроисходит двойна коррел ци информационных сигналов, т.е. коррел ци с эталонным сигналом 1 и с эталонным сигналом О. Эти коррел ционные сигналы поразр дно через усилители 10 поступают на сумматоры 12, где происходит их вычитание. Разностный коррел ционный сигнал подаетс на дискриминаторы 13 сигналов. Така коррел ци информационных сигналов позвол ет подавить помехи, пришедшие из накопител 1 по разр дно-считывак цим лини м, т.е. подавл ютс как случайные , так и квазидетермированные nc ieхи , так как эталонные сигналы 1 и О лишены помех, возникакнцих в накопителе 1. Это одно из условий оптимального воспроизведени сигналов чтени за счет применени эталонных сигналов 1 и О . Оптимальное воспроизведение сигнала чтени достигаетс также за счетJ того, что эталонные сигналы 1 и О подаютс на коррел тор 7, с выхода которого сигнал подаетс на формирователь 11 сигналов уровн дискриминации, с которого подаетс напр жение дискриминации на дискриминаторы 13 сигналов, Причем этот уровень сигнала дискриминации будет автоматически измен тьс в зависимости от изменени сигналов считывани , поступающих с формирователей 2 адресных токов в накопитель 1, из-за изменени напр жени питани , температурных режимов и т.д. Таким образом, и двойна коррел ци и возможность автоматического изменени уровн дискриминации позвол ет сформировать информационные сигналы чтени на формировател х 14 сигналов считывани о высокой информационной надежностью и помехозащищенностью тракта воспроизведени . Далее информационные сигналы с формирователей 14 сигналов считывани подаютс на входы регистра 15 числа. В такте записи предлагаемое запоминающее устройство работает обычны/ образом, т.е. запись происходит по