SU809369A1 - "Запоминающее устройство - Google Patents

"Запоминающее устройство Download PDF

Info

Publication number
SU809369A1
SU809369A1 SU792773500A SU2773500A SU809369A1 SU 809369 A1 SU809369 A1 SU 809369A1 SU 792773500 A SU792773500 A SU 792773500A SU 2773500 A SU2773500 A SU 2773500A SU 809369 A1 SU809369 A1 SU 809369A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
signals
input
correlators
Prior art date
Application number
SU792773500A
Other languages
English (en)
Inventor
Анатолий Иванович Савельев
Original Assignee
Savelev Anatolij
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Savelev Anatolij filed Critical Savelev Anatolij
Priority to SU792773500A priority Critical patent/SU809369A1/ru
Application granted granted Critical
Publication of SU809369A1 publication Critical patent/SU809369A1/ru

Links

Description

. , .1 Изобретение относитс  к эапсминаЬцим устройствам. Известно устройство, в котором входы блока пам ти соединены с выходами форкирователей адресных и разр д ных токов, входы которых соединены с блоком управлени , а входы числового регистра соединены с выходами формирователей , выходы которых подключены к входам формирователей раэр дтлк токов Г . недостатком этого устройства  вл етс  низка  надежность. Из известных устройств наиболее близким техническим решением к предлагаемому изобретению  вл етс  запоми устройство на ферритовых сердечниках , в котором примен етс  импульс автостроба, формируемый при перемагничивании ферритового сердечника , идентичного остальным сердечникам устройства, причем момент стробирова ни  соответствует максимальному отношению амплитуд сигнала и помехи Недостатком этого устройства  вл  етс  отсутствие блоков и элементов дл  подавлени  случайных и квазидетерминированных помех, что снижает нгшежность устройства. Цель изобретени  - повышение надежности устройства путем использовани  коррелировани  с эталонными сигналалм и организации автоматического изменени  уровн  дискриминации. Поставленна  цель достигаетс  тем, что в запс шнающее устройство, содержащее накопитель, формирователи адресных токов, усилители, формирователи разр дных токов, блок управлени , дискриминаторы сигналов, формирователи сигналов считывани , два формировател  эталонных сигналов и регистр числа, причем выходы блока управлени  подключены соответственно к входам формирователей адресных токов и первым входам формирователей разр дных токов, вторые вхо;щ которых соединены с выходом регистра числа, а выход - с первым входом накопител , второй вход которого подключен к первым выходам формирователей адресных токов, вторые выходы которых соединены с входами формирователей эталонных сигналов, выходы дискриминаторов сигналов соединены с входами соответствующих формирователей сигналов считывани , выходы которых подключены к входам регистра числа, введены две группы коррел торов, сумматоры, формирователь уровн  сигналов дискриминации и коррел тор, причем выходы первого и второго формирователей эталонных сигналов соединены соответственно с первьом входом коррел тора и первыми входами коррел торов первой группы и с вторым входом коррел тора и первыми входами коррел торов второй группы,, вторые входы коррел торов пер вой и второй групп подключены к соответствующим выходам накопител , а выходы 7 соответственно к входам усилителей , первый и второй входы сумматоров соединены соответственно с выходами усилителей, а выход - с первыми входами соответствующих дискримина торов сигналов, вторые входы которых подключены к выходу формировател  уровн  сигналов дискриминации, вход которого подключен к выходу коррел тора . На чертеже изображена функциональНс1Я схема предлагаемого устройства. Устройство содержит накопитель 1, формирователи 2 адресных токов, формирователи 3 разр дных токов, блок 4 управлени , первый 5 и второй 6 формирователи эталонных сигналов, корре л тор 7, первую 8 и вторую 9 группы коррел торов, усилители 10, формирователь 11 уровн  сигналов дискриминации , сумматоры 12, дискриминаторы 13 сигналов, формирователи 14 сигналов считывани  и регистр 15 числа. Выходы блока 4 управлени  подключены соответственно к входам формиро вателей 2 адресных Тч-ков и первым входам формирователей 3 разр дных токов, вторые входы которых соедине ны с выходом регистра 15 числа, а выход - с первым входом накопител  1 Второй вход накопител  1 подключен к первым выходам формирователей 2 ад ресных токов, вторые выходы которых соединены с входами формирователей эталонных сигналов 5 и 6-. Выходы ди криминаторов 13 сигналов соединены с входами соответствующих формирователей 14 сигналов считывани , выходы .1{оторых подключены к входам регистра 15 числа. Выходы первого 5 и второго 6 формирователей этгшонных сигналов соединены соответственно с пер вым входом коррел тора 7 и первыми входами коррел торов первой группы 8 и % вторым входом коррел тора 7 и первыми входами коррел торов второй группы 9. Вторые входы коррел торов первой 8 и второй 9 групп подключены к соответствующим выходам накопител  1, а выхода - соответственно к входам усилителей 10. Первый и второй входы сумматоров 12 соединены соответственно с выходами усилителей 10, а выходы - с первыми входами соответ . ствующих дискриминаторов сигналов 13 вторые входы которых подключены к выходу формировател  11 уровн  сигна ов дискриминации, вход которого подключен к выходу коррел тора 7. Устройство работает следующим образом . При считывании по сигналу из блока .4 управлени  формирователи 2 адресных токов вырабатывают адресные токи считывани , поступающие в накопитель 1, и ток, опрашивающий формирователи эталонных сигналов 5 и 6, формирующие соответственно эталонный ригнал 1 и эталонный сигнал О. Эталонный сигнал 1 подаетс  на входы коррел торов 8 первой группы, на другие входы которых приход т информационные сигналы из накопител  1. Эти же информационные сигналы из накопител  1 поступают на вторые входы коррел торов 9 второй группы , на первые входы которых поступает эталонный сигнал О . ТГроисходит двойна  коррел ци  информационных сигналов, т.е. коррел ци  с эталонным сигналом 1 и с эталонным сигналом О. Эти коррел ционные сигналы поразр дно через усилители 10 поступают на сумматоры 12, где происходит их вычитание. Разностный коррел ционный сигнал подаетс  на дискриминаторы 13 сигналов. Така  коррел ци  информационных сигналов позвол ет подавить помехи, пришедшие из накопител  1 по разр дно-считывак цим лини м, т.е. подавл ютс  как случайные , так и квазидетермированные nc ieхи , так как эталонные сигналы 1 и О лишены помех, возникакнцих в накопителе 1. Это одно из условий оптимального воспроизведени  сигналов чтени  за счет применени  эталонных сигналов 1 и О . Оптимальное воспроизведение сигнала чтени  достигаетс  также за счетJ того, что эталонные сигналы 1 и О подаютс  на коррел тор 7, с выхода которого сигнал подаетс  на формирователь 11 сигналов уровн  дискриминации, с которого подаетс  напр жение дискриминации на дискриминаторы 13 сигналов, Причем этот уровень сигнала дискриминации будет автоматически измен тьс  в зависимости от изменени  сигналов считывани , поступающих с формирователей 2 адресных токов в накопитель 1, из-за изменени  напр жени  питани , температурных режимов и т.д. Таким образом, и двойна  коррел ци  и возможность автоматического изменени  уровн  дискриминации позвол ет сформировать информационные сигналы чтени  на формировател х 14 сигналов считывани  о высокой информационной надежностью и помехозащищенностью тракта воспроизведени . Далее информационные сигналы с формирователей 14 сигналов считывани  подаютс  на входы регистра 15 числа. В такте записи предлагаемое запоминающее устройство работает обычны/ образом, т.е. запись происходит по

Claims (1)

  1. Формула изобретения
    - Запоминающее устройство, содержащее накопитель, формирователе адрес-ч . ных токов, усилители, формирователи разрядных токов, блок управления, дискриминаторы сигналов, формирователи 20 сигналов считывания, два формирователя эталонных сигналов и регистр числа, причем выходы блока управления подключены соответственно к входам формирователей адресных токов и пер- вым входам формирователей разрядных токов, вторые входы которых соединены с выходом регистра числа, а выход с первым входом накопителя, второй вход которого подключен к первым вы- , ходам формирователей адресных токов, 1 вторые выходы которых соединены с входами формирователей эталонных сигналов, выходы дискриминаторов сигналов соединены с входами соответствующих формирователей сигналов считывания , выходы которых подключены к входам регистра числа, отличающееся тем, что, с целью повы, шения надежности устройства, оно со3 держит две группы корреляторов, сумматоры, формирователь уровня сигналов дискриминации и коррелятор, причем выходы первого и второго формирователей эталонных сигналов соединены соответственно с первым входом коррелятора и первынм входами корреляторов первой группы и с вторым входом коррелятора и первыми входами корреляторов второй группы, вторые входы корреляторов первой и второй групп подключены к соответствующим выходам накопителя, а выходы - соответственно к входам усилителей, первый и второй входы сумматоров соединены соответственно с выходами усилителей, а выходы - с первыми входа»» соответствующих дискриминаторов сигналов, вторые входы которых подключены к выходу формирователя уровня сигналов дискриминации, вход которого подключен к выходу коррелятора.
SU792773500A 1979-06-19 1979-06-19 "Запоминающее устройство SU809369A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792773500A SU809369A1 (ru) 1979-06-19 1979-06-19 "Запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792773500A SU809369A1 (ru) 1979-06-19 1979-06-19 "Запоминающее устройство

Publications (1)

Publication Number Publication Date
SU809369A1 true SU809369A1 (ru) 1981-02-28

Family

ID=20830829

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792773500A SU809369A1 (ru) 1979-06-19 1979-06-19 "Запоминающее устройство

Country Status (1)

Country Link
SU (1) SU809369A1 (ru)

Similar Documents

Publication Publication Date Title
SU809369A1 (ru) "Запоминающее устройство
SU773723A1 (ru) Запоминающее устройство
SU720507A1 (ru) Буферное запоминающее устройство
SU666555A1 (ru) Устройство дл селекции элементов изображений
SU1251176A1 (ru) Многоканальное запоминающее устройство
SU647626A1 (ru) Обнаружитель сигналов
SU561956A1 (ru) Устройство дл ввода радиотехнической информации
SU1167752A1 (ru) Устройство дл формировани частотно-манипулированного сигнала
SU1383444A1 (ru) Асинхронный последовательный регистр
SU410567A1 (ru)
SU1018190A1 (ru) Умножитель частоты следовани импульсов
SU744721A1 (ru) Способ выборки информации из магнитного запоминающего устройства
SU858094A1 (ru) Запоминающее устройство
SU587510A1 (ru) Оперативное запоминающее устройство с защитой информации
SU1172065A1 (ru) Устройство сканировани
SU1418811A2 (ru) Многоканальное запоминающее устройство
SU826417A1 (ru) Запоминающее устройство
SU1325405A1 (ru) Система автоматической оптимизации
SU149257A1 (ru) Двухтактный сдвигающий регистр
SU881727A1 (ru) Устройство дл сбора дискретной информации
SU809364A1 (ru) Запоминающее устройство
SU1034069A1 (ru) Буферное запоминающее устройство
SU942140A1 (ru) Оперативное запоминающее устройство
SU533983A1 (ru) Запоминающее устройство
SU699553A1 (ru) Устройство дл записи информации