SU1188787A1 - Запоминающее устройство на цилиндрических магнитных доменах - Google Patents

Запоминающее устройство на цилиндрических магнитных доменах Download PDF

Info

Publication number
SU1188787A1
SU1188787A1 SU843751094A SU3751094A SU1188787A1 SU 1188787 A1 SU1188787 A1 SU 1188787A1 SU 843751094 A SU843751094 A SU 843751094A SU 3751094 A SU3751094 A SU 3751094A SU 1188787 A1 SU1188787 A1 SU 1188787A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
counter
elements
Prior art date
Application number
SU843751094A
Other languages
English (en)
Inventor
Виталий Иванович Статейнов
Евгений Иосифович Липанов
Михаил Николаевич Рогов
Николай Борисович Нифонтов
Original Assignee
Предприятие П/Я В-2431
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2431 filed Critical Предприятие П/Я В-2431
Priority to SU843751094A priority Critical patent/SU1188787A1/ru
Application granted granted Critical
Publication of SU1188787A1 publication Critical patent/SU1188787A1/ru

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО НА ЦИЛИНДРИЧЕСКИХ МАГНИТНЫХ ДОМЕНАХ, содержащее накопитель информации, магнитосв занный с источником магнитного пол  управлени  в виде катушек индуктивности, подключенных к выходу формирователей тока управлени , и блок формировани  маскирующих сигналов, подключенный к выходу накопител  информации , отличающеес  тем, что, с целью повышени  надежности запоминающего устройства путем исключени  искажени  считанной информации при аварийном отключении источников электропитани , оно содержит счетчик, регистр, дешифратор, элемент И и элемент И-НЕ, вход младшего разр да счетчика соединен с выходами элементов И и И-НЕ, а выход старшего разр да счетчика соединен с входом регистра, первые входы элементов И и И-НЕ соединены с входом блока формировани  маскирующих сигналов, вторые входы элементов И и И-НЕ соединены соответственно с пр мым и инверсным выходами первого разр да регистра, выходы регистра соединены с соответствующими входами дешифратора, а выход деG $ шифратора соединен с входом формирователей тока управлени . 00 оо 1 оо

Description

Изобретение относитс  к вычислительной технике и может быть использовано при построении устройств хранени  дискретной информации на цилиндpи ecкиx магнитных доменах (ЦМД).
Целью изобретени   вл етс  повышение надежности запоминающего устройства путем исключени  искажени  считанной информации при аварийном отключении источников электропитани .
На чертеже изображена блок-схема предложенного устройства.
Запоминающее устройство на ЦМД содержит накопитель информации 1, в котором расположены регистры 2i-2„ хранени  информации , магнитосв занные с датчиком 3 считывани , формирователь 4 тока управлени , выход которого соединен с катущками 5 индуктивности, блок б формировани  маскирующих сигналов, подключенный к выходу накопител  1, элемент И-НЕ 7 и элемент И 8, выходы которых подключены к входу младшего разр да счетчика 9, выход старшего разр да которого соединен с входом регистра 10, выходы которого соединены с соответствующими входами дешифратора 11, выход которого соединен с входом формировател  4 тока управлени .
Предложенное устройство работает следующим образом.
Служебна  информаци , содержимое которой представлено в таблице, вводитс  в соответствующие одноименные позиции всех регистров хранени  информации (см. таблицу), причем в первый адрес ввод т ЦМД, в годные регистры 2i, 2з, 25, ..., 2„ и не ввод т в дефектные 22, 24; во второй адрес ввод т ЦМД в дефектные регистры 22, 24 и не ввод т в годные регистры 2, 2з, 25, ..., 2п, в третий адрес во все регистры хранени  ЦМД не ввод т (т. е. записывают логические «О).
Адрес
Номера регистров хранени  2„ 25 24 2з 32 2,
110101Первый
001010Второй
000000Третий
Затем производитс  считывание служебной информации через датчик 3 считывани , ввод ее в блок 6 формировани  маскирующих
сигналов и одновременно через элемент И 8 на вход счетчика 9 дл  подсчета количества логических «1 в считываемой странице информации .
Во всем информационном массиве накопител  1 только содержимое информационных страниц, указанных в таблице, переполн ет счетчик 9, причем по первому адресу в пр мом коде, а по второму и третьему адресам в обратном коде.
Подсчет «1 в информационных страницах производитс  без перерыва последовательно страница за страницей до первого переполнени . Результат первого переполнени  заноситс  в первый разр д регистра 10, состо ние первого разр да регистра  вл етс  управл ющим воздействием дл  элементов
и 8 и И-НЕ 7, причем через элемент И 8 проходит страница первого адреса, а через элемент И-НЕ 7 - второго и третьего адресов с последующим инвертированием содержимого этих страниц, которое воспринимаетс  счетчиком 9 как набор «1, что приводит
к его вторичному переполнению и фиксируетс  в соответствующих разр дах регистра 10 с последующим дешифрированием содержимого регистра 10 дешифратором 11. Результат дешифрации сигнал «Стоп с выхода дешифратора поступает на вход формировател  4 тока, прекраща  подачу переменного тока в катушки управлени , т. е. останавливает движение ЦМД по регистрам 2 хранени  в «исходном состо нии. Одновременно заканчиваетс  формирование кода
маски 12 блоком 6 формировани  маскирующих сигналов.

Claims (1)

  1. ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО НА ЦИЛИНДРИЧЕСКИХ МАГНИТНЫХ ДОМЕНАХ, содержащее накопитель информации, магнитосвязанный с источником магнитного поля управления в виде катушек индуктивности, подключенных к выходу формирователей тока управления, и блок формирования маскирующих сигналов, подключенный к выходу накопителя ин- формации, отличающееся тем, что, с целью повышения надежности запоминающего устройства путем исключения искажения считанной информации при аварийном отключении источников электропитания, оно содержит счетчик, регистр, дешифратор, элемент И и элемент И-НЕ, вход младшего разряда счетчика соединен с выходами элементов И и И-НЕ, а выход старшего разряда счетчика соединен с входом регистра, первые входы элементов И и И-НЕ соединены с входом блока формирования маскирующих сигналов, вторые входы элементов И и И-НЕ соединены соответственно с прямым и инверсным выходами первого разряда регистра, выходы регистра соединены с соответствующими входами дешифратора, а выход дешифратора соединен с входом формирователей тока управления.
SU843751094A 1984-06-08 1984-06-08 Запоминающее устройство на цилиндрических магнитных доменах SU1188787A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843751094A SU1188787A1 (ru) 1984-06-08 1984-06-08 Запоминающее устройство на цилиндрических магнитных доменах

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843751094A SU1188787A1 (ru) 1984-06-08 1984-06-08 Запоминающее устройство на цилиндрических магнитных доменах

Publications (1)

Publication Number Publication Date
SU1188787A1 true SU1188787A1 (ru) 1985-10-30

Family

ID=21123031

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843751094A SU1188787A1 (ru) 1984-06-08 1984-06-08 Запоминающее устройство на цилиндрических магнитных доменах

Country Status (1)

Country Link
SU (1) SU1188787A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Electronic Design 27, № 24, 1979, p. 156. Авторское свидетельство СССР № 1020861, кл. G 11 С 11/14, 1981. *

Similar Documents

Publication Publication Date Title
SU1188787A1 (ru) Запоминающее устройство на цилиндрических магнитных доменах
KR0141240B1 (ko) 에러정정용 메모리장치
JPS56156978A (en) Memory control system
SU1298803A1 (ru) Полупроводниковое запоминающее устройство
SU1215137A1 (ru) Запоминающее устройство с коррекцией информации
SU432597A1 (ru) Оперативное запоминающее устройство системы 2!/2д на ферритовых сердечниках
JP2563537Y2 (ja) メモリのチップセレクト回路
SU980161A1 (ru) Магнитное оперативное запоминающее устройство
JPS63282865A (ja) 入出力回路
JPS59104800A (ja) 画像メモリのパリテイ・チエツク方式
SU780011A1 (ru) Устройство дл преобразовани кодов с одного зыка на другой
SU1193825A1 (ru) ПРЕОБРАЗОВАТЕЛЬ КОДОВ* сот держащий первый регистр, первый блок памяти и блок управления, о т л ич ающийс я тем, что, с целью расширения функциональных возможностей
SU585547A1 (ru) Посто нное запоминающее устройство
SU942140A1 (ru) Оперативное запоминающее устройство
SU1633413A1 (ru) Устройство дл управлени обменом ЭВМ с периферийными устройствами
SU1029228A1 (ru) Запоминающее устройство
SU830568A2 (ru) Устройство дл обмена информацией междуРЕгиСТРАМи
SU1249584A1 (ru) Буферное запоминающее устройство
SU455345A1 (ru) Устройство дл обмена информацией между внешними устройствами и основной пам тью электронной вычислительной машины
SU1020861A1 (ru) Устройство дл формировани маскирующих сигналов дл доменного запоминающего устройства
KR970025176A (ko) 영상 압축 및 복원장치에 있어서 가변길이 복호화된 데이타 재배열방법 및 회로
SU1188784A1 (ru) Запоминающее устройство с самоконтролем
SU532131A1 (ru) Устройство дл выборки информации из блоков пам ти
SU410465A1 (ru)
SU799001A1 (ru) Запоминающее устройство