SU1020861A1 - Устройство дл формировани маскирующих сигналов дл доменного запоминающего устройства - Google Patents

Устройство дл формировани маскирующих сигналов дл доменного запоминающего устройства Download PDF

Info

Publication number
SU1020861A1
SU1020861A1 SU813322759A SU3322759A SU1020861A1 SU 1020861 A1 SU1020861 A1 SU 1020861A1 SU 813322759 A SU813322759 A SU 813322759A SU 3322759 A SU3322759 A SU 3322759A SU 1020861 A1 SU1020861 A1 SU 1020861A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
switch
output
service information
masking signals
Prior art date
Application number
SU813322759A
Other languages
English (en)
Inventor
Евгений Иосифович Липанов
Виталий Иванович Статейнов
Original Assignee
Предприятие П/Я В-2431
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2431 filed Critical Предприятие П/Я В-2431
Priority to SU813322759A priority Critical patent/SU1020861A1/ru
Application granted granted Critical
Publication of SU1020861A1 publication Critical patent/SU1020861A1/ru

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ МАСКИРЭТОЩИХ СИГНАЛОВ ДЛЯ ДОМЕННОГХ) ЗАПОГИНАЩЕГО УСТРОЙСТВА, содержащее блок промежуточного хранени  служебной информации и коммутатор, от л ич а ю щ е е с   тем, что, с целью повьллени  надежности устройства дл  формировани  маскирующих сигналов, оно содержит четырехканальный сумматор по mod 2, .элемент Ни 6jdaK хргшени  кода маски, входы четырехканального сумматора по mod 2 .соединены с соответствующими выходами блока промежуточного хранени  служебной информации , а его выходы - с входами элемента И, выход элемента И соединен с входом блока хранени  кода маски, KJход которого соединен с первым входом коммутатора, второй вход коммутатора и вход блока промежуточного хранени  служебной информации  вл ютс  входами, а выход коммутатора - выходом устройства дл  формировани  маскирующих сигналов.

Description

N)
QСХ ) Ф Изобретение относитс  к вычислительной технике и может быть использ вано при построении запоминающих уст ройств на цилиндрических магнитных доменах (ЦМД). Известно устройство дл  формирова маскирующих сигналов, содержащее кристалл с ЦМД, на поверхности которого расположены регистры хранени  информации, часть из которых  вл ютс дефектными. Информаци  об адресах годных и дефектных регистров хранени размещаетс  в дополнительном регистре хранени , который располагаетс  н кристалле с ЦМД С Недостатком данного устройства  вл етс  наличие дополнительных элементов электронного обрамлени  дл  управлени  дополнительным регистром хранени , вследствие чего происходит увеличение габаритно- весовых характе ристик, потребл емой мощности, что соответственно приводит к снижению надежности устройства дл  формировани  маскирующих сигналов и ЗУ наЦМД в целом. Наиболее близким к цpeдлaгaeмoIv y  вл етс  устройство дл  формировани  маскирующих сигналов дл  доменного ЗУ, содержащее блок промежуточного хранени  служебной информации и ком .мута;тор 2 .. . Недостатком известного устройства  вл етс , то, что при. вь1воде информации , ИЗ накопител  на Ш1Д могут быть обнаружены и учтены дефекты только тех регистров хранени  информации, в которых имеетс  отказ типа обрыв (коллапс домена), а отказ типа само зарождение домена устройство воспри нимает как информацию из годного регистра информации, т.е. не полностью исключаетс  ложна  информаци  из обработки , что приводит к снижению надежности не только устройства дл  формировани  маскирующих сигналов,но и ЗУ на ЦМД в целом. Цель изобретени  - повышение надежности устройства дл  формировани  маскирующих сигналов дл  доменного ЗУ . Указанна  цель достигаетс  тем, что устройство дл  формировани  маскирующих сигналов дополни тельно соде жит четырехканальный сумматор по mod 2, элемент PI и блок хранени  кода маски, -входы четырехканального сумматора по mod 2 соединены с соответствующими выходами блока промежуточного хранени  служебной информаци а его выходы - с входами элемента И, выход элемента И соединен с входом блока хранени  кода маски, выход которого соединен с первым входом коммутатора , второй вход коммутатора и вход блока промежуточного хранени  .служебной информации  вл ютс  входаига , а выход коммутатора - выходом устройства дл  формировани  маскирующих сигналов. На чертеже изображена блок-схема предлагаемого устройства дл  формировани  маскирующих сигналов. Устройство дл  формировани  маскирующих сигналов дл  доменного ЗУ содержит блок 1 промежуточного хранени  служебной информации, четырехканальный cyMiviaTop 2 по mod 2, элемент И 3, блок 4 хранени  кода маски и коммутатор 5. Один из входов коммутатора 5 и вход блока 1 промежуточного хранени  служебной информации соединены с выходом доменного накопител  б. На чертеже и в тексте прин ты следующие обозначени : а...а - соответствующие выходы блока 1 промежуточного хранени  служебной информации; bi.-b, с. .с - первые и вторые входы четырехканального сумматора 2 по mod 2 соответственно; т...т номера регистров хранени ; . дефектный регистр хранени , имеющий отказ типа обрыв / т - дефектный регистр хранени , имеющий отказ типа самозарождение домена ; П1 ,Г El2.,EZ, - результаты поразр дного суммировани  по mod 2 информации соответствующих адресов. Устройство работает следующим образом- . Служебна  информаци , содержимое которой представлено в табл.1, вводит ciFi в соответствующие одноименные позиции всех регистров хранени  т,..ш накопител  б, причем в первый адрес (одноименные позиции обозначены знаком о) ввод т ЦМД в годные регистры т , пл,, .. . m п и не ввод т в дефектные т /т., во второй адрес (одноименные позиции, обозначенные знаком Д)ввод т ЦМД в дефектные регистры Ш2 и т и не ввод т в годные tT , tnj,rn,.. . т, в третий адрес (одноименные позиции обозначены знаком D ) не ввод т ЦМД во все регистры хранени  т ... четвертый адрес (одноименные позиции обозначены знаком о), ввод т ЦМД во все регистры хранени  т...т. Затем производитс  считывание служебной информации из накопител  б и ввод ее в блок 1 промежуточного хранени  служебной информации. Содержимое считанной служебной информации из накопител  б Представлено в табл.2. После окончани  ввода служебной информации в блок 1 промежуточного хранени  служебной информации производитс  вывод служебной информации из блока 1 промежуточного хранени  служебной информации на соответствующие входы сумматора 2 по mod 2, где производитс  поразр дное суммирование по mod 2 содержимого первого адреса с содержимым второго адреса, содержимого второго адреса с содержим1з1м четвертого адреса, содержимого третьего адре са с содержимым первого адреса и содержимого третьего с содержимым четвертого адреса. Результаты суммировани  ,.4 Т2„. и111. представлены втаОл.З и поступают на элемент И 3, где происходит поразр дное сравнение. Результат сравнени   вл етс  маскирующей информацией (кодом маски) и запи сываетс  в блок 4 хранени  кода маеки . . - . . Результат сравнени  предстешлей в табл.4. После окончани  Щ)оцесса формировани  маскируюишх сигналов произво дитс  вывод основной информации, котора  ,поступает из накопител  б, на второй вход коммутатора 5 синхронно с информацией из блока 4 хранени  кода маски поступают маскирующие сигналы («од маски), которые в коммутаторе 5 разрешают щ охождение информаций только из годных регистров хранени  irt-,,rT),/nv,... т накопител  6 и блокирую1 информацию из дефектных регистров хранени  информации w, Технико-экономический эффект предлагаемого изобретени  заключаетс  в погашении надежности устройства дл  формировани  маскирующих сигналов дл  доменного ЗУ, так как при выводе основной информации можно блокиррBairb информацию, поступакицую из де фектныхрешстров хранени  не только икеющих отказ типа обрыв, как в известном устройстве, HQ и отказы типа самозарождение домена и, следовательно , приводит к повышению нб1дежHoctK работы доменного ЗУ в целом. Т а б л и ц а -1
1 1 1 1
1 О
о 1
Таблица 2
1 1 о 1
1 о о
Первый Второй Третий Четвертый
Таблица 3
Таблица 4

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ МАСКИРУЮЩИХ СИГНАЛОВ ДЛЯ ДОМЕННОГО ЗАПОМИНАЮЩЕГО УСТРОЙСТВА, содержащее блок промежуточного хранения служебной информации и коммутатор, от л ич а ю ще е с я тем, что, с целью повышения надежности устройства для
    Формирования маскирующих сигналов, оно содержит четырехканальный сумматор по mod 2, элемент И и бЯок хранения кода маски, входы четырехканального сумматора по mod 2 .соединены с соответствующими выходами блока промежуточного хранения служебной информации, а его выхода - с входами элемента И, выход элемента И соединен с входом блока хранения кода маски, выход которого соединен с первым входом коммутатора, второй вход коммутатора и вход блока промежуточного хранения служебной информации являются входами, а выход коммутатора - выходом устройства для формирования маскирующих сигналов.
    и
    S т:
    и
    з Ί ——1 Г--— !— Гм
SU813322759A 1981-08-07 1981-08-07 Устройство дл формировани маскирующих сигналов дл доменного запоминающего устройства SU1020861A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813322759A SU1020861A1 (ru) 1981-08-07 1981-08-07 Устройство дл формировани маскирующих сигналов дл доменного запоминающего устройства

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813322759A SU1020861A1 (ru) 1981-08-07 1981-08-07 Устройство дл формировани маскирующих сигналов дл доменного запоминающего устройства

Publications (1)

Publication Number Publication Date
SU1020861A1 true SU1020861A1 (ru) 1983-05-30

Family

ID=20971069

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813322759A SU1020861A1 (ru) 1981-08-07 1981-08-07 Устройство дл формировани маскирующих сигналов дл доменного запоминающего устройства

Country Status (1)

Country Link
SU (1) SU1020861A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Eleetronic Design, vol. 27, № 24, 1977, p. 156. 2. Патент US 4090251, кл. G 11 С 19/08, опублик. 1978 (прототип) .. *

Similar Documents

Publication Publication Date Title
KR840006092A (ko) 기억보호 검사방법 및 그 수행회로
JPS5753899A (en) Semiconductor storage device
KR840005593A (ko) 모노리식(monolithic) 반도체 메모리
SU1020861A1 (ru) Устройство дл формировани маскирующих сигналов дл доменного запоминающего устройства
ATE81241T1 (de) Verwaltungseinrichtung fuer asynchrone zeitmultiplex-datenvermittlungseinheit.
JPS5718169A (en) Synchronizing circuit of video control data
JPS56156978A (en) Memory control system
SU1084891A1 (ru) Накопитель дл запоминающего устройства на цилиндрических магнитных доменах
SU432597A1 (ru) Оперативное запоминающее устройство системы 2!/2д на ферритовых сердечниках
JPS522224A (en) Fault detection system for memory unit
SU1188787A1 (ru) Запоминающее устройство на цилиндрических магнитных доменах
SU475624A1 (ru) Устройство обнаружени ошибок
JPS554015A (en) Image reproducing system
JPS59127035U (ja) 用紙サイズ判別装置
SU1113845A1 (ru) Устройство дл цифровой магнитной записи
JPS5994393U (ja) 画像処理装置
SU959155A1 (ru) Блок считывани дл запоминающего устройства
JPS5953564B2 (ja) デ−タ処理装置
JPS5968251U (ja) ガス検出器
JPS5583971A (en) Skew correction system for optical character reader
JPS55118290A (en) Connection system for representative of extension
JPS5621473A (en) Picture information memory unit
JPS57135496A (en) P-rom compensating circuit
JPS55150059A (en) Issuing system for information recording sheet
JPS5354915A (en) Multiple signal demodulation system