SU1164711A1 - Устройство дл контрол цифровых узлов - Google Patents

Устройство дл контрол цифровых узлов Download PDF

Info

Publication number
SU1164711A1
SU1164711A1 SU823527867A SU3527867A SU1164711A1 SU 1164711 A1 SU1164711 A1 SU 1164711A1 SU 823527867 A SU823527867 A SU 823527867A SU 3527867 A SU3527867 A SU 3527867A SU 1164711 A1 SU1164711 A1 SU 1164711A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
inputs
outputs
input
output
Prior art date
Application number
SU823527867A
Other languages
English (en)
Inventor
Юрий Николаевич Алексанян
Карен Аметисович Матевосян
Роберт Карапетович Саакян
Original Assignee
Ереванское Отделение Научно-Исследовательского Института Связи
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ереванское Отделение Научно-Исследовательского Института Связи filed Critical Ереванское Отделение Научно-Исследовательского Института Связи
Priority to SU823527867A priority Critical patent/SU1164711A1/ru
Application granted granted Critical
Publication of SU1164711A1 publication Critical patent/SU1164711A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

УСТРОЙСТВО ДПЯ КОНТРОЛЯ ЦИФРОШХ УЗЛОВ, содержащее генератор импульсовj счетчик, блок сравнени , блок компараторов напр жени , элемент И, элемент ИЛИ, триггер, причем выход генератора импульсов соединен со. счетным входом счетчи- . ка и с первым входом элемента И, второй вход которого соединен с выходом элемента ИЛИ, выход элемента И соединен с единичным входом триггера , пр мой и инверсный выходы триггера соединены с входами соответственно первого и второго индикаторов , о т л и чающеес  тем, что, с целью повышени  быстродействи , в устройство введен блок переключателей, два компаратора , причем выходы руппы выходов блока переключателей соединены соответственно с установочными входа - ../ ми счсгчика и с управл ющими входами первого и второго коммутаторов , группа выходов разр дов счетчика соединена соответственно с первой группой информационных входов первого коммутатора и с первой группой информационных входов вто , рого коммутатора, выходы провер емого узла соединены соответственно с второй группой информационных входов первого коммутатора и с первой группой входов блока компараторов напр жени , группа выходов эталонного узла соединена с второй группой информационных входов второго коммутатора, перва  груп- . па выходов которого соединена с (Л первой группой входов блока сравнени , втора  группа входов которого соединена с первой группой выходов первого коммутатора, втора  группа выходов которого соединена с группой входов провер емого узла и со второй группой входов блока, компараторов напр жени , втосп 4: Ы ра  группа выходов второго коммутатора соединена с группой входов эталонного узла, выход блока ком- , параторов напр жени  соединен с первым входом элемента ИЛИ, второй вход которого соединен с выходом блока сравнени  , выход блока переключателей соединён с нулевым входом триггера и с входом сброса счетчика.

Description

; 11 Изобретение относитс  к вычислительной технике и предназначено дл  контрол  цифровых узлов. Известно устройство дл  контрол  логических схем, содержащее генератор импульсов, счетчик,вход которого соединен с выходом генератора импульсов , дешифратор, входы которого соединены с нулевым и еданичным выхо даьм разр дов .счетчика, .блок элементов совпадени , табло индикации, входы которого соединены с выходами блока элементов срвп.адени  ij . Наиболее близким к предлагаемому  вл етс  устройство дл  контрол  дис кретных логических схем, содержащее генератор импульсов, счетчик, разделительные элементы, схему контрол  уровней, преобразователь уровней компаратор, формирователь стробируюших импульсов, два элемента И, элемент ИЛИ, триггер, кнопку Пуск, дв индикаторных элемента, причем выход генератора импульсов соединен с входом формировател  стробирующих импульсов и со счетным входом счетчика .выходы которого соединены соответственно с входами разделительных элементов , первые выходы которых соединены соответственно с входами провер емого блока и с входакм элемента ИЛИ-НЕ, выход которого соединен с первым входом первого элемента И, второй вход которого соединен с выхо дом элемента ИШ, входы которого соединены соответственно с вторыми .выходами разделительных элементов и с входами эталонного блока, выходы провер емого блока соединены с входами схемы контрол  уровней, выход которого соединен с первым входом компаратора, второй эход которого соединен с выходом преобразовател  уровн , входы которого соединены с выходами эталонного блока, выход ком паратора соединен с первым входом элемента ИЛИ, второй вход которого соединен с выходом первого элемента И, выход элемента ИЛИ соединен с пер вым входом второго элемента И, второй вход которого соединен с выходом формировател  стробиругацих импульсов выход элемента И соединен с единичным входом триггера, выход кнопки Пуск соединен с нулевым входом триггера, пр мой и инверсный выходы триггера соединены с входами соотI2 ветственно первого и второго индикаторных элементов 2j . Однако в известных устройствах врем  контрол  логических блоков, имекицих различное число входов, посто нно н равно времени контрол  Логи еских блоков, имеющих допустимое максимальное число входов, которое обусловлено временем полного цикла двоичного счетчк1ка. Цель изобретени  - повьшение быстродействи . Поставленна  цель достигаетс  тем, что в устройство дл  контрол  цифровых узлов, содержащее генератор импульсов, счетчик, блок сравнени , блок компараторов напр жени , элемент И, элемент ИЛИ, триггер, причем выход генератора импульсов соединен со счетным входом счетчика и с первым входом элемента И, второй вход которого соединен с выходом элемента ИЛИ, выход элемента И соединен с единичным входом триггера, пр мой и инверсный выходы триггера соединены с входами соответственно первого и второго индикаторов, введен блок перекл1ачат12лей, два компаратора , причем выходы группы выходов блока переключат(2лей соединены соответственно с установочными вхо- : нами счетчика и с управл ющими входами первого и второго комм таторов, группа выходов разр дов счетчика соединена соответственно с первой группой информационных входов первого коммутатора и с первой группой информационных входов второго коммутатора , выходы провер емого узла соединены соответственно с второй группой информационных входов первого коммутатора и с первой группой входов блока компараторов напр жени , группа выходов эталонного узла соединена с второй группой информационных входов второго коммутатора, перва  группа выходов :которого соединена с первой группой входов блока сравнени , втора  группа входов которого соединена с первой группой выходов первого коммутатора, втора  группа выходов которого соединена с группой входов провер емого узла и с второй группой входов бЛока компараторов напр жени , втора  группа выходов второго коммутатора соединена с группой входов эта-, лонного узла, выход блока компара3
торов напр жени  соединен с первым входом элемента ИЛИ, второй вход которого соединен с выходом блока сравнени , выход блока переключателей соединен с нулевым входом три гера и с входом сброса счетчика.
На фиг. 1 приведена схема предлагаемого устройства; на ijsir. 2 блок компараторов напр жени .
Устройство, содержит генератор 1 импульсов, счетчик 2, коммутаторы 3 и 4, блок 5 сравнени , блок 6 переключателей , блок 7 компараторов напр жени , провер емый узел 8, эталонный узел 9, элемент ИЛИ 10, элемент И II, триггер 12, индикаторы 13 и 14.
Блок 7 компараторов напр жени  с держит компаратор 15, элементы 16 сложени  по модулю два, элемент ИЛИ 17..
Работа устройства основана на принципе сравнени  выходов провер ного .уэла 8 и эталонного узла 9 при подаче на одноименные входы обоих узлов идентичных возможных комбин .аций, одновременно осущестЕш етс  контроль уровней провер емого узла 8. При несовпадении.логических уровней на одноименных выходах узлов 8 и 9 или при обнаружении, что входно или выходной уровень провер емого уэла 8 вышел за пределы допуска, включаетс  индикатор 14 ОТКАЗ.
Если же провер емый узел 8 исправлен , индикаторный элемент 13 ИСПРАВНО остаетс  включенным.
С выхода переключател  6 триггер 12 устанавливаетс  в нулевое состо ние , что соответствует включению индикаторного элемента 13 ИСПРАВНО, кроме того этим .сигналом сбрасываетс  в ноль счетчик 2.
Двоичный параллельный счетчик 2 запускаетс  от генератора 1 импульсов .
При испытании различных логических узлов число одновременно провер емых входов (выхцов) может мен тьс  в пределах от 0(п) до (п-1). Установка входов (выходов)в устройстве производитс  посредством переключателей блока 6 переключателей .
При подаче единичных уровней с выходов группы выходов блока 6 переключателей на управл ющие входы коммутаторов 3 и 4, что соответству647П4
ет входам провер емого узла 8, коммутатор 3 осуществл ет коммутацию выходов счетчика 2 .на входы провер емого узла 8 и эталонного узла 5 9. При этом одновременно соответствующие разр ды счетчиков устанавливаютс  в единицу.
При подаче логического нул  на управл ющие входы коммутаторов 3 и 10 4 последние подключают выходы провер емого узла 8 и эталонного узла 9 на входы блока 5 сравнени . Число выходов на врем  Контрол  не вли ет, так как контроль всех f5 выходов производитс  одновременно при каждом изменении входной тестовой комбинации. Врем  контрол  зависит от количества входов испытуемых логических узлов, опреде20 л ющих длину контроль.ного теста. Максимально возможное число входов п определ ет необходимое число разр дов параллельного счетчика.
При установке разр дов счетчи25 ка, соответствующих входу провер емого узла 8, в единицу лишние дл  данного испытани  разр ды двоичного параллельного счетчика выключаютс  из состава счетчика (т-.е, соответственно уменьшаетс  разр дность счетчика), и в процессе контрол  эти разр ды не принимают участие .
В результате, цикл счета счет35 чика сокращаетс , следовательно, сокращаетс  и врем  контрол  провер емого узла.
Блок 7 компараторов напр жени  работает следующим образом.
40Эталонные значени  U, и Ug уровней напр жени  подаютс  на первые входы компараторов 15. На вторые входы компараторов 15 поступают контролируемые уровни с выводов прове5 р ёмого узла 8,
Если UQ: и, то на выходах компараторов 15 будет логическа  единица , если же Ug Ug, то на выходах компараторов 15 будет логический
0 ноль.
Таким образом, в каждом такте проверки по каждому выводу в случае , когда контролируемый уровень напр жени  Ug находитс  в поле допуска, соответствующие выходные уровни компараторов 15 будут иметь логическую единицу (Ue U, , Ug, 1-U) либо логический ноль (,, Ug ),Тогда на выходе соответствуjon/ro элемента 16 сложени  по модулю два будет логический ноль. Если по всем выводам провер емого узла 8 провер еьвые уровни наход тс  в поле допуска, то на выходе элемента ИЛИ 8 будет логический ноль. Выход за поле допуска контролируемого уровн  по любому из выводов провер емого узла 8 приводит к по влению логической единицы на выхо де элемента 28 ИЛИ, этот сигнал уп равл ет элементом ИЛИ 10, элементо И П. Тогда стробирующий импульс. 1 поступающий на вход элемента И 11, переключает триггер 12, что приводит к включению индикатора 14 ОТКАЗ. Таким обраэом, устройство позвол ет крнтролировать уровни напр жени  выводов провер емого узла, сравнивать с эталонным узлом логические значени  сигналов и, кроме того , сокра;цаетс  врем  контрол  за счет ускорени  работы счетчика при числе входных контактов меньше максимального числа, т.е. повышаетс  производительность работы, устройства .
Фиг. г

Claims (1)

  1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ УЗЛОВ, содержащее генератор импульсовj счетчик, блок сравнения, блок компараторов напряжения, элемент И, элемент ИЛИ, триггер, причем выход генератора импульсов соединен со. счетным входом счетчика и с первым входом элемента Й, второй вход которого соединен с выходом элемента ИЛИ, выход элемента
    И соединен с единичным входом триггера, прямой и инверсный выходы триггера соединены с входами соответственно первого и второго индикаторов, о тли чающееся тем, что, с целью повышения быстродействия, в устройство введен блок переключателей, два компаратора, причем выходы ’руппы выходов блока переключателей соединены соответственно с установочными входами счетчика и с управляющими входами первого и второго коммутаторов, группа выходов разрядов счетчика соединена соответственно с первой группой информационных входов первого коммутатора и с первой группой информационных входов вто. рого коммутатора, выходы проверяемого узла соединены соответственно с второй группой информационных входов первого коммутатора и с первой группой входов блока компараторов напряжения, группа выходов эталонного узла соединена с второй группой информационных входов второго коммутатора, первая группа выходов которого соединена с первой группой входов блока сравнения, вторая группа входов которого соединена с первой группой выходов первого коммутатора, вторая группа выходов которого соединена с группой входов проверяемого узла й со второй группой входов блока, компараторов напряжения, вторая группа выходов второго коммутатора соединена с группой входов эталонного узла, выход блока компараторов напряжения соединен с первым входом элемента ИЛИ, второй вход которого соединен с выходом блока сравнения', выход блока переключателей соединён с нулевым входом триггера и с входом сброса счетчика.
    1 1164711
SU823527867A 1982-12-23 1982-12-23 Устройство дл контрол цифровых узлов SU1164711A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823527867A SU1164711A1 (ru) 1982-12-23 1982-12-23 Устройство дл контрол цифровых узлов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823527867A SU1164711A1 (ru) 1982-12-23 1982-12-23 Устройство дл контрол цифровых узлов

Publications (1)

Publication Number Publication Date
SU1164711A1 true SU1164711A1 (ru) 1985-06-30

Family

ID=21041172

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823527867A SU1164711A1 (ru) 1982-12-23 1982-12-23 Устройство дл контрол цифровых узлов

Country Status (1)

Country Link
SU (1) SU1164711A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 495666, кл. G 06 F 11/00, 1973. 2. Авторское свидетельство СССР 451994, кл. G. 06 F 11/00, 1973 (прототип). *

Similar Documents

Publication Publication Date Title
SU1164711A1 (ru) Устройство дл контрол цифровых узлов
US3056108A (en) Error check circuit
SU1231504A1 (ru) Устройство дл контрол логических блоков
JPH0297115A (ja) タイマテスト方式
SU728130A1 (ru) Устройство дл контрол дискретных объектов
SU1429065A1 (ru) Устройство дл контрол правильности коммутации и переходного сопротивлени электрических контактов коммутационных изделий
SU1725388A1 (ru) Двоичное пересчетное устройство с контролем
SU1589278A1 (ru) Сигнатурный анализатор
SU1126930A1 (ru) Устройство дл последовательного анализа
SU1037261A1 (ru) Устройство дл контрол цифровых блоков
SU1120333A1 (ru) Устройство дл контрол коммутации информационных каналов
SU1649550A1 (ru) Устройство дл контрол логических блоков
SU955072A1 (ru) Устройство дл проверки функционировани логических схем
SU1343417A1 (ru) Устройство дл контрол цифровых блоков
SU1663582A1 (ru) Устройство дл контрол монтажа
SU1339564A1 (ru) Устройство дл локализации неисправностей
SU1277376A1 (ru) Многоканальный различитель максимального сигнала
SU807307A1 (ru) Устройство дл контрол согласован-НОгО ABTOMATA
SU1674133A1 (ru) Устройство дл имитации неисправностей
SU1287118A1 (ru) Устройство дл поиска неисправностей
SU1282088A1 (ru) Устройство дл контрол цифровых блоков
SU1589281A2 (ru) Устройство дл обнаружени ошибок в дискретной последовательности
SU1580543A1 (ru) Устройство одновременного контрол N импульсных последовательностей в реальном масштабе времени
RU2022455C1 (ru) Формирователь последовательности временных интервалов и пауз между ними
SU1051466A1 (ru) Устройство дл контрол электрических цепей