SU1120319A1 - Устройство дл логарифмировани - Google Patents

Устройство дл логарифмировани Download PDF

Info

Publication number
SU1120319A1
SU1120319A1 SU833620099A SU3620099A SU1120319A1 SU 1120319 A1 SU1120319 A1 SU 1120319A1 SU 833620099 A SU833620099 A SU 833620099A SU 3620099 A SU3620099 A SU 3620099A SU 1120319 A1 SU1120319 A1 SU 1120319A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
switch
bit
Prior art date
Application number
SU833620099A
Other languages
English (en)
Inventor
Григорий Андреевич Руденко
Вячеслав Николаевич Панасюк
Original Assignee
Предприятие П/Я А-3361
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3361 filed Critical Предприятие П/Я А-3361
Priority to SU833620099A priority Critical patent/SU1120319A1/ru
Application granted granted Critical
Publication of SU1120319A1 publication Critical patent/SU1120319A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ЛОГАРИФМИРОВАНИЯ , содержащее п-разр дньш входной счетчик, выходной счетчик и коммутатор , причем вход устройства соединен с входом п-разр дного входного счетчика, отличающе ес  тем, что, с целью упрощени  устройства , 1 -и выход fi -разр дного входного счетчика, где -i 1,2,...,п, соединен с (i-l)-M информационным входом коммутатора, выход которого подключен к входу выходного счетчика, выходы которого соединены с управл ющими входами KON MyTaTopa и выходами устройства .

Description

1 Изобретение относитс  к цифровой вычислительной технике и может быть использовано в вычислительных уст ройствах , цифровых измерительных при борах. Известен цифровой логарифмический функционалЬ№ш. преобразователь, содержащий счетчик с управл емым коэффициентом пересчета, коммутатор, регистр результата, два блока пам ти , три счетчика, триггеры и элемент И-ИЛИ 1 ,1 Недостатками такого преобразовате :л   вл ютс  сложность и большой объ оборудовани . Наиболее близким к изобретению  вл етс  устройство дл  вычислени  логарифмов чисел, содерж.ащее два счетчика, коммутатор, регистр, триг гер, семь элементов И-НЕ, п ть элементов И и элемент ИЛИ с соответств ющими св з ми 2. Недостатком известного устройств  вл етс  сложность. Цель изобретени  - упрощение уст ройства. Эта цель достигаетс  тем, что в устройстве дл  логарифмировани , содержащем п-разр дньй входной счет чик, выходной счетчик и коммутатор, причем Вгкод устройства соединен с входом п-разр дного входного счетч ка, 1-и выход п -разр дного входног счетчика, где ,2,...,h, соедине с (i-l)-M информационным входом ком мутатора, выход которого подключен к входу выходного счетчика, выходы которого соединены с управл кмцими входами коммутатора и выходами устройства . На чертеже приведена структурна  схема устройства дл  логарифмировани  . Устройство содержит г -разр дный входной счетчик 1, коммутатор 2 и выходной счетчик 3, причем первый разр дный выход входного счетчика 1 свободен, а выход коммутатора 2 соединен с входом выходного счетчика 3,tri выходов которого, где т 0(у п  вл ютс  выходами устройства, а также соединены с управл ющими входами коммутатора 2. Устройство работает следующим об разом. Перед подачей на вход устройства число-импульсного кода входной 1 и выходной 3 счетчики устанавливаютс  92 в состо ние О (счетчики работают таким образом, что состо ние их увеличиваетс  на единицу при поступлении на их входы положительного перепада входного сигнала). На управл ющие входы коммутатора 2 поступает код числа О, вследствие чего к выходу коммутатора 2 подключаетс  первый входной канал, к которому присоединен выход второго разр да входного счетчика 1. Первый входной импульс перебрасывает в состо ние логической 1 выход первого разр да входного счетчика 1, которьй  вл етс  свободным и никакого вли ни  на выходной счетчик 3 не оказывает.. Следовательно, 1 0. Второй входной импульс перебрасывает в состо ние логической 1 выход второго разр да входного счетчика 1, которьм через коммутатор 2 подключен к входу выходного счетчика 3. Этот переход из состо ни  логического О в состо ние логической 1 выходным счетчиком 3 воспринимаетс , и он зафиксир-ует на своих выходах код числа 1, т.е. Koi . Код числа 1 поступает также на управл ющие входы коммутатора 2 и подключает к его выходу второй входной канал, соединенный с выходом третьего разр да входного счетчика 1, который находитс  в состо нии логического О. На входе выходного счетчика 3 тоже устанавливаетс  логический О. Третий входной импульс на выход третьего разр да входного счетчика 1 никакого вли ни .не оказывает, так как в коде числа 3 третий разр д продолжает оставатьс  равным нулю. Четвертый входной импульс устанав ливает в состо ние логической 1 выход третьего разр да входного счетчика 1, который через коммутатор 2 уже подключен к входу выходного счетчика 3. Этот переход из состо ни  логического О в состо ние логической 1 выходной счетчик 3 снова воспринимает и зафиксирует на своих выходах код числа 2., т.е. , Код числа 2 поступает на управл ющие входы коммутатора 2 и подключает к его выходу третий входной канал, соединенный с выходом четвертого разр да входного счетчика 1, который находитс  в состо ние логического О. На входе выходного
31
счетчика 3 снова устанавливаетс  логический О.
П -тьш, шестой и седьмой входные импульсы на выход четвертого разр да входного счетчика 1 никакого воздействи  не оказываютf так как в кодах .Чисел 5, 6 и 7 четвертьш разр д продолжает оставатьс  равным нулю .
Восьмой входной импульс устанавли вает в состо ние логической 1 выход четвертого разр да входного счетчика 1, которьм через коммутатор 2 подключен к входу выходного счетчика 3. Последний снова срабатывает, прибавл ет к своему прежнему состо нию единицу, и имеет на своих выходах
код числа 3, т.е. Во. °Я числа 3 поступает на управл клцие входы коммутатора 2 и подключает к его выходу четвертый входной канал, соединенный с выходом п того разр да входного счетчика 1.
Дальше процесс продолжаетс  аналогично , т.е. выходной счетчик 3 при бавл ет к своему состо нию единицу
194
вс кий раз под действием положительных перепадов входного сигнала, которые формируют выходными разр дами (начина  со второго) входного счетчика 1 и Через коммутатор 2 поочередно подключаютс  на вход выходного счет .чика 3.
Технико-экономическа  эффектив- : ность данного устройства дл  логарифмировани  заключаетс  в том, что- за счет изменени  св зей и отсутстви  регистра, триггера, семи элементов И-НЕ, п ти элементов И и элемента ИЛИ оно существенно, по сравнению с известным, упрощаетс .
Предлагаемое устройство дл  логарифмировани  может быть применено как составна  часть логарифмирукадих устройств дл  вычислени  целой части (характеристики) логарифмов чисел и использовано в различных цифровых функциональных преобразовател х, где |вьтолн етс  операци  логарифмировани , а также в цифровых вычирлительных машинах.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ЛОГАРИФМИРОВАНИЯ, содержащее η-разрядный вход- ной счетчик, выходной счетчик и коммутатор, причем вход устройства соединен с входом η-разрядного входного счетчика, отличающе еся тем, что, с целью упрощения устройства, i-й выход η -разрядного входного счетчика, где 1 =1,2,...,г>, соединен с (ί-1)-Μ информационным входом коммутатора, выход которого подключен к входу выходного счетчика, выходы которого соединены с управляющими входами коммутатора и выходами устройства.
SU833620099A 1983-07-13 1983-07-13 Устройство дл логарифмировани SU1120319A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833620099A SU1120319A1 (ru) 1983-07-13 1983-07-13 Устройство дл логарифмировани

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833620099A SU1120319A1 (ru) 1983-07-13 1983-07-13 Устройство дл логарифмировани

Publications (1)

Publication Number Publication Date
SU1120319A1 true SU1120319A1 (ru) 1984-10-23

Family

ID=21073801

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833620099A SU1120319A1 (ru) 1983-07-13 1983-07-13 Устройство дл логарифмировани

Country Status (1)

Country Link
SU (1) SU1120319A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 641450, кл. G 06 F 7/556, 1977. 2. Авторское свидетельство СССР № 746540, кл. G 06 .F 7/556, 1978 (прототип). *

Similar Documents

Publication Publication Date Title
SU1438005A1 (ru) Преобразователь двоичного кода в позиционно-знаковый код
SU1120319A1 (ru) Устройство дл логарифмировани
SU630627A1 (ru) Преобразователь двоичных дес тиразр дных чисел в двоично-дес тичные
SU1368993A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1019447A1 (ru) Двоично-дес тичный кодочастотный перемножитель
SU1078622A1 (ru) Пересчетное устройство
SU1596453A1 (ru) Делитель частоты следовани импульсов
SU706844A1 (ru) Преобразователь двоичного кода в двоично-дес тично-шестидес тиричный код
SU1277377A1 (ru) Распределитель сигналов с троичной последовательностью включени каналов
SU557360A1 (ru) Устройство дл преобразовани двоичного кода
SU884155A1 (ru) Реверсивный счетчик с обращением кода
SU1401461A1 (ru) Устройство дл контрол количества единиц двоичного кода по модулю К
SU565309A1 (ru) Накапливающий регистр
SU1345350A1 (ru) Устройство дл изменени пор дка следовани двоичного кода
SU1647890A1 (ru) Декадное счетное устройство
SU1156124A1 (ru) Устройство дл цифровой индикации
SU1262477A1 (ru) Устройство дл вычислени обратной величины
SU1034036A1 (ru) Устройство дл возведени чисел в квадрат по модулю @
SU1058039A1 (ru) Распределитель импульсов
SU748396A1 (ru) Многоразр дный датчик двоичного кода
SU1061264A1 (ru) Счетчик
SU1476469A1 (ru) Устройство дл контрол остаточного кода по модулю три
SU525944A1 (ru) Преобразователь двоичного кода в дес тичный
SU843215A1 (ru) Декодирующий накопитель
SU640133A1 (ru) Устройство цифрового преобразовани показаний указател циферблатных весов