SU1019447A1 - Двоично-дес тичный кодочастотный перемножитель - Google Patents
Двоично-дес тичный кодочастотный перемножитель Download PDFInfo
- Publication number
- SU1019447A1 SU1019447A1 SU823380903A SU3380903A SU1019447A1 SU 1019447 A1 SU1019447 A1 SU 1019447A1 SU 823380903 A SU823380903 A SU 823380903A SU 3380903 A SU3380903 A SU 3380903A SU 1019447 A1 SU1019447 A1 SU 1019447A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- binary
- counter
- decimal
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Abstract
ДВОИЧНО-ДЕСЯТИЧНЫЙ КОДОЧАСТОТНЫЙ ПЕРЕМНОЖИТЕЛЬ, содержащий программный двоично-дес тичный счетчик , работающий в коде , управл ющий дпоично-дес тичный счетчик, первый, второй, третий, четвертый и п тый элементы И и элемент ИЛИ, причем выходы первого, второго, третьего и четвертого разр дов управл ющего двоично-дес тичного счетчика соединены с первыми входами, первого, второго, третьего и четвертого элементов И соответственно, выходы которых соединены с входами элемента ИЛИ,, выход которого соединен с первым вхо .дом п того элемента И, второй вход которого соединен с счетным входом программного двоично-дес тичного счетчика, выход .п того элемента И вл етс выходом перемножител , отличающийс тем, что, с целью упрощени , в перемножитель введены первый и второй элементы НЕ, а управл ющий счетчик выгюлнен в виде двоично-дес тичного счетчика, работающего в коде 8421, причем выход первого разр да программного двоично-дес тичного счеТчика соединен с i входом первого элемента НЕ и с вто (Л рым входом третьего элемента И, выход второго разр да программного с двоично-дес тичного счетчика соединен с вторым входом второго элемента И, третий вход которого соединен с выходом первого элемента НЕ и с вторым входом первого элемента И, выход четвертого разр да программного двоично-дес тичного счетчика соединен с третьим входом первого элемента И и с входом второго элемента ;о НЕ, выход которого соединен с третьим 4) входом третьего элемента И и с вто« VI рым входом четвертого элемента И.
Description
Изобретение относитс к вычислительной технике и может быть использовано при проектировании специализированных частотно-цифровых измерительных устройств.
Известен двоично-дес тичный кодочастотный перемножитель, содержащий программный и управл ющий счетчики, элементы,И и ИЛИ 1 .
Известен также двоично-дес тичный кодочастотный перемножитель, содержащий программный двоично-дес тичный счетчик, работающий в коде , управл ющий двоично-дес тичный счетчик первый, второй, третий, четвертый и п тый элементы И и элемент ИЛИ, причем выходы первого, второго третьего и четвертого разр дов управл ющего двоично-дес тичного счетчика соеди нены с первыми входами первого, второго , третьего и четвертого элементов И соответственно, выходы первого второго, третьего и четвертого элементов И соединены соответственно с первым, вторым, третьим и четвертым входами элемента ИЛИ, выход которого соединен с первым входом п того элемента И, второй вход п того элемента И соединен с счетным входом программного дво,ично-дес тичного . счетчика, выход п того элемента И вл етс выходом перемножител fz.
Недостатком известных перемножителей вл етс их сложность, заключающа с в об зательном использовании программного и управл ющего счетчиков , работающих в разных кодах.
Целью изобретени вл етс упрощение двоично-дес тичного кодочастотного перемножител . «
Указанна цель достигаетс тем, что в двоично-дес тичный кодочастотный перемножитель, содержащий программный двоично-дес тичный счетчик, работающий в коде , управл ющий двоично-дес тичный счетчик, первый, второй, третий, четвертый и п тый элементы И и элемент ИЛИ, причем выходы первого, второго, третьего и четвертого разр дов управл ющего двоично-дес тичного счетчика соединены с первыми входами первого, второго , третьего и четвертого элементов И соответственно, выходы которых соединены с входами элемента ИЛИ, выход которого соединен с первым входам п того элемента И второй вход которого соединен с счетным входом программного двоично-дес тичного
счетчика, а выход п того элемента И вл етс выходом перемножител , введены первый и второй эле 1енты НЕ, а управл ющий счетчик выполнен в виде двоично-дес тичного счетчика,, работающего в коде 8421, причем выход первого разр да программного двоично-дес тичного счетчика соединен с входом первого элемента НЕ и с вторым входом третьего элемента И, выход второго разр да программного двоично-дес тичного счетчика соединен с вторым входом второго элемента И, третий вход которого соединен 5 с выходом первого элемента НЕ и с вторым входом первого элемента И, выход четвертого разр да программного двоично-дес тичного счетчика соединен с третьим входом первого элемента И и с входом второго элемента НЕ,, выход которого соединен с третьим входом третьего элемента И и с вторым входом четвертого элемента И.
На фиг. 1 показана функциональна .
5 схема перемножител ; на фиг. 2 - временные диаграммы работы одной дека ды перемножител .
Двоично-дес тичный кодочастотный перемножитель состоит из п последовательно соединенных декад, кажда из которых содержит программный счетчик 1, управл ющий счетчик 2, работающие в коде 8421, первый 3, второй Ц, третий 5, четвертый 6 и п тый 7 элементы И, элемент ИЛИ 8, первый 9 и второй 10 элементы НЕ, элемент ИЛИ 11, причем выходы первого, второго, тре-. тьего и четвертого разр дов управл ющего счетчика 2 соединены с первыми
0 входами первого 3, второго 4, третьего 5 и четвертого 6 элементов И соответственней , выходы первого 3, второго 4, третьего 5 и четвертого 6 элементов И соединены с первым, вторым, третьим и четвертым входами элемента ИЛИ 8, выход которого соединен с первым входом п того элементах И 7 5 второй вход п того элемента И 7 соединен с счетным входом программного счетчика 1, выход п того элемента И 7 вл етс выходом декады, выход первого разр да программного счетчика 1 соединен с входом первого элемента НЕ у и с вторым входом третьего элемента И 5, выход второго разр да программного счетчика 1 соединен с вторым входом второго элемента И 4, третий вход которого соединен с выходом первого элемента НЕ 9 и с вторым входом первого элемента И 3 выход четвертого разр да про граммного счетчика t соединен с третьим входом первр;-о элемента И 3 и с входом второго элемента НЕ 10, выход которого соединен с третьим входом третьего элемента И 5 и с вторым .входом четвертого элемента И 6. Программный и управл ющий счетчики 1 и 2 отдельных декад соедин ютс между собой цеп ми сигналов переноса причем перва декада вл етс младшей дл программного счетчика 1 и старшей дл управл ющего счетчика 2. Выходы элементов И 7 всех декад пере множител соединены с соответствующими входами элемента ИЛИ 11, выход которого вл етс выходом двоичнодес тичного кодочастотного перемножи тел ,г Перемножитель работает следующим образом. Анализиру временную диаграмму состо ний счетчика, работающего в ко де 8421 (фиг. 2), можно видеть, что на выходе элемента И 3, если на его первый вход подана логическа 1, возникает сигнал 1 только в восьмом состо нии декады 1; на выходе элемента И 4 в аналогичных услови х возникает сигнал 1 во втором и шестом состо ни х декады 1; на выходе элемента И 5 - в первом, третьем, п том и седьмом состо ни х декады 1, на выходе элемента И 6 - в нулевом (исходном), первом, втором, третьем, четвертом, п том, шестом и седьмом состо ни х декады 1. 3 результате стробировани этих сигналов входными импульсами возникают соответственно один, два, четыре и восемь импулью сов частотных компонент (фиг. 2), ни число, ни расположение которых не соответствует числу и расположению переходов триггеров программного счетчика 1 из состо ни 0 в состо ние 1 этаких переходов получаетс соответственно 5 2, 1 и 1. Кроме того , импульсы частотных компонент, получаемых с выхода элементов И 4 и 5 полностью совпадают во времени с некоторыми из импульсов, получаемых с выхода элемента И 6. Такое совпадение прин то считать недопустимым дл кодочастотных перемножителей; однако в данном случае оно не преп тствует правильной работе устройства, поскольку совпадакщие импульсы никогда не выбираютс одновременно. В результате , как следует из фиг. 2, получаетс полное соответствие между значени ми управл юцего кодового слова и числами импульсов, формируемых декадой кодочастотного перемножител в течение цикла ееработы. Преимуществом двоично-дес тичного кодочастотного перемножител по . сравнению с известным вл етс использование в качестве программного и управл ющего счетчиков любых счетчиков, работающих в коде 8421, тогда как известный перемножитель требует построени управл ющего счетчика , работающего в коде 5211. Така унификаци элементов и уменьшение числа св зей между программным счётчиком и целью формировани частотных компонент, значительно упрощает перемножитель , не снижа надежности его работы.
/..JlJirJirLJULTLTLn
Номера о нШ
состой
Фиг. 2
Claims (1)
- ДВОИЧНО-ДЕСЯТИЧНЫЙ КОДОЧАСТОТНЫЙ ПЕРЕМНОЖИТЕЛЬ, содержащий программный двоично-десятичный счетчик, работающий в коде 8421, управляющий двоично-десятичный счетчик, первый, второй, третий, четвертый и пятый элементы И и элемент ИЛИ, причем выходы первого, второго, третьего и четвертого разрядов управляющего двоично-десятичного счетчика соединены с первыми входами, первого, второго, третьего и четвертого элементов Й соответственно, выходы которых соединены с входами элемента ИЛИ,, выход которого соединен с первым входом пятого элемента И, второй вход которого соединен с счетным входом программного двоично-десятичного счетчика, выход пятого элемента И являётся выходом перемножителя, отличающийся тем, что, с целью упрощения, в перемножитель введены первый и второй элементы НЕ, а управляющий счетчик выполнен в виде двоично-десятичного счетчика, работающего в коде 8421, причем выход первого разряда программного двоично-десятичного счетчика соединен с q входом первого элемента НЕ и с вторым входом третьего элемента И, выход второго разряда программного двоично-десятичного счетчика соединен с вторым входом второго элемента И, третий вход которого соединен с выходом первого элемента НЕ и с вторым входом первого элемента И, выход четвертого разряда программного двоично-десятичного счетчика соединен с третьим входом первого элемента И и с входом второго элемента НЕ, выход которого соединен с третьим входом третьего элемента И нс вторым входом четвертого элемента И.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823380903A SU1019447A1 (ru) | 1982-01-06 | 1982-01-06 | Двоично-дес тичный кодочастотный перемножитель |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823380903A SU1019447A1 (ru) | 1982-01-06 | 1982-01-06 | Двоично-дес тичный кодочастотный перемножитель |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1019447A1 true SU1019447A1 (ru) | 1983-05-23 |
Family
ID=20992077
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823380903A SU1019447A1 (ru) | 1982-01-06 | 1982-01-06 | Двоично-дес тичный кодочастотный перемножитель |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1019447A1 (ru) |
-
1982
- 1982-01-06 SU SU823380903A patent/SU1019447A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Верзаков А.С. Быстродействующий преобразователь инфранизких частот. Информационно-измерительна техника. Межвузовский сборник научных трудов, вып. 3, Пенза, 197, с. 88-92. 2. Путников B.C. Интегральна электроника в измерительных устройствах. Л., Энерги , 1980, с. (прототип). ( * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1019447A1 (ru) | Двоично-дес тичный кодочастотный перемножитель | |
SU518003A1 (ru) | Реверсивный дес тичный счетчик импульсов | |
SU1388856A1 (ru) | Устройство дл извлечени квадратного корн | |
SU729586A1 (ru) | Устройство дл сравнени чисел | |
SU1061264A1 (ru) | Счетчик | |
SU1662007A1 (ru) | Устройство дл контрол кода | |
SU506854A1 (ru) | Устройство переменного приоритета | |
SU801254A1 (ru) | Делитель частоты с переменнымКОэффициЕНТОМ дЕлЕНи | |
SU884150A1 (ru) | Разр д реверсивного счетчика импульсов | |
SU1280615A1 (ru) | Устройство дл возведени двоичных чисел в квадрат /его варианты/ | |
SU1206960A1 (ru) | Преобразователь двоичного кода в двоично-дес тичный | |
SU1441402A1 (ru) | Устройство дл мажоритарного выбора сигналов | |
SU884155A1 (ru) | Реверсивный счетчик с обращением кода | |
SU397907A1 (ru) | УСТРОЙСТВО дл ВОЗВЕДЕНИЯ В КВАДРАТ ЧИСЕЛ, ПРЕДСТАВЛЕННЫХ В УНИТАРНОМ КОДЕ | |
SU401006A1 (ru) | Двоичный счетчик импульсов | |
SU1277387A2 (ru) | Делитель частоты следовани импульсов | |
JPS5951784B2 (ja) | プログラマブル分周器 | |
SU843215A1 (ru) | Декодирующий накопитель | |
SU1116547A1 (ru) | Устройство дл выделени рекуррентного синхросигнала | |
SU1211876A1 (ru) | Управл емый делитель частоты | |
SU1476616A1 (ru) | Преобразователь двоичного кода в двоично-дес тичный код угловых величин | |
SU364089A1 (ru) | РСНСОЮЗНДЯ ч ; ~~ :;-;:•-; '-• ч/гг^-'^^тм/^с. .; : L:;;-у'^;--^л;^:'^ "C^.h^^hi | |
SU1182667A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU1522396A1 (ru) | Управл емый делитель частоты | |
SU1388995A1 (ru) | Устройство дл преобразовани двоичных чисел в двоично-дес тичные и обратно |