SU1034036A1 - Устройство дл возведени чисел в квадрат по модулю @ - Google Patents

Устройство дл возведени чисел в квадрат по модулю @ Download PDF

Info

Publication number
SU1034036A1
SU1034036A1 SU823408740A SU3408740A SU1034036A1 SU 1034036 A1 SU1034036 A1 SU 1034036A1 SU 823408740 A SU823408740 A SU 823408740A SU 3408740 A SU3408740 A SU 3408740A SU 1034036 A1 SU1034036 A1 SU 1034036A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
decoder
encoder
Prior art date
Application number
SU823408740A
Other languages
English (en)
Inventor
Виктор Анатольевич Краснобаев
Евгений Иванович Бороденко
Original Assignee
Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Крылова Н.И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Крылова Н.И. filed Critical Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Крылова Н.И.
Priority to SU823408740A priority Critical patent/SU1034036A1/ru
Application granted granted Critical
Publication of SU1034036A1 publication Critical patent/SU1034036A1/ru

Links

Landscapes

  • Error Detection And Correction (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ВОЗВЕДЕНИЯ ЧИСЕЛ В.КВАДРАТ ПО МОДУЛЮ Р, содержащее регастр входа, регистр выхода. дешифратор, группу элементов ИЛИ, причем вход устройства соединен с входом регистра входа, выход которого соединен с входом дешифратора, выходы которого соединены попарно с входа1ив{ соответствующих элементов ИЛИ, выход регистра выхода соединен с выходом устройства, отличающеес  тем, что, с целью сокращени  количества оборудовани , в него введен шифратор, причем выходы элементов ИЛИ соединены соответственно с входами шифратора, выход которого соединен с входом регистра выхода .

Description

UJ LIJ- UJ
DO 4;
О CO
a Изобретение относитс  к вычислительной технике и может быть использовано в системах и устройствах, работающих в системе остаточных классо Известно устройство, с помощью ко торого можно осуществить операцию возведени  чисел в Квадрат по модулю содержащее входные регистры, дешифра торы, элементы И или ИЛИ, посто нные запоминающие устройства (ПЗУ/). При этом входные регистры последовательно через соответствующие дешифра торы, элементы ИЛИ подключены к первым и вторым ПЗУ 1. Недостатком этого устройства  вл  етс  большое количество оборудовани  Наиболее близким по технической сущности к предлагаемому  вл етс  устройство возведени  чисел в квадрат по модулю Р. Устройство содержит регистр входа регистр выходв, дешифратор, группу -к- элементор ИЛИ, причем вход устройства соединен с входом регистра входа, ВЫХОД которого соединен с вхо дом дешифратора, выходы которого соединены попарно с входами соответств ющих элементов ИЛИ, выход регистра выхода соединен с выходом устройства С2 . В этом устройстве операци  воз.ведеки  числа в квадрат по модулю Р осуществл етс  путем подачи на первы и второй входы числа А, т.е. устройство определ ет результат операции . ( AA)modP A(modP). Недостатком данного устройства .также  вл етс  большое количество об рудовани . Цель изобретени  - сокращение количества оборудовани . Поставленна  цель достигаетс  тем что в устройстве возведени  чисел в квадрат по модулю Р введен шифратор , причем выходы элементов ИЛИ соединены соответственно с входами шифратора, выход которого соединен с входом регистра выхода. На чертеже представлена структурна  схема предлагаемого устройства. Устройство содержит вход 1, ре гистр 2 входа, дешифратор 3, группу элементов ИЛИ -4, шифратор &, регистр 6 выхода, выход 7. Дешифратор 3 служит дл  преобразовани  чисел из двоичного кода в де с тичный. Количество элементов ИЛИ 4 равно количеству пар выходных шин дешифратора 3 и определ етс  отношением Р-1 -7- . На входал шифратора 5 поступают значени  A(mod Р) , т.е. ;. l,22(mod Р), 32(mod Р) , .. . ,{)modP Покажем, что это правомерно. Пусть А КР -foC, () Рассмотрим выражение (Р-А) Р - 2РЛ + А СР-2А+К)-Р . Таким образом, A.(mod Р) (P-Ar.mod Р. Из этого следует, что выходные шины дешифратора 3 необходимо объединить парами таким образом, чтобы присваиваема  сумма -значений каждой пары равн лись модулю Р. Шифратор 5 блужит дл  преобразовани  чисел из дес тичного кода в двоичный. Устройство работает следующим образом . По входу 1 операнд А в двоичном коде поступает на регистр 2 входа, с выхода которого он поступает на вход дешифратора 3. С выхода дешифратора 3 операнд А в дес тичном ходе через определенный элемент ИЛИ 4 поступает на соответствукндий вход шифратора 5. Таким образом, на вход шифратора 5 поступает значение А 2(mod Р). С выхода шифратора .5 результат операции в двоичном коде через регистр 6 поступает на вход 7 устройства. Рассмотри;м пример конкретного выполнени  дл  Р 11, Пусть необходимо определить А (mod Р), при А 9. По входу 1 операнд А 1001 поступает на вход регистра 2, с выхода которого он поступает на вход дешифратора 3. В соответствии с таблицей, .выходной сигнал дешифратора 3 (соответствующий :значению дев ть) по второй шине второй пары выходных шин поступает на вход второго (9 + 2 Р) элемента 4. С выхода второго элемента ИЛИ .4 игнал, по которому присваиваетс  начение четыре, поступает на соотетствующий вход шифратора 5, с выхода оторого, (через регистр 6) значение езультата операции 0100 поступает а выход 7 устройства. Проверка: 9 4(mod 11). Преимущество предлагаемого изобретени  состоит в уменьшении количества оборудовани  при сохранении
310340364
всех функциональных и техническихуменьпюние веса, габаритов и функцивозможностей устройства. Технико-овальной сложности уст1 йства. что
эконо чический эффект заключаетс  в- приводит к уменьшению стоимости ywrулучшении технических характеристик:ройства. :

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ВОЗВЕДЕНИЯ ЧИСЕЛ В.КВАДРАТ ПО МОДУЛЮ Р, содержащее регастр входа, регистр выхода, дешифратор, группу элементов
    ИЛИ, причем вход устройства соединен с входом регистра входа, выход которого соединен с входом дешифратора, выходы которого соединены попарно с входами соответствующих элементов ИЛИ, выход регистра выхода соединен с выходом устройства, отличающееся тем, что, с целью сокращения количества оборудования, в него введен шифратор, причем выходы элементов ИЛИ соединены соответственно с входами шифратора, выход которого соединен с входом регистра выхода.
    SU „„1034036
SU823408740A 1982-03-15 1982-03-15 Устройство дл возведени чисел в квадрат по модулю @ SU1034036A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823408740A SU1034036A1 (ru) 1982-03-15 1982-03-15 Устройство дл возведени чисел в квадрат по модулю @

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823408740A SU1034036A1 (ru) 1982-03-15 1982-03-15 Устройство дл возведени чисел в квадрат по модулю @

Publications (1)

Publication Number Publication Date
SU1034036A1 true SU1034036A1 (ru) 1983-08-07

Family

ID=21001620

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823408740A SU1034036A1 (ru) 1982-03-15 1982-03-15 Устройство дл возведени чисел в квадрат по модулю @

Country Status (1)

Country Link
SU (1) SU1034036A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Якутский И.Я., Юдицкий Д.И. Машинна арифметика в остаточных классах. М., Советское радио, 1968, с. 327-334. 2, Авторское свидетельство СССР 922731, кл. G, 06 7/552, 1978 (прототип) . *

Similar Documents

Publication Publication Date Title
SU1034036A1 (ru) Устройство дл возведени чисел в квадрат по модулю @
GB1121192A (en) System of linear systematic coding
JPS5528666A (en) Forming and processing unit for color graph
SU1120319A1 (ru) Устройство дл логарифмировани
SU1187161A1 (ru) Устройство дл умножени чисел по модулю
SU480075A1 (ru) Устройство дл преобразовани кодов
SU1095172A1 (ru) Устройство дл возведени чисел в степень по модулю р
SU541164A1 (ru) Устройство дл спавнени чисел
RU1817248C (ru) Устройство дл исправлени ошибок 2-кодов Фибоначчи
SU894699A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU815908A1 (ru) Декодирующее устройство двоичныхКОдОВ C КОРРЕКциЕй ОдиНОчНыХ ОшибОК
SU1197092A1 (ru) Адаптивный квантователь
SU951699A1 (ru) Пр моугольный дешифратор
SU1151948A1 (ru) Преобразователь кода системы остаточных классов в позиционный код
SU959064A1 (ru) Устройство дл вычислени симметричных булевых функций
SU1667262A1 (ru) Устройство дл исправлени ошибок
SU1388995A1 (ru) Устройство дл преобразовани двоичных чисел в двоично-дес тичные и обратно
SU913367A1 (ru) Устройство для сравнения двоичных чисел 1
SU1160397A2 (ru) Устройство дл возведени чисел в степень по модулю Р
SU1277116A1 (ru) Устройство дл сдвига числа с контролем
SU1312744A1 (ru) Цифровое дешифрирующее устройство
SU1149246A1 (ru) Устройство дл подсчета количества единиц
SU834906A1 (ru) Преобразователь кода
SU1016785A1 (ru) Устройство переменного приоритета
SU911725A1 (ru) Преобразователь позиционного кода в кодлибау-крейга