SU1012265A1 - Устройство дл контрол цифровых блоков - Google Patents

Устройство дл контрол цифровых блоков Download PDF

Info

Publication number
SU1012265A1
SU1012265A1 SU813319091A SU3319091A SU1012265A1 SU 1012265 A1 SU1012265 A1 SU 1012265A1 SU 813319091 A SU813319091 A SU 813319091A SU 3319091 A SU3319091 A SU 3319091A SU 1012265 A1 SU1012265 A1 SU 1012265A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
inputs
elements
outputs
register
Prior art date
Application number
SU813319091A
Other languages
English (en)
Inventor
Кямул Рамазан Оглы Алышев
Абил Гадим Оглы Алиев
Original Assignee
Предприятие П/Я М-5310
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5310 filed Critical Предприятие П/Я М-5310
Priority to SU813319091A priority Critical patent/SU1012265A1/ru
Application granted granted Critical
Publication of SU1012265A1 publication Critical patent/SU1012265A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ БЛОКОВ,содержащее блок пам ти , блок записи информации, ре- гистр информации, группу элементов .. НЕ, первую группу элементов И коммутатрр сигналов, комг/ татор конTakTOB , группу элементов сравнени , группу входных формирователей, группу выходных формирователей, два элемента задержки, формирователь входных воздействий, формирователь стробирующих импульсов, причем вход так:Товых импульсов устройства соединвнсо входами блока записи информации и первого элемента задержки, выход которого соединен с первыми входами элементов И первой группы и входом второго элемента задержки/ выход первого элемента задержки через формирователь стробирующих импульсов соединен со стробирующими входами элементов сравнени  группы, группа выходов блока пам ти соединена с группой входов .блока записи информации , перва  группа выходов которого соединена со входгши регистра информации, выхода которого соединены со вторыми Входами соответствующих элементов Л первой группы и соответствующими входами первой группы входов коммутатора сигналов, выходы элементов И перовой группы соединены со входами соответствующих элементов НЕ группы и соответствующими входами второй группы входов комSiJ -r.-.:.V-.f--:- v ;-;:,vi:; -vjr....--.i. Б1;1 ЛЕ&1 КД мутатора сигналов, выходы элемёйтов НЕ группы соединены с ooOTBeTCTBjTOщимн входами третьей группы входов коммутатора сигналов, выходы которого соединены со входами соответствующих выходных формирователей группы и первыми информационными вйода ми элементов сравнени  группы, вторые информационные входы которых сое динены-с выходами соответствующих входных форФ ирователей группы, входы которых соединены с соответствующими выходами коммутатора контактов, группа информационных входой которого соединена с выходами выходных формирователей группы, вйходы коммутатора контактов соединены с объектом контрол , выходы элементов сравнени  группы  вл ютс  выходами неис- f/м правности устройства, отличающ е е с   тем, что, с целью сокращени  времени контрол  и расширени  .функциональных возможностей устррйст-В ва за счет формировани  импульсных и потенциальных контролирующих CHI налов , в него введены регистр типа сигналов, регистр пол рности сигналов , регистр контактов, втора  и. треть  группы элементов И, причем группа пр мых разр дных выходов регистра типа сигналов соединена с четвертой группой входов комму ти- . тора сигналов, группа инверсных, разр дных выходов регистра типа сигналов соединена с первыми входами соответствующих элементов И второй и третьей групп, выходы элементов И второй и третьей групп соединены со- ответственно с п той и шестой групт пами входов коммутатора сигналов, группа пр мых разр дных выходов регистра пол рности сигналов соедииена со вторыми входами элементов И второй группы, группа инверсных разр дных -выходов регистра Пол рности сигналов соединена со вторыми входа

Description

ми элементов И третьей группы, группа выходов регистра контактов соединена с группой управл ющих входов коммутатора контактов, втора , треть и четверта  группы выходов блока записи информации соединены с группами входов регистров типа сигналов, пол рности сигналов и контактов.
2. Устройство по п. 1, отличающеес  тем, что, коммута .тор сигналов содержит три группы трехстабильных элементов, причем информационные входы трехстабильных элементов первой, второй и третьей групп  вл ютс  соответственно первой , второй и третьей группами входов коммутатора сигналов, управл ющие входы трехстабильных элементов первой, второй и третьей групп  -вл ютс  соответственно четвертой, п той и шестой группами входов коммутатора сигналов, выходы соответствующих трехстабильных элементов первой , второй и .третьей групп соединены между собой и  вл ютс  выходами коммутатора сигналов.
3. Устройство по п. 1, отлич ающе ее   тем, что комму-, татор контактов содержит группу трехстабильных элементов, причем информационные и управл ющие входы трехстабильных элементов группы  вл ютс  соответственно группами информационных и управл ющих входов коммутатора контактов, выходы трехстабильных элементов группы  вл ютс  выходами коммутатора контактов.
Изобретение относитс  к цифрово вычислительной технике и может быт использовано в аппаратуре контрол  и диагностики неисправностей цифро вых блоков дискретного характера действи . Известно устройство дл  контрол  и диагностики цифровых блоков, содержащее блок сравнени , управл емый генератор, счетчик, дешифратор регистр неисправностей, блок индикации и коммутатор, работающее по принципу сравнени  реакции провер емого и эталонного блоков на тестовЕле наборы, подаваемые на их входы 1 . Дл  работы этого устройства требуетс  эталонный блок, выходные сиг налы которого управл ютс  последовательным опросом состо ни  подблоков эталонного блока, так как в при цип работы устройства заложено последовательное моделирование неисправностей отдельных компонентов провер емого блока. Этот факт и наличие в устройстве сложного электронного коммутатора снижает достоверность проверки и надежность самого устройства, а процесс проверки  вл етс  длительным . Наиболее близким к предлагаемому  вл етс  многоканальное устройство тестового контрол  цифровых узлов электронных вычислительных машин, содержащее запоминающее устройство дл  хранени  тестов, регистр теста, устройство записи информации из запоминающего устройства в регистр теста, формирователи входных сигналов, формирователи выходных сигналов, коммутатор контактов, коммутатор сигналов, устройство сравнени  по числу разр дов элементов И и элементов НЕ, формирователь стробирующих импульсов, элементы задержки, формирователь входных воздействий. Разр ды регистра тестов подключены либо непосредственно к первому контакту соответствующей группы контактов коммутатора сигналов , либо через элемент И ко второму , или через элементы И и НЕ к третьему контакту данной группы контактов . Выходы коммутатора сигналов через формирователь и. соответствующий контакт коммутатора контактов подключены к .контакту провер емого цифрового-узла, а также к первому входу схемы сравнени , второй вход которой через входной формирователь соединен с соответствующим контактом провер емого цифрового узла. Управл ющий сигнал через первый элемент задержки и формиро - ватель входных воздействий поступает ко вторым входам элементов И, далее через второй элемент задержки и формирователь стробирующих И1 пульсов поступает к третьим входам устройс .тва сравнени  С 23. В этом устройстве входные и выходные контакты провер емого цифрового узла, а также потенциальный и импульсный сигналы, поступающие на входные контакты провер емого цифрового узла перед работой, фиксируютс  вручную. Кроме этого, при поиске места неисправностей требуетс  по определенной, очередности, предусмотренный в алгоритме поиска,, изменить потенциальный сигнал на им .пульсный J или наоборот/, который также осуществл етс  вручную. Из-за указанных причин невозможно применение данного устройства в составе автоматизированной аппаратуры контрол  и диагностики.
Цель изобретени  - сокращение врмени контрол  и расширение функцио-. нальных возможностей устройства за счет формировани  импульсных и по- тенциальньк контролируемых сигналов
Поставленна  цель достигаетс  тем, что в устройство дл  контрол , цифровых блоков, содержащее блок пам ти , блок записи информации, регистр информации, группу элементов НЕ, первую группу элементов И, коммутатор сигналов, .коммутатор контактов , группу элементов сравнени , группу входных формирователей, группу выходных формирователей, два элемента задержки, формирователь входных воздействий, формирователь стро бирующих импульсов, причем вход тактовых импульсов устройства соединен со входами блока записи информации и первого элемента задержки, выход которого соединен с первыми входами элементов И первой группы и входом второго элемента задержки, выход первого элемента задержки.через
формирователь стробирующих импульсов соединён со стробирующими входами элементов сравнени  группы группа выходов блока пам ти соединена с группой входов блока записи информации, перва  группа выходов которого соединена со входами ре-
гистра информации, выходы которого соединены ео вторыми входами соответствующих элементов И первой группы и соответствующими входами первой группы входов коммутатора сигналов, выходы элементов И первой группы соединены со входами соответствующих элементов НЕ группы и соответствующими входами второй группы входов коммутатора сигналов , выходы элементов НЕ группы соединены с соответствующими йходами третьей группы входов коммутатора сигналов, выходы которого соединены со входами соответйтвующих выходных формирователей группы и первыми информационными входами элементов сравнени  группы, вторые информационные входы которых соединены с выходами соответствующих .входных .формирователей группы, входа которых соединены с соответствующими выходами коммутатора контактов,группа информа1ционных входов которого соединена с выходами выходных фор .мирователей группы, выходы коммутатора контактов соединены с объектом контрол j выходы элементов сравнени  группы  вл ютс  выходами неисправности устройства, введены регистр типа сигналов, регистр пол рности сигналов, регистр контактов, втора  и треть  группы элементов И, причем.группа пр мых разр дных выходов ре.гистра типа сигналов соединена с четвертой группой входов коммутатора сигналов, группа инверсных разр дов выходов регистра типа сигНсшов соединена с первыми входами
0 соответствующих элементов И второй и третьей групп, вы}соды элементов И второй и третьей групп соединены соответственно с п той и шестой группами входов коммутатора сигналов,
5 группа пр мых разр дных выходов регистра пол рности сигналов соединена со вторыми входами элементов И в.торо.й группы, группа Инверсных разр дных выходов регистра пол рностисигналов соединена со вторыми вхо0 дами элементов И третьей группы, группа выходов регистра контактов соединена с группой управл ющих входов коммутатора контактов, втора , треть  .и четверта  группы выходов
5 блока записи информации соединены . с группами входов регистров типа сигналов, пол рности сигналов и контактов соответственно.
Кроме того, коммутатор сигналов
0 содержит три группы трехстабильных элементов, причем информационные входы трехстабильных элементов первой , второй и третьей групп  вл ютс  соответственно первой, второй
5 и третьей группами входов коммутатора сигналов, управл ющие входы трехстабильных элементов первой, второй и третьей групп  вл ютс  соответственно четвертой, п той и
0 шестой группами входов коммутатора сигналов, выходы соответствующих трехстабильных Элементов первой, второй и третьей групп соединенымежду собой и  вл ютс  выходги ш .
5 коммутатора СИГНЕШОВ
При этом коммутатор контактов содержит группу трехстабильных элементов , причем информационные и уп- равл ющие входы трехртабильных элементов группы  вл ютс  .соответ0 ственно группами информационных и управл ющих входов коммутатора контактов , выходы тр.ехстабильиых. элег ментов группы  вл ютс  коммутатора контактов.
5
На фиг. 1 приведена структурна  ; схема предложенного устройства, на фиг. 2 - один из вариантов реализации блока записи информации.
0
Схема включает объект 1 контрол , блок 2 пам ти, блок 3 записи информации, регистр 4 -информации, так-товый вход 5 устройства, группу 6 трехстабильных элементов, коммутатор 7 контактов, группу 8 выход5 ных формирователей, группу 9 входных формирователей, группу 10 схем сравнени , три группы 11, 1.2 и 13 трехстсГбильных элементов, коммутатор 14 сигналов, первую группу 15 элементов И, группу 16 элементов И формирователь 17 входных воздеист ВИЙ, первый элемент18 задержки, формирователь 19 стробирующих импульсов , второй элемент 20 задержк регистр 21 типа сигналов, регистр 22 пол рности сигналов, регистр 23 контактов, вторую и третью группы 24 и 25 элементов И, группу 26 выходов неисправности устройства. Блок 3 записи информации (фиг.2 содержит дешифратор 27, двухразр дный регистр 28, группы 29-32 элементов И, элемент 33 задержки. Устройство работает следующим образом. . Информаци , хранима  в блоке 2 пам ти, состоит из двух разр дных слов (кодов). Два разр да каждого слова  вл ютс  служебными и содержат информацию о записи остальных .разр дов слова в регистры устройства. Например, при значении служебных разр дов 00 информацию можно записать в регистр 23 контактов , при 01 - в регистр 21 типа сигналов,при 10 - в регистр 22 по л рности сигналов и при 11 - в ре .гистр, 4 информации. Устройство 3 записи информации содержит двухраэр дный регистр 28, дешифратор 27, элемент 33 задержки четыре группы трехвходовых элементо И 29-32 по И элементов в каждой. Врем  задержки сигнала элегуюнтом ЗЗ задержки составл ет значительно мен ШУЮ величину, чем элементом 18 задержки . Элемент 33 задержки в схему устройства введен дл  того, чтобы запись информации в тот или инрй регистр устройства осуществл лась после окончани  переходных процессов в регистре 28 и дешифраторе 27 Сигналы с выходов блока 2 пам ти , через входы устройства 3 записи информации параллельно поступают на первые входы соответствующих элементов И каждой группы 29-32, Объединенные вторые входы элементов И всех групп 29-32 соединены с выходом элемента задержки 33, вход которого соединен с тактовым входом 5 устройства. Третьи входы элементов первой группы 29 соединены с. первым выходом дешифратора 27, третьи входы элементов И второй группы 30 со вторым выходом дешифратора/ трет входю элементов И третьей группы 31 с третьим выходом дешифратора, трет входы элементов И четвертой труппы 32 - с четвертым выходом дешифратора . При поступлении управл ющего сигнала в зависимости от значени  содержимого регистра 28, слово, выдаваемое из блока 2 пам ти, проход  через одну из групп элементов И 29-32, заноситс  в соответствующий регистр устройства . В регистр 23 контактов записываетс  информаци  о входах и выходах провер емого цифрового узла, при этом трехстабильные элементы 6 коммутатора 7 контактов, соответствующие выходам объекта 1 контрол , переход т в третье состо ние, а остальные трехcтaбиль1 ыe элементы 6 коммутатора 7 контактов работают в режиме эмиттерного повторител . В соответствующие разр ды регистра 21 типа сигналов записываетс  информаци  о виде сигналов (потенциальный, импульсный, а в регистр 22 пол рности сигналов информаци  о пол рности импульсного сигнала. Если на i-и контакт объекта 1 контрол  нужно подавать потенци- . альный сигнал, то соответствующий трехстабильный элеМент 11 первой группы коммутатора 14 сигналов работает в режиме эмиттерного повторител , а соответствующие трехстабильные элементы групп 12 и 13 наход тс  в третьем состо нии. Если на / -и контакт нужно подавать импульсный сигнал, то-в зависимости от состо  - ни  соответствующего разр да регистра 22 пол рности сигнала либо трехстабильные элементы групп 11 и 13 наход тс  в третьем состо нии, соответствующий трехстабильный элемент группы 12 работает в режиме эмиттерного повторител , либо трехстабильные элементы групп 11 и 12 наход тс  в третьем состо нии, а трехстабильный элемент группь} 13 работает в режиме эмиттерного повторител  гв зависимости от соответствующих элементов И второй и третьей групп 24 и 25 состо ни ) Перепись информации из блока 2 пам ти в регистры устройства, а также подача сигналов к формировател м 17 входных воздействий и формировател м 19 стробирующих импульсов осуществл етс  посредством тактовых сигналов, поступающих по тактовому входу 5 устройства. Схемы сравнени  группы 10 по каждому ,разр ду сравнивают подаваемое или нужное значение сигнала с фактическим значением. В зависимости от результата сравнени , при необходимости, предусмотренной в алгоритме проверки, значени  некоторых разр дов регистров 21 типа сигналов и 22 пол рности сигналов мен ютс  и на соответствующие контакты объекта 1 контрол  подаютс  вместо потенциальных импульсные
(пр мые или инверснме сигналы или наоборот.
Таким образом, построение коМ, мутаторов на базе трехстабильных элементов повьпиает быстродействие
устройства дл  контрол  цифровых узлов, позвол ет автоматизировать процесс поиска неисправностей и повьпиает надежность самого устройства , обусловленную исключением механических переключателей

Claims (3)

1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ БЛОКОВ,содержащее блок памяти, блок записи информации, ре- · гистр информации, группу элементов НЕ, первую группу элементов И, коммутатор сигналов, коммутатор контактов, группу элементов сравнения, группу входных формирователей, группу выходных формирователей, два элемента задержки, формирователь входных воздействий, формирователь стробирующих импульсов, причем вход тактовых импульсов устройства соединен со входами блока записи информации и первого элемента задержки, выход которого соединен с первыми входами элементов И первой группы и входом второго элемента задержки, выход первого элемента задержки через формирователь стробирующих импудьсов соединен со стробирующими входами элементов сравнения группы, группа выходов блока памяти соединена с группой входов блока записи информации, первая группа выходов которого соединена со входами регистра информации, выхода которого соединены со вторыми входами соответствующих элементов Л первой группы и соответствующими входами первой группы входов коммутатора сигналов, выходы элементов И первой группы соединены со входами соответствующих элементов НЕ группы и соответствующими входами второй группы входов ком мутатора сигналов, выходы элементов НЕ группы соединены с соответствующими входами третьей группы входов ' коммутатора сигналов, выходы которого соединены со входами соответствующих выходных формирователей группы и первыми информационными вводами элементов сравнения группы, вторые информационные входы которых соединены -с выходами соответствующих входных формирователей группы, входы которых соединены с соответствующими выходами коммутатора контактов, группа информационных входов которого соединена с выходами выходных формирователей группы, выходы коммутатора контактов соединены с объек-g том контроля, выходы элементов сравнения группы являются выходами неисправности устройства. Отличающ е е с я тем, что, с целью сокращения времени контроля и расширения функциональных возможностей устройст-S ва за счет формирования импульсных й потенциальных контролирующих сигналов , в него введены регистр типа сигналов, регистр полярности сигналов, регистр контактов, вторая и. третья группы элементов И, причем группа прямых разрядных выходов регистра типа сигналов соединена с четвертой группой входов коммутй- ° тора сигналов, группа инверсных разрядных выходов регистра типа сигна-* лов соединена с первыми входами ν' соответствующих элементов И второй и третьей групп, выходы элементов И второй и третьей групп соединены со-» ответственно с пятой и шестой труп? пами входов коммутатора ёйгналов, группа прямых разрядных выходов регистра полярности сигналов соединена со вторыми входами элементов И второй группы, группа инверсных разрядных выходов регистра Полярности сигналов соединена со вторыми входа ми элементов И третьей группы, группа выходов регистра контактов соединена с группой управляющих входов коммутатора контактов, вторая, третья и четвертая группы выходов блока записи информации соединены с группами входов регистров типа сигналов, полярности сигналов и контактов.
2. Устройство по π. 1, отличающееся тем, что, коммутатор сигналов содержит три группы трехстабильных элементов, причем информационные входы трехстабильных элементов первой, второй и третьей групп являются соответственно первой, второй и третьей группами входов коммутатора сигналов, управляющие входы трехстабильных элементов первой, второй и третьей групп яв ляются соответственно четвертой, пятой и шестой группами входов коммутатора сигналов, выходы соответствующих трехстабильных элементов первой, второй и .третьей групп соединены между собой и являются выходами коммутатора сигналов.
3. Устройство поп. 1, о т л и ч ающе е с я тем, что комму-, ’татор контактов содержит группу 'трехстабильных элементов, причем информационные и управляющие входы трехстабильных элементов группы являются соответственно группами информационных и управляющих входов коммутатора контактов, выходы трехстабильных элементов группы являются выходами коммутатора контактов.
SU813319091A 1981-09-03 1981-09-03 Устройство дл контрол цифровых блоков SU1012265A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813319091A SU1012265A1 (ru) 1981-09-03 1981-09-03 Устройство дл контрол цифровых блоков

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813319091A SU1012265A1 (ru) 1981-09-03 1981-09-03 Устройство дл контрол цифровых блоков

Publications (1)

Publication Number Publication Date
SU1012265A1 true SU1012265A1 (ru) 1983-04-15

Family

ID=20969768

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813319091A SU1012265A1 (ru) 1981-09-03 1981-09-03 Устройство дл контрол цифровых блоков

Country Status (1)

Country Link
SU (1) SU1012265A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР W 605216, кл. G Об F 11/00, 1976. 2. Авторское свидетельство СССР 656065, кл. G 06 F 11/22, 1977 (прототип). *

Similar Documents

Publication Publication Date Title
SU1012265A1 (ru) Устройство дл контрол цифровых блоков
SU1008745A1 (ru) Устройство дл проверки функциональных блоков
SU1111171A1 (ru) Устройство дл контрол цифровых узлов
SU1606978A1 (ru) Устройство дл контрол монтажных соединений
RU1833897C (ru) Устройство дл управлени и имитации неисправностей
SU1661770A1 (ru) Генератор тестов
SU1691842A1 (ru) Устройство тестового контрол
SU1129728A1 (ru) Устройство дл контрол групп информационных импульсов
SU1674267A1 (ru) Запоминающее устройство с контролем информации
SU951398A1 (ru) Программируемое посто нное запоминающее устройство с контролем
SU1023393A1 (ru) Запоминающее устройство
SU1376087A1 (ru) Устройство дл тестового контрол и диагностики цифровых модулей
SU1674133A1 (ru) Устройство дл имитации неисправностей
SU579658A1 (ru) Устройство дл контрол блоков пам ти
SU1183972A1 (ru) Устройство дл имитации отказов дискретной аппаратуры
SU1251084A1 (ru) Устройство дл тестового контрол цифровых блоков
SU1705875A1 (ru) Устройство дл контрол оперативной пам ти
SU1425682A1 (ru) Устройство дл тестового контрол цифровых узлов
SU1283775A1 (ru) Устройство дл имитации неисправностей
SU1062710A1 (ru) Устройство дл контрол внешних абонентов вычислительных комплексов
SU1649544A2 (ru) Устройство дл контрол цифровых блоков
SU1183976A1 (ru) Устройство для сопряжения электронно-вычислительной машины с индикатором и группой внешних устройств
SU970481A1 (ru) Устройство дл контрол блоков пам ти
SU1432528A2 (ru) Устройство дл контрол функционировани логических блоков
SU1132360A1 (ru) Коммутатор