SU1132360A1 - Коммутатор - Google Patents
Коммутатор Download PDFInfo
- Publication number
- SU1132360A1 SU1132360A1 SU833643778A SU3643778A SU1132360A1 SU 1132360 A1 SU1132360 A1 SU 1132360A1 SU 833643778 A SU833643778 A SU 833643778A SU 3643778 A SU3643778 A SU 3643778A SU 1132360 A1 SU1132360 A1 SU 1132360A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- elements
- outputs
- register
- group
- Prior art date
Links
Landscapes
- Bus Control (AREA)
Abstract
КОММУТАТОР, содержащий дешифратор , п ть групп элементов И, регистр сотен, регистр дес тков, первый и второй регистры единиц, коммутационное поле, первые выходы которого Явл ютс выходными шинами I коммутатора, а также первую адресную . шину, отличающийс тем,что,. с целью повьлиени достоверности функционировани , введен блок управ.лени , информационные выходы которого соединены с информационными входами регистров сотен, дес тков, первого и второго регистров единиц, выходы регистров сотен и дес тков соединены с соответствующими входами дешифратора и первыми входами первой и второй групп элементов И соответственно, выходы первого и второго регистров единиц соединены с соответствующими входами коммутационного пол и первыми выходами третьей и четвертой групп элементов И соответственно, выходы дешифратора соединены с информационными входами коммутационного пол , информационные выходы которого соединены с первыми входами п той группы элементов И, выходы которых соединены с соответствующими выходами элементов И с первой по четвертую группы и с информационными входами блока управлени , перва и втора адресные шины которого подключены к соответствукицим входам регистра сотен и вторым входам с S первой группы элементов И, треть и четверта адресные шины - к соСО ответствующим входам регистра дес тков и вторым вводам второй группы элементов И, п та и шеста адресные шины - к соответствующим входам первого регистра единиц и вторым входам третьей группы элементов И, седьма и восьма адресные шины - к соответствукицим входам второго регистра единиц и вторым входам четвертой группы элементов И, U) дев та адресна шина - к соответю : х ствующим вторым входам п той группы элементов И.
Description
Изобретение относитс к автомати и вычислительной технике и может бы использовано дл коммутации сигнало в системах дискретной измерительной техники. Известен коммутатор, содержащий запоминающие элементы, коммутационные элементы и адресные шины l . Однако это устройство характеризуетс недостаточно высокой достоверностью функционировани . Известен также коммутатор, содер жащий дешифратор, п ть групп элемен тов И, регистры сотен, регистр дес тков , первый и второй регистры единиц, коммутационное поле, первые выходы которого вл ютс выходными шинами коммутатора, первую адресную шину, а-также элементы ИЛИ, R5 - и счетние триггеры izj . Недостатком такого коммутатора вл етс невысока достоверность функционировани . Цель изобретени - повышение достоверности функционировани ; Поставленна цель достигаетс тем, что в коммутатор, содержащий дешифратор, п ть групп .элементов И регистр сотен, регистр дес тков, Первый и второй регистры единиц, коммутационное поле, первые выходы которого Я.ВЛЯЮТСЯ выходными шинамиKONMyTaTOpa , а также первую адресну шину, введен блок управлени , инфор мационные выходы которого соединены с информационными входами регистров сотен, дес тков, первого и второго регистров единиц, выходы регистров сотен и дес тков соединены .с соответствующими входами дешифратора и первыми входами первой и вто рой групп элементов И соответственн выходы первого и второго регистров единиц соединены с соответствующими Ъходами коммутационного пол и первыми выходами третьей и четвертой групп элементов И соответственно, выходы дешифратор. соединены с ин формационнымиТ входами коммутационного пол , информационные выходы которого соединены с первыми входам п той группы элементов И, выходы которых соединены с соответствующим выходами элементов И с первой по четвертую группы и- с информацион г ными входами блока управлени , перва и втора адресные шины которого подключены к соответствующим входам регистра сотен и вторымвходам первой группы элементов И, треть и четверта адресные шины - к соответ ствующим входам регистра дес тков и вторым входам второй группы элементов И, п та и шеста адресные шины - к соответствующим входам пер вого регистра единиц и вторым входам третьей группы,элементов И, седьма и восьма адресные шины к соответствующим входам второго регистра единиц и вторым входам четч вертой группы элементов И, дев та адресна шина - к соответствующим вторым входам п той группы элементов и. На чертеже показана функциональна схема коммутатора. Коммутатор содержит блок 1 управлени , регистр 2 сотен, регистр 3 дес тков, первый4 и второй 5 регистры единиц, первуюб, вторую 7, третью 8, четвертую 9 и п тую 10 группы элементов И, коммутационное поле 11, дешифратор 12, информационные выходы 13, первую 14, вторую 15, .третью 16, четвертую 17, п тую 18, шестую 19, седьмую 20, восьмую 21 и дев тую 22 адресные шины, информационные входы 23 и выходные шины 24, которые вл ютс первыми выходами коммутационного пол 11, Информационные выходы 13 блока 1 управлени соединены с информационными входами регистров сотен 2, дес тков 3, первого 4 и второго 5 регистров единиц, выходы регистров сотен 2 и дес тков 3 соединены с соответствующими входами дешифратора. 12 и первыми входами первой 6 и второй 7 групп элементов И соответственно , выходы первого 4 и второго 5 регистров единиц соединены с соответствующими входами коммутационного пол 11 и первыми входами третьей 8 и четвертой 9 групп элементов И соответственно, выходы дешифратора 12 соединены с инфЬрмационными входами коммутационного пол 11, информационные выходы которого соединены с первыми входами п той группы 10 элементов И, выходы которых соединены с соответствующими выходами э.лементов И с первой б по четвертую 9 группы и с информационными входами 23 блока 1 управлени , перва 14 и втора 15 адресные шины которого подключены к соответствующим входам регистра 2.сотен и вторым входам первой группы б элементов И, треть 16 и четверта 17 адресные шины - к соответствующим входам регистра 3 дес тков и вторым входам второй группы 7 элементов И, п та 18 и шеста 19 адресные шины - к соответствующим входам перВОГ9 регистра 4 единиц и вторым входам третьей группы 8 элементов И, седьма 20 и восьма 21 адресные шины - к соответствующим входам второго регистра 9 единиц и вторым входам четвертой группы 9 элементов И, дев та адресна шина 22 к соответствующим вторым входам п той группы 10 элементов И. Коммутатор работает следующим образом.
Из блока 1 управлени по первой .адресной шине 14 поступает код адреса , разрешающий запись информации с блока 1 управлени по информационным выходам 13 в регистр .2 сотен . Записанна информаци из регистра 2 сотен поступает на деишфрато 12, т.е. подготавливает к включению один из входов дешифратора 12. - Из регистра 2 сотен записанна информаци поступает на первые входы первой группы 6 элементов И. При поступлении. кода адреса на. вто рую 15 адресную шину информаци с первой группы 6 элементов И поступает на информационные входы 23 блока 1 управлени дл сравнени с информацией, выданной в регистр 2 сотен. В случае совпадени блок 1 управлени выдает код адреса по третьей 16 адресной шине, а по информационным выходам 13 блока 1 управлени в этом случае записываетс информаци в регистр 3 дес тков (в регистры 2 и 3 информаци записываетс только в один разр д). Контрол правильности записи информации в . регистр -3 дес тков производитс аналогично.
Записанна информаци с регистра 3 дес тков поступает на вторую группу входов дешифратора 12 и обеспечивает срабатывание в нем одного из реле,подготовленного к включению поступившей информации с регистра 2 сотен.
Сработанное реле в дешифраторе 12 возбуждает одну из выходных шин. Возбужденна шина.дешифратора 12
подготавливает в коммутационном поле группу из Е реле: к включению или i выключению.
В зависимости ot того, необходимо включить или выключить реле
в коммутационном поле 11, блоком I управлени подачей кода адреса на п тую 18 или седьмую 20 адресные шины выбираетс первый 4 или второй 5 регистры единиц.
Запись информации в регистры 4 и 5 происходит в том слу ае, если произошло совпадение, в блоке 1 управлени информации, записанной в регистре 3 дес тков с информацией,
поступившей на его входы.
Принцип записи, отработки и сравнени информации, поступившей в первый 4 и второй 5 регистры единиц, аналогичен описанному,
После выдержки времени блок 1 управлени выдает код гшреса на дев тую адресную шину 22, В этом случае Р -разр дна информаци с п той группы 10 элементов И поступает по
информационным входам 23 в блок 1 управлени дл анализа. В блоке 1 управлени в этом случае происходит: выделение разр да, соответствующего включаемому {выключаемому).реле в коммутационное поле 11. После проверки отработки коммутационного 11
пол все регистры обнул ютс -.
Таким обрр.зом, повыиаетс достоверность функционировани предлагаемого устройства за счет реализации покаскадного контрол состо ний
вход щих в коммутатор блоков в реальном масштабе времени..
Claims (1)
- КОММУТАТОР, содержащий дешифратор, пять групп элементов И, регистр сотен, регистр десятков, первый и второй регистры единиц, коммутационное · поле, первые выходы которого Являются выходными шинами ίкоммутатора, а также первую адресную. шину, отличающийся тем*,что, ·· с целью повьшения достоверности Функционирования, введен блок управления, информационные выходы которого соединены с информационными входами регистров сотен, десятков, первого и второго регистров единиц, выходы регистров сотен и десятков соединены с соответствующими входами дешифратора и первыми входами первой и второй групп элементов И соответственно, выходы первого и второго регистров единиц соединены с соответствующими входам ми коммутационного поля и первыми выходами третьей и четвертой групп элементов И соответственно, выходы дешифратора соединены с информационными входами коммутационного поля} информационные выходы которого соединены с первыми входами пятой группы элементов И, выходы которых соединены с соответствующими выходами элементов И с первой по четвертую группы и с информационными входами блока управления, первая и вторая адресные шины которого подключены к соответствующим входам регистра сотен и вторым входам первой группы элементов И, третья и четвертая адресные шины - к соответствующим входам регистра десятков и вторым входам второй группы элементов И, пятая и шестая адресные шины - к соответствующим входам первого регистра единиц и вторым входам третьей группы элементов И, седьмая и восьмая адресные шины - к соответствующим входам второго регистра единиц и вторым входам четвертой группы элементов И, девятая адресная шина - к соответствующим вторым входам пятой группы элементов И.Г'ТГ^ >
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833643778A SU1132360A1 (ru) | 1983-09-16 | 1983-09-16 | Коммутатор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833643778A SU1132360A1 (ru) | 1983-09-16 | 1983-09-16 | Коммутатор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1132360A1 true SU1132360A1 (ru) | 1984-12-30 |
Family
ID=21082335
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833643778A SU1132360A1 (ru) | 1983-09-16 | 1983-09-16 | Коммутатор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1132360A1 (ru) |
-
1983
- 1983-09-16 SU SU833643778A patent/SU1132360A1/ru active
Non-Patent Citations (1)
Title |
---|
1.Авторское свидетельство СССР. 559389, кл.Н 03 К 17/00, 20.10.77 2.Авторское свидетельство СССР 746924, кл. Н 03 К 17/00, 07.07.80 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1132360A1 (ru) | Коммутатор | |
SU1092434A1 (ru) | Устройство дл контрол монтажа плат | |
SU1136166A2 (ru) | Устройство дл контрол цифровых систем | |
SU1661770A1 (ru) | Генератор тестов | |
SU1168956A1 (ru) | Устройство дл анализа работы операционной системы | |
SU809362A1 (ru) | Запоминающее устройство с само-КОНТРОлЕМ | |
SU1298750A1 (ru) | Устройство дл обнаружени сост заний в синхронизируемых дискретных блоках | |
SU1226409A2 (ru) | Устройство дл программного управлени исполнительными элементами | |
SU1501023A1 (ru) | Устройство дл ввода информации | |
SU1686474A1 (ru) | Устройство дл индикации | |
SU1151968A1 (ru) | Устройство дл фиксации сбоев | |
SU1401587A1 (ru) | Устройство дл контрол последовательности чередовани импульсов | |
SU1365093A1 (ru) | Устройство дл моделировани систем св зи | |
SU1287187A1 (ru) | Устройство дл контрол | |
SU811315A1 (ru) | Устройство дл индикации | |
SU1012265A1 (ru) | Устройство дл контрол цифровых блоков | |
SU783802A1 (ru) | Устройство дл контрол проводного монтажа | |
SU858056A1 (ru) | Устройство дл сбора дискретной информации | |
SU1042217A1 (ru) | Мажоритарно-резервированное устройство | |
SU1124377A1 (ru) | Устройство дл индикации | |
SU1179348A1 (ru) | Устройство дл автоматического контрол блоков | |
SU1764055A1 (ru) | Устройство дл контрол информации | |
SU624250A1 (ru) | Устройство дл индикации | |
SU1200273A1 (ru) | Устройство дл ввода информации | |
SU1087979A1 (ru) | Устройство дл ввода информации |