SK281245B6 - Spôsob výberového príjmu rádiového signálu v prijímači dátovej komunikácie a prijímač na jeho vykonávanie - Google Patents

Spôsob výberového príjmu rádiového signálu v prijímači dátovej komunikácie a prijímač na jeho vykonávanie Download PDF

Info

Publication number
SK281245B6
SK281245B6 SK820-95A SK82095A SK281245B6 SK 281245 B6 SK281245 B6 SK 281245B6 SK 82095 A SK82095 A SK 82095A SK 281245 B6 SK281245 B6 SK 281245B6
Authority
SK
Slovakia
Prior art keywords
antenna
signal strength
source
radio signal
predetermined
Prior art date
Application number
SK820-95A
Other languages
English (en)
Other versions
SK82095A3 (en
Inventor
Kazimierz Siwiak
Robert John Schwendeman
Robert Louis Breeden
Original Assignee
Motorola, Inc.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Motorola, Inc. filed Critical Motorola, Inc.
Publication of SK82095A3 publication Critical patent/SK82095A3/sk
Publication of SK281245B6 publication Critical patent/SK281245B6/sk

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/02Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas
    • H04B7/04Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas
    • H04B7/08Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the receiving station
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/02Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas
    • H04B7/04Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas
    • H04B7/08Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the receiving station
    • H04B7/0802Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the receiving station using antenna selection
    • H04B7/0805Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the receiving station using antenna selection with single receiver and antenna switching
    • H04B7/0808Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the receiving station using antenna selection with single receiver and antenna switching comparing all antennas before reception
    • H04B7/0811Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the receiving station using antenna selection with single receiver and antenna switching comparing all antennas before reception during preamble or gap period

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Radio Transmission System (AREA)

Abstract

Spôsob a prijímač (100) dátovej komunikácie na výberový príjem rádiového signálu obsahujúceho predpovedateľne opakovanú, vopred určenú kombináciu (304) dátových bitov, zahŕňa procesor (114) riadiaci (600) anténny prepínač (106) s cieľom vybrať medzi prvým anténnym napájačom (102) a druhým anténnym napájačom (104) ako okamžitým zdrojom rádiového signálu počas prenosu vopred určenej kombinácie (304) dátových bitov. Rádiový signál prijatý z okamžitého zdroja je monitorovaný dátovým prijímačom (110) počas prenosu vopred určenej bitovej kombinácie (304) s cieľom získať dáta z tejto kombinácie a procesorom (114) je určený (604, 610) najmenej jeden počet bitových chýb. Po dokončení vopred určenej bitovej kombinácie (304) je v ozve na najmenej jeden počet bitových chýb vybraný (616, 620) anténny napájač (102, 104) na rádiový signál.ŕ

Description

Oblasť techniky
Tento vynález sa týka všeobecne rádiových komunikačných zariadení a predovšetkým rádiového komunikačného zariadenia zahŕňajúceho spôsob a zariadenie na prepínaný výberový príjem.
Doterajší stav techniky
Rádiové prijímače na výberový príjem sú v technike dobre známe. Takéto prijímače sú používané kvôli podstatnému zlepšeniu rádiového príjmu v meniacom sa viaccestnom prostredí. Prijímače na výberový príjem sú obzvlášť žiaduce v mobilných a prenosných aplikáciách, kde sa prijímač môže ocitnúť v izolovanej oblasti slabého signálu, vzniknutej vzájomným zrušením viaccestných signálov.
Jedno z bežných riešení prijímača na výberový príjem zahŕňa dvojitý anténny systém s priestorovým výberovým príjmom, kde sú tieto antény pripojené k prepínaču na selektívne pripojenie jednej z týchto antén k jednému prijímaču. Počas činnosti je prijímač prepínaný na alternatívnu anténu v ozve na zhoršenie signálu, prijímaného z práve vybranej antény, pod vopred určený prah prepínania. Tento prístup má nevýhodu v tom, že nie vždy vyberie anténu so silnejším signálom. Napríklad práve vybraná anténa majúca signál tesne nad vopred určeným prepínacím prahom, by zostala vybraná, i keď signál z nevybranej antény je oveľa silnejší.
Iný bežný prístup k prijímaču na výberový príjem obsahuje dvojitý anténny systém s priestorovým výberovým príjmom, oddelene pripojený k dvojitému prijímačovému prvku na zosilnenie a demoduláciu rádiového signálu prijatého dvojitými anténami. Takéto prijímače zvyčajne využívajú elektronický prepínač na výber „najlepšieho“ výstupného signálu z jedného z dvojitých prijímačových prvkov, kde tento výber je založený na merateľnom kritériu výberu, napríklad pomere signál-šum. Žiaľ, i keď metóda dvojitého prijímača na výberový príjem má vlastnosti prevyšujúce metódu jedného prijímača, je to metóda zvyčajne drahá a energeticky náročná. Je to preto, že metóda dvojitého prijímača vyžaduje oveľa viac prijímačových obvodov ako metóda jedného prijímača.
Preto je potrebné vytvoriť prijímač na výberový príjem, ktorý zaistí cenové a energetické výhody metódy prepínanej antény s jedným prijímačom, ale ktorý môže priebežne vyberať napájanie z antény so silnejším signálom.
Podstata vynálezu
Uvedené nedostatky odstraňuje spôsob výberového príjmu rádiového signálu v prijímači dátovej komunikácie podľa vynálezu, kde tento prijímač obsahuje prvý a druhý anténny napájač, ktoré majú podstatne zníženú koreláciu citlivostí na rádiový signál. Rádiový signál obsahuje dáta vrátane najmenej jednej informačnej dávky, ktorá má vopred určený čas trvania a predchádzajú vopred určená bitová kombinácia. Podstatou tohto spôsobu je, že sa v priebehu prenosu vopred určenej bitovej kombinácie vyberie prvý anténny napájač alebo druhý anténny napájač ako prechodný zdroj rádiového signálu. Potom sa monitoruje rádiový signál prijatý z vybraného prechodného zdroja, čím sa získajú dáta z tejto kombinácie, pre ktoré sa určí najmenej jeden počet bitových chýb. V ozve na takto určený najmenej jeden počet bitových chýb sa pri ukončení vopred určenej bitovej kombinácie vyberie prvý alebo druhý anténny na pájač ako trvalý zdroj rádiového signálu. Počas prenosu prvej časti vopred určenej bitovej kombinácie sa meria prvá sila signálu rádiového signálu z prvého anténneho napájača a počas prenosu druhej časti vopred určenej bitovej kombinácie sa meria druhá sila signálu rádiového signálu z druhého anténneho napájača. Ak sa určí ich porovnaním, že existuje rozpor medzi silou signálu a anténnym napájačom vybraným ako trvalý zdroj v ozve na to, že prvá sila signálu je väčšia ako druhá sila signálu, keď bol ako trvalý zdroj vybraný druhý anténny napájač, a rovnako v ozve na to, že druhá sila signálu je väčšia ako prvá sila signálu, keď bol ako trvalý zdroj vybraný prvý anténny napájač, potom zostáva po vopred určený čas trvania dávky výber trvalého zdroja zachovaný. V prípade, ak sa určí ich porovnaním, že neexistuje rozpor medzi silou signálu a anténnym napájačom vybraným ako trvalý zdroj v ozve na to, že prvá sila signálu je väčšia ako druhá sila signálu, keď bol ako trvalý zdroj vybraný prvý anténny napájač a rovnako v ozve na to, že druhá sila signálu je väčšia ako prvá sila signálu, keď bol ako trvalý zdroj vybraný druhý anténny napájač, dochádza k periodickému opätovnému vyberaniu trvalého zdroja po vopred určený čas trvania dávky.
Výber prvého anténneho napájača ako prechodného zdroja sa vykonáva počas prenosu prvej časti vopred určenej bitovej kombinácie a výber druhého anténneho napájača ako prechodného zdroja sa vykonáva počas prenosu druhej časti vopred určenej bitovej kombinácie. Určenie prvého počtu bitových chýb pre dáta získané tým, že sa monitoruje rádiový signál z prvého anténneho napájača vybraného ako prechodný zdroj, sa vykonáva počas prenosu prvej časti vopred určenej bitovej kombinácie a určenie druhého počtu bitových chýb pre dáta získané tým, že sa monitoruje rádiový signál z druhého anténneho napájača vybraného ako prechodný zdroj, sa vykonáva počas prenosu druhej časti vopred určenej bitovej kombinácie. Výber trvalého zdroja sa vykonáva tak, že pokiaľ je prvý počet bitových chýb menší ako druhý počet bitových chýb, vyberie sa ako trvalý zdroj prvý anténny napájač a pokiaľ je prvý počet bitových chýb väčší ako druhý počet bitových chýb, vyberie sa ako trvalý zdroj druhý anténny napájač. Po zmeraní prvej sily signálu rádiového signálu z prvého anténneho napájača počas prvej časti vopred určenej bitovej kombinácie a zmeraní druhej sily signálu rádiového signálu z druhého anténneho napájača počas druhej časti vopred určenej bitovej kombinácie sa vyberie ako trvalý zdroj buď prvý anténny napájač, a to v prípade, ak sú si rovné prvý a druhý počet bitových chýb a prvá sila signálu je väčšia alebo sa rovná druhej sile signálu alebo druhý anténny napájač, a to v prípade, ak sú si rovné prvý a druhý počet bitových chýb a prvá sila signálu je menšia ako druhá sila signálu.
Výhodné je, ak dáta obsahujú preambulu, a počas počiatočného zachytenia rádiového signálu sa prvá sila signálu rádiového signálu z prvého anténneho napájača meria počas prenosu prvej časti preambuly a druhá sila signálu rádiového signálu z druhého anténneho napájača sa meria počas prenosu druhej časti preambuly. Ako trvalý zdroj sa vyberie prvý anténny napájač, ak je prvá sila signálu väčšia alebo sa rovná druhej sile signálu alebo druhý anténny napájač, ak je prvá sila signálu menšia ako druhá sila signálu. V tomto prípade sa monitorovanie sily signálu rádiového signálu vykonáva počas tretej časti preambuly a ako trvalý zdroj sa vyberie druhý anténny napájač ako ozva na to, že monitorovaná sila signálu klesla pod vopred určenú prahovú úroveň, keď je súčasne vybraný prvý anténny napájač ako trvalý zdroj alebo sa ako trvalý zdroj vyberie prvý anténny napájač ako ozva na to, že sila monitorovaného sig2
SK 281245 Β6 nálu klesla pod túto vopred určenú prahovú úroveň, keď je súčasne vybraný druhý anténny napájač ako trvalý zdroj.
Podstatou prijímača dátovej komunikácie na zaistenie výberového príjmu rádiového signálu pri vykonávaní spôsobu podľa vynálezu je, že prijímač dátovej komunikácie pozostáva z prvého a druhého anténneho napájača, ktoré majú podstatne zníženú koreláciu citlivostí na rádiový signál, z anténneho prepínača spojeného s prvým a druhým anténnym napájačom, z prijímača spojeného s anténnym prepínačom, z indikačného prvku sily prijatého signálu spojeného s prijímačom a z procesoru spojeného s prijímačom a s anténnym prepínačom, Procesor zahŕňa prvok riadenia anténneho prepínača, spojený s anténnym prepínačom, prvok počítania synchronizačných bitových chýb, spojený s prvkom riadenia anténneho prepínača, prvok výberu trvalého zdroja po skončení synchronizácie, spojený s prvkom počítania synchronizačných bitových chýb, prvok výberu prechodného zdroja prvej - druhej časti, spojený s prvkom riadenia anténneho prepínača, prvok výberu trvalého zdroja podľa synchronizačných bitových chýb, spojený s prvkom výberu prechodného zdroja prvej - druhej časti a prvok výberu podľa sily signálu pri rovnakých počtoch bitových chýb, spojený s indikačným prvkom sily prijatého signálu.
Výhodné je, ak procesor ďalej obsahuje prvok sily signálu prvej - druhej preambuly, spojený s indikačným prvkom sily prijatého signálu a prvok výberu trvalého zdroja podľa sily signálu prvej - druhej preambuly, spojený s prvkom sily signálu prvej - druhej preambuly.
Procesor ďalej výhodne zahŕňa prvok počtu bitových chýb preambuly, spojený s prijímačom a s anténnym prepínačom, prvok výberu trvalého zdroja podľa počtu bitových chýb preambuly, spojený s prvkom počtu bitových chýb preambuly a prvok výberu podľa priebežnej chybovosti preambuly, spojený s prijímačom.
Výhodou predkladaného spôsobu prepínaného výberového príjmu rádiového signálu a prijímača dátovej komunikácie na vykonávanie tohto spôsobu je, že je vytvorený prijímač na výberový príjem, ktorý zaistí cenové a energetické výhody metódy prepínanej antény s jedným prijímačom, ale ktorý môže priebežne vyberať napájanie z antény so silnejším signálom. Uvádzaný vynález taktiež zaisťuje flexibilitu v spôsobe, akým sa vykonáva rozhodnutie, týkajúce sa výberu anténneho napájača. Súčasne predkladaný vynález dovoľuje zákaznícke prispôsobenie prijímača na výberový príjem kvôli optimalizácii výberu anténneho napájača na špecifické mnohocestné prostredie.
Prehľad obrázkov na výkresoch
Obr. 1 je elektrická bloková schéma prijímača dátovej komunikácie s prepínaným výberovým príjmom podľa výhodného uskutočnenia predkladaného vynálezu.
Obr. 2 je diagram mikroprogramového vybavenia, tzv. firmware, pre pamäť typu ROM, zobrazujúci v nej vopred naprogramované prvky mikroprogramového vybavenia na riadenie prijímača dátovej komunikácie podľa výhodného uskutočnenia predkladaného vynálezu.
Obr. 3 je časový diagram kódovacieho formátu dátovej komunikácie podľa výhodného uskutočnenia vynálezu.
Obr. 4 je vývojový diagram hlavného programu zodpovedajúceho hlavnému prvku firmware, obsahujúci spôsob výberového príjmu v prijímači dátovej komunikácie podľa výhodného uskutočnenia predkladaného vynálezu.
Obr. 5 je vývojový diagram vyhodnocovacieho podprogramu preambuly, zahŕňajúci spôsob výberového príjmu v prijímači dátovej komunikácie podľa výhodného uskutočnenia vynálezu.
Obr. 6 je vývojový diagram vyhodnocovacieho podprogramu synchronizačného slova, zahŕňajúci spôsob výberového príjmu v prijímači dátovej komunikácie podľa výhodného uskutočnenia predkladaného vynálezu.
Obr. 7 je vývojový diagram vyhodnocovacieho podprogramu informačnej dávky, zahŕňajúci spôsob výberového príjmu v prijímači dátovej komunikácie podľa výhodného uskutočnenia predkladaného vynálezu.
Obr. 8 je diagram mikroprogramového vybavenia pre pamäť typu ROM, ukazujúci v nej naprogramované prvky mikroprogramového vybavenia na riadenie prijímača dátovej komunikácie podľa prvého alternatívneho usporiadania uvádzaného vynálezu.
Obr. 9 je vývojový diagram vyhodnocovacieho podprogramu preambuly, zahŕňajúci spôsob výberového príjmu v prijímači dátovej komunikácie podľa prvého alternatívneho usporiadania uvádzaného vynálezu.
Obr. 10 je diagram firmware pre pamäť typu ROM ukazujúci v nej naprogramované prvky mikroprogramového vybavenia na riadenie prijímača dátovej komunikácie podľa druhého alternatívneho usporiadania uvádzaného vynálezu. Obr. 11 je vývojový diagram vyhodnocovacieho podprogramu synchronizačného slova, zahŕňajúci spôsob výberového príjmu v prijímači dátovej komunikácie podľa druhého alternatívneho usporiadania predkladaného vynálezu.
Obr. 12 je diagram firmware pre pamäť typu ROM ukazujúci v nej naprogramované prvky mikroprogramového vybavenia na riadenie prijímača dátovej komunikácie podľa tretieho alternatívneho usporiadania uvádzaného vynálezu.
Obr. 13 je vývojový diagram vyhodnocovacieho podprogramu synchronizačného slova, zahŕňajúci spôsob výberového príjmu v prijímači dátovej komunikácie podľa tretieho alternatívneho usporiadania predkladaného vynálezu.
Obr. 14 je diagram firmware pre pamäť typu ROM ukazujúci v nej naprogramované prvky mikroprogramového vybavenia na riadenie prijímača dátovej komunikácie podľa štvrtého alternatívneho usporiadania uvádzaného vynálezu. Obr. 15 je vývojový diagram vyhodnocovacieho podprogramu synchronizačného slova, zahŕňajúci spôsob výberového príjmu v prijímači dátovej komunikácie podľa štvrtého alternatívneho usporiadania predkladaného vynálezu.
Obr. 16 je pokračovanie vývojového diagramu vyhodnocovacieho podprogramu synchronizačného slova z obr. 15.
Príklady uskutočnenia vynálezu
Na obr. 1 je elektrická bloková schéma prijímača 100 dátovej komunikácie s prepínaným výberovým príjmom podľa výhodného vyhotovenia predkladaného vynálezu, obsahujúceho prvý a druhý anténny napájač 102,104, ktoré majú podstatne zníženú koreláciu citlivosti na rádiový signál. Prvý a druhý anténny napájač 102, 104 sú pripojené k anténnemu prepínaču 106 kvôli výberu medzi týmto prvým a druhým anténnym napájačom ako zdrojom vstupu pre spoločný anténny napájač 108, pripojený k dátovému prijímaču 110. Tento dátový prijímač 110 obsahuje indikačný prvok 115 sily prijatého signálu (RSSI), pripojený k mikroprocesoru 114 vedením RSSI 113 na indikáciu sily prvého prijatého signálu.
Dátové výstupné vedenie 111 dátového prijímača 110 je pripojené k dekodéru 112 na dekódovanie adresovej informácie prijatej z tohto dátového prijímača a je pripojené k mikroprocesoru 114 s cieľom spracovať prijaté správy.
Tento mikroprocesor 114 je pripojený k dekodéru 112 kvôli príjmu upozornenia, keď sa adresa dekódovaná dekodérom 112 zhoduje s vopred naprogramovanou adresou prijímača 100 dátovej komunikácie. Mikroprocesor 114 je pripojený k pamäti typu ROM 118, určenej na uloženie výkonného mikroprogramového vybavenia operačného systému a k pamäti typu RAM 120, určenej na dočasné uloženie prevádzkových premenných a iných vypočítaných hodnôt. Mikroprocesor 114 je tiež pripojený ku generátoru 122 návesti na generovanie počuteľnej alebo dotykovej návesti v ozve na prijatú správu. Ďalej je mikroprocesor 114 rovnako pripojený k displeju 124, napríklad displeju s tekutými kryštálmi, na zobrazenie prijatej správy a k riadiacej sekcii 126, obsahujúcej dobre známe ovládacie tlačidlá a gombíky na užívateľské riadenie prijímača 100 dátovej komunikácie. Mikroprocesor 114 je navyše pripojený k anténnemu prepínaču 106 prostredníctvom riadiaceho vedenia 116 prepínača s cieľom riadiť anténny prepínač 106, ktorý vyberá medzi prvým a druhým anténnym napájačom 102, 104 v súlade s výhodným vyhotovením predkladaného vynálezu.
Mikroprocesor 114 je výhodne mikroriadiaca jednotka MC68HCL05C8, dodávaná firmou Motorola, Inc. of Schaumburg, IL. Je potrebné oceniť, že íunkcia dekodéru 112 môže byť rovnako vykonávaná mikroprocesorom 114 spôsobom dobre známym v technike. Taktiež treba oceniť, že pamäti typu RAM 120 a typu ROM 118 môžu byť vyrobené ako súčasť mikroprocesoru 114. Mikroprocesor 114 a pamäť typu ROM 118 a/alebo pamäť typu RAM 120, či už sú implementované vo forme jednej súčasti alebo ako oddelené prvky, sú označované všeobecne ako procesor. Treba oceniť i to, že namiesto toho môžu byť použité iné podobné zariadenia bez toho, aby došlo k odchýleniu od zmyslu uvádzaného vynálezu. Anténny prepínač 106 je dobre známy v danej oblasti techniky. Ako ďalšiu informáciu o anténnych prepínačoch možno odporučiť Pin Dióde Designer's Handbook and Catalog, vydaný v r. 1982 spoločnosťou Unitrode Corporation of Watertown, MA, sir. 89-99.
Na obr. 2 je diagram 200 firmware pre pamäť typu ROM 118, ktorý ukazuje prvky tohto mikroprogramového vybavenia, ktoré sú v tejto pamäti vopred naprogramované s cieľom riadiť prijímač 100 dátovej komunikácie v súlade s výhodným vyhotovením predkladaného vynálezu, kde tento diagram obsahuje hlavný prvok 202 mikroprogramového vybavenia na riadenie výberového príjmu. Činnosť tohto hlavného prvku 202 a ostatných prvkov firmware, spojených s činnosťou výberového príjmu v prijímači 100 dátovej komunikácie je detailnejšie opísaná ďalej. Zostávajúce prvky mikroprogramového vybavenia diagramu 200 firmware sú krátko opísané v nasledujúcom odseku.
Diagram 200 firmware ďalej obsahuje prvok 1 riadenie anténneho prepínača na riadenie tohto anténneho prepínača 106 a prvok 2 počítanie synchronizačných bitových chýb, určený na počítanie bitových chýb počas prenosu synchronizačného slova, ako bude opísané. Diagram 200 firmware tiež obsahuje prvok 3 výber trvalého zdroja po skončení synchronizácie pre výber medzi prvým a druhým anténnym napájačom 102, 104 ako trvalým zdrojom po skončení synchronizačného slova 304 a prvok 4 výber trvalého zdroja pre informačnú dávku určený na výber trvalého zdroja počas prenosu informačnej dávky, čo bude opísané. Rovnako tak je v diagrame 200 mikroprogramového vybavenia prvok 10 výberu prechodného zdroja prvej - druhej časti, určený na výber prechodného zdroja rádiového signálu na príjem prvej a druhej časti synchronizačného slova 304 a prvok 11 výber trvalého zdroja podľa synchronizačných bitových chýb, určený na výber trvalého zdroja v ozve na počty bitových chýb, určené počas príjmu prvej a druhej časti synchronizačného slova 304. Navyše je zahrnutý prvok 12 výber podľa sily signálu pri rovnakých počtoch bitových chýb, určený na výber trvalého zdroja v ozve na meranie sily prijatého signálu a prvok 16 počet bitových chýb preambuly, určený na počítame bitových chýb počas prenosu prvej a druhej časti preambule. Ďalej obsahuje prvok 17 výberu trvalého zdroja podľa počtu bitových chýb preambuly, určený na výber trvalého zdroja pre preambulu na základe počtu bitových chýb a prvok 18 výberu podľa priebežnej bitovej chybovosti preambuly, ktorý počíta priebežnú bitovú chybovosť a na jej základe vyberá trvalý zdroj. Činnosť prvkov 1, 2, 3, 4, 10, 11, 12, 16, 17 a 18 firmware je plne opísaná vo vývojových diagramoch.
Na obr. 3 je uvedený časový diagram kódovacieho formátu dátovej komunikácie v súlade s výhodným vyhotovením predkladaného vynálezu. Tento znázornený kódovací formát je dobre známym kódovacím formátom Post Office Code Standartization Advisory Group (POCSAG). Ukázané časové hodnoty sú typické pre kódovací formát POCSAG, pracujúci rýchlosťou 2400 bitov za sekundu.
Tento formát POCSAG 2400 bit/sek. začína preambulou 302 obsahujúcou 576-bitovú postupnosť striedajúcich sa núl a jednotiek, ktorá trvá 0,24 sek. Preambula 302 je nasledovaná 32-bitovým synchronizačným slovom 304, ktoré má vopred určenú špecifickú bitovú kombináciu, ktorá nie je nikde inde vo formáte POCSAG dovolená. Po synchronizačnom slove nasleduje prvá informačná dávka 306 s 512 bitmi. Synchronizačné slovo 304 a prvá informačná dávka dohromady vyžadujú na prenesenie 0,2267 sekúnd. Za prvou informačnou dávkou 306 nasleduje ďalšie synchronizačné slovo 304 a potom druhá informačná dávka 306. Formát POCSAG pokračuje v opakovaní synchronizačného slova 304 nasledovaného informačnou dávkou až do tridsiatej informačnej dávky 306, ktorá končí jednu POCSAG postupnosť 320, trvajúcu 7,04 sekúnd. Potom nasleduje nová postupnosť, obsahujúca preambulu 302, synchronizačné slovo 304, informačnú dávku 306 a tak ďalej, kým existuje informácia, ktorá má byť poslaná.
Kľúčová charakteristika formátu POCSAG, ktorý je používaný výhodným vyhotovením prijímača 100 dátovej komunikácie v súlade s predkladaným vynálezom, je vlastnosť predvídateľného opakovania synchronizačného slova 304. Pretože synchronizačné slovo 304 má známu, vopred určenú bitovú kombináciu, môže prijímač 100 dátovej komunikácie porovnávať túto známu, vopred určenú bitovú kombináciu s dátovými bitmi, prijatými počas prenosu synchronizačného slova 304, a teda môže bezprostredne určiť chyby v dátových bitoch prijatých počas synchronizačného slova 304. Navyše, bitová kombinácia striedajúcich sa núl a jednotiek preambuly 302 môže byť overená s prijatými dátovými bitmi preambuly s cieľom podobného bezprostredného stanovenia chýb v týchto dátových bitoch, prijatých počas preambule 302. I keď kódovací formát POCSAG je príklad formátu, ktorý dobre pracuje v súlade s uvádzaným vynálezom, možno oceniť, že práve tak dobre môžu byť použité iné formáty, ktoré majú vopred určené opakujúce sa bitové kombinácie bez toho, aby sa odchýlilo od myšlienky tohto vynálezu.
Vývojový diagram 400 hlavného programu na obr. 4, zodpovedajúci hlavnému mikroprogramovému prvku 202, obsahujúci spôsob výberového príjmu v prijímači 100 dátovej komunikácie v súlade s výhodným vyhotovením predkladaného vynálezu, začína počiatočným zachytením 402 rádiového signálu. V ozve mikroprocesor 114 vykoná 404 vyhodnocovaci podprogram preambuly, opísaný s cieľom určiť anténny napájač použitý počas prenosu tejto preambule 302. Po návrate 406 mikroprocesora 114 z vyhod
SK 281245 Β6 nocovacieho podprogramu preambule tento mikroprocesor 114 detekuje 408 štart synchronizačného slova 304 a potom vykoná 410 opísaný vyhodnocovací podprogram synchronizačného slova s cieľom určiť anténny napájač použitý počas a po prijatí tohto synchronizačného slova 304.
Potom, čo sa mikroprocesor 114 vráti 412 z vyhodnocovacieho podprogramu synchronizačného slova, kontroluje 413, či RSSI informácia odvodená počas vyhodnocovacieho podprogramu synchronizačného slova je v rozpore s informáciou o počte chýb odvodenou týmto mikroprocesorom 114. Presnejšie, mikroprocesor 114 určuje, či anténny napájač 102,104, ktorý dáva nižší, teda lepší počet bitových chýb, je ten istý anténny napájač 102, 104, ktorý dodáva nižšiu, teda horšiu hodnotu RSSI. Pokiaľ tu nie je rozpor, potom mikroprocesor 114 vykoná 414 vyhodnocovací podprogram informačnej dávky, ako bude opísané, ktorý sa spolieha na periodické merania RSSI na určenie anténneho napájača 102, 104, ktorý má byť použitý počas celej informačnej dávky 306. Keď sa mikroprocesor 114 vráti 416 z vyhodnocovacieho podprogramu informačnej dávky 700, prejde sa ku kroku 418. Na druhej strane, ak v kroku 413 mikroprocesor 114 určí, že je tu rozpor medzi RSSI informáciou a informáciou o počte bitových chýb, potom mikroprocesor 114 preskočí vyhodnocovací podprogram informačnej dávky 700 a priamo prejde ku kroku 418.
Kontrola vykonaná v kroku 413, výhodne zlepšuje výber anténneho napájača v situácii, keď je prijatý rušiaci signál so značnou silou signálu iba na jednom z anténnych napájačov 102,104. V takejto situácii môže samotný rušivý signál vytvoriť silnejšiu hodnotu RSSI na anténnom napájači 102, 104, v ktorom môže rušivý signál tiež vytvárať väčší počet bitových chýb. Lepším výberom anténneho napájača je v tejto situácii jasne ten anténny napájač 102,104, ktorý má nižší počet bitových chýb, nie ten anténny napájač 102,104, ktorý má vyššiu hodnotou RSSI.
V kroku 418 mikroprocesor 114 určuje, či práve prenesená informačná dávka 306 je posledná informačná dávka 306 POCSAG postupnosti 320. Ak nie, vracia sa mikroprocesor 114 do kroku 408 s cieľom spracovať ďalšie synchronizačné slovo 304 a informačnej dávky 306. Na druhej strane, ak mikroprocesor 114 v kroku 418 určí, že práve vyhodnotená informačná dávka 306 je poslednou informačnou dávkou 306 POCSAG postupnosti 320, potom mikroprocesor 114 očakáva 420 ďalšiu preambulu 302 a potom sa vracia ku kroku 404 s cieľom spracovať ďalšiu POCSAG postupnosť 320.
Vývojový diagram vyhodnocovacieho podprogramu preambuly 500 podľa obr. 5, zahŕňajúci spôsob výberového príjmu v prijímači 100 dátovej komunikácie v súlade s výhodným vyhotovením predkladaného vynálezu, začína riadením 502 anténneho prepínača 106 mikroprocesorom 114 s účelom výberu prvého anténneho napájača 102 ako prechodného zdroja rádiového signálu pre dátový prijímač
110. Ďalej, mikroprocesor 114 monitoruje 504 prvú časť, t. j. 32 bitov, preambuly 302 s účelom odvodenia a uloženia prvého počtu bitových chýb preambuly. Potom mikroprocesor 114 riadi 506 anténny prepínač 106 tak, aby vybral druhý anténny napájač 104 ako prechodný zdroj pre dátový prijímač 110. Ďalej, mikroprocesor 114 monitoruje 508 druhú časť, t. j. ďalších 32 bitov, preambuly 320 s účelom odvodenia a uloženia druhého počtu bitových chýb.
V kroku 510 mikroprocesor 114 určuje, či prvý počet bitových chýb preambule je menší alebo sa rovná druhému počtu bitových chýb. Ak áno, mikroprocesor 114 riadi 512 anténny prepínač 106 tak, že je vybraný prvý anténny napájač 102 ako trvalý zdroj rádiového signálu. Ak nie, mikroprocesor 114 riadi 514 anténny prepínač 106 tak, aby vy bral druhý anténny napájač 104 ako stály zdroj rádiového signálu. V obidvoch prípadoch potom mikroprocesor 114 pokračuje v monitorovaní 516 preambule 302 s účelom odvodenia priebežného počtu bitových chýb, t. j. počtu bitových chýb pre každých 32 bitov preambule 302. Súčasne s krokom 516 mikroprocesor 114 kontroluje 518 každý priebežný počet bitových chýb, aby bolo vidno, či sa vyskytne viac ako jedna bitová chyba. Ak nie, mikroprocesor 114 jednoducho pokračuje ku kroku 522. Pokiaľ sa vyskytlo viac bitových chýb ako jedna, mikroprocesor 114 riadi 520 anténny prepínač 106 tak, aby vybral alternatívny anténny napájač ako trvalý zdroj rádiového signálu, t. j. mikroprocesor 114 vyberie prvý anténny napájač 102, ak je v súčasnosti vybraný druhý anténny napájač 104 a naopak. Potom mikroprocesor 114 pokračuje ku kroku 522. V kroku 522 mikroprocesor 114 kontroluje, či preambula 302 skončila. Ak nie, prechádza sa späť do kroku 516 s cieľom pokračovať monitorovať preambulu 302. Pokiaľ preambula 302 skončila, prechádza sa 524 do hlavného programu 400 v kroku 406 (obr.4). Prvky mikroprogramového vybavenia riadiace vyhodnocovací podprogram preambule 500 v súlade s výhodným vyhotovením vynálezu obsahujú prvky mikroprogramového vybavenia 1, 2, 16, 17 a 18 diagramu 200 mikroprogramového vybavenia.
Vývojový diagram vyhodnocovacieho podprogramu 600 synchronizačného slova na obr. 6, zahŕňajúci spôsob výberového príjmu v prijímači 100 dátovej komunikácie podľa výhodného vyhotovenia vynálezu, začína riadením 602 anténneho prepínača 106 mikroprocesorom 114 tak, aby bol vybraný prvý anténny napájač 102. Ďalej mikroprocesor 114 monitoruje 604 prvú časť, t. j. prvých 15 bitov synchronizačného slova 304, s účelom odvodenia a uloženia prvého počtu synchronizačných bitových chýb. Potom mikroprocesor 114 monitoruje 606 RSSI prvok 115 a ukladá silu prvého synchronizačného signálu. Potom mikroprocesor 114 riadi 608 anténny prepínač 106 tak, aby bol vybraný druhý anténny napájač 104. Ďalej mikroprocesor 114 monitoruje 610 druhú časť, t. j. druhých 15 bitov synchronizačného slova 304 s účelom odvodenia a uloženia druhého počtu synchronizačných bitových chýb. Potom mikroprocesor 114 monitoruje 612 RSSI prvok 115 a ukladá silu druhého synchronizačného signálu.
V kroku 614 mikroprocesor 114 kontroluje, či prvý počet synchronizačných bitových chýb je menší ako druhý počet synchronizačných bitových chýb. Ak áno, mikroprocesor 114 riadi anténny prepínač 106 tak, aby bol vybraný prvý anténny napájač 102 ako trvalý zdroj rádiového signálu a potom sa vracia 628 do hlavného programu 400 v kroku 412 (obr. 4). Ak nie, mikroprocesor 114 kontroluje 618, či prvý počet synchronizačných bitových chýb je väčší ako druhý počet synchronizačných bitových chýb. Ak áno, mikroprocesor 114 riadi 620 anténny prepínač 106 tak, aby bol vybraný druhý anténny napájač 104 ako trvalý zdroj rádiového signálu a potom sa vracia 628 do hlavného programu 400 v kroku 412.
Pokiaľ však v kroku 618 mikroprocesor 114 urči, že prvý počet synchronizačných bitových chýb nie je väčší ako druhý, t. j. sú rovnaké, potom sa prejde do kroku 622, kde mikroprocesor 114 zisťuje, či sila prvého synchronizačného signálu je väčšia alebo sa rovná sile druhého synchronizačného signálu. Ak áno, mikroprocesor 114 riadi 624 anténny prepínač 106 tak, aby vybral prvý anténny napájač 102 ako trvalý zdroj rádiového signálu a potom sa vracia 628 do hlavného programu 400 v kroku 412 (obr. 4). Ak v kroku 622 nie je sila prvého synchronizačného signálu, mikroprocesor 114 riadi 626 anténny prepínač 106 tak, aby vybral ako trvalý zdroj rádiového signálu druhý
SK 281245 Β6 anténny napájač 104 a potom sa vracia 628 do hlavného programu 400 v kroku 412. Prvky mikroprogramového vybavenia, riadiace vyhodnocovací podprogram synchronizačného slova 600 v súlade s výhodným vyhotovením predkladaného vynálezu, obsahujú firmware prvky 1, 2,10, 11 a 12 diagramu 200 firmware.
Vyhodnocovací podprogram 600 synchronizačného slova podľa výhodného vyhotovenia vynálezu výhodne zabezpečuje iýchly spôsob (t. j. raz za každých 0,2267 sekúnd pre signalizáciu POCSAG 2400 bit/s.) výberu medzi prvým a druhým anténnym napájačom 102, 104 ako trvalým zdrojom rádiového signálu pre informačnú dávku 306. Výber je založený na prijatých počtoch bitových chýb pre synchronizačné slovo 304, prijaté z prvého a druhého anténneho napájača 102, 104 počas prenosu synchronizačného slova 304 bezprostredne pred informačnou dávkou 306, ovplyvnenou výberom. Blízkosť synchronizačného slova 304 k ovplyvnenej informačnej dávke 306 zaručuje, že pre anténny napájač 102, 104 vybraný pre informačnú dávku 306, môže sa rozumne predpokladať, že bude mať z týchto dvoch anténnych napájačov 102, 104 počas prenosu informačnej dávky 306 nižší počet chýb.
Vývojový diagram vyhodnocovacieho podprogramu 700 informačnej dávky na obr. 7, zahŕňajúci spôsob výberového príjmu v prijímači 100 dátovej komunikácie podľa výhodného vyhotovenia vynálezu, začína periodickým monitorovaním 702 RSSI prvku 115 mikroprocesorom 114, t. j. raz za kódové slovo, počas zvyšku informačnej dávky nasledujúci príjem synchronizačného slova 304. Súčasne s každým intervalom monitorovania mikroprocesor 114 kontroluje v kroku 704, či RSSI informačnej dávky klesla pod vopred určený prah prepínania. Ak áno, mikroprocesor 114 riadi 624 anténny prepínač 106 tak, aby vybral alternatívny anténny napájač ako trvalý zdroj rádiového signálu a potom kontroluje 708, či je informačná dávka kompletná. Ak v kroku 704 RSSI neklesla pod vopred určený prah prepínania, mikroprocesor 114 len kontroluje 708, či je informačná dávka kompletná. Ak v kroku 708 nie je informačná dávka skončená, prechádza sa späť do kroku 702 a pokračuje sa v monitorovaní RSSI. Na druhej strane, ak bola v kroku 708 informačná dávka skončená, mikroprocesor 114 sa vracia do hlavného programu 400 v kroku 416 (obr. 4). Prvky mikroprogramového vybavenia, riadiace vyhodnocovací podprogram informačnej dávky 700 v súlade s výhodným vyhotovením vynálezu, obsahujú prvky 1 a 4 firmware z diagramu 200 firmware.
Podľa obr. 8 ukazuje diagram 800 mikroprogramového vybavenia pre pamäť 118 typu ROM prvky mikroprogramového vybavenia v nej naprogramované s účelom riadenia prijímača 100 dátovej komunikácie v súlade s prvým alternatívnym usporiadaním uvádzaného vynálezu. Základný rozdiel medzi diagramom 800 firmware a diagramom 200 firmware výhodného vyhotovenia predkladaného vynálezu je, že diagram 800 firmware nahrádza prvky 16, 17 a 18 mikroprogramového vybavenia diagramu 200 firmware troma novými prvkami mikroprogramového vybavenia: prvkom 13. Sila signálu preambuly 1-2, prvkom 14. Výber trvalého zdroja podľa sily signálu preambuly 1-2 a prvkom 15. Výber trvalého zdroja podľa sily signálu preambuly 3. Činnosť prvého alternatívneho usporiadania, ktorá je odlišná od činnosti výhodného vyhotovenia, je opísaná nižšie.
Vývojový diagram vyhodnocovacieho podprogramu 900 preambula na obr. 9, obsahujúci spôsob výberového príjmu v prijímači 100 dátovej komunikácie v súlade s prvým alternatívnym vyhotovením uvádzaného vynálezu začína riadením 902 anténneho prepínača 106 mikroprocesorom 114 tak, aby bol vybraný prvý anténny napájač 102.
Ďalej mikroprocesor 114 monitoruje 904 RSSI prvok 115 počas prvej časti, napr. 2 bitov, preambule 302 s účelom získania a uloženia prvej hodnoty sily signálu preambule do pamäti 120 typu RAM. Potom tento mikroprocesor 114 riadi 906 anténny prepínač 106 tak, aby vybral druhý anténny napájač 104. Ďalej mikroprocesor 114 monitoruje 908 RSSI prvok 115 počas druhej časti, napr. ďalších 2 bitov, preambule 302 s účelom získania a uloženia druhej hodnoty sily signálu preambule do pamäte 120 typu RAM. V kroku 910 mikroprocesor 114 určuje, či je prvá hodnota sily signálu preambule väčšia alebo sa rovná druhej hodnote sily signálu preambule. Ak áno, mikroprocesor 114 riadi 912 anténny prepínač 106 tak, aby vybral prvý anténny napájač 102 ako trvalý zdroj rádiového signálu a potom sa prechádza do kroku 916. Pokiaľ v kroku 910 nie je prvá hodnota sily signálu preambule väčšia alebo sa rovná druhej hodnote sily signálu preambule, mikroprocesor 114 riadi 914 anténny prepínač 106 tak, aby vybral druhý anténny napájač 104 ako trvalý zdroj rádiového signálu a potom sa prechádza do kroku 916.
V kroku 916 mikroprocesor 114 pokračuje v periodickom monitorovaní RSSI prvku 115, napríklad každé 2 bity, počas zvyšku preambuly 302, s účelom detegovanía poklesu sily signálu. Ak v kroku 918 mikroprocesor 114 deteguje, že sila signálu preambuly klesla pod vopred určenú úroveň prahu prepínania, potom mikroprocesor 114 riadi 920 anténny prepínač 106 tak, aby vybral alternatívny anténny napájač, t. j. ten anténny napájač, ktorý v súčasnosti nebol vybraný ako trvalý zdroj rádiového signálu a potom sa prejde do kroku 922. Na druhej strane, ak v kroku 918 mikroprocesor 114 nedeteguje, že sila signálu preambuly klesla pod vopred určenú úroveň prahu prepínania, prejde mikroprocesor 114 jednoducho do kroku 922. V kroku 922 určuje mikroprocesor 114, či preambula 302 skončila. Ak nie, prechádza sa späť do kroku 916 s účelom pokračovania monitorovania sily signálu preambuly. Ak je preambula 302 skončená, potom sa postup vracia 924 do hlavného programu 400 v kroku 406 (obr. 4). Prvky firmware, riadiace vyhodnocovací podprogram 900 preambuly v súlade s prvým alternatívnym vyhotovením vynálezu, obsahujú prvky 1,13,14 a 15 diagramu 800 firmware.
Vyhodnocovací podprogram 900 preambuly v súlade s prvým alternatívnym vyhotovením predkladaného vynálezu môže zaistiť rýchlejšiu detekciu zhoršujúceho sa signálu, ako umožňuje vyhodnocovací podprogram 500 preambuly v súlade s výhodným vyhotovením vynálezu. Je to preto, že vyhodnocovací podprogram 900 preambuly je založený na hodnotách RSSI, ktoré zvyčajne môžu odpovedať na zmeny sily signálu rýchlejšie, ako je čas požadovaný na prenos jedného bitu. Vyhodnocovací podprogram 500 preambuly je trochu pomalší, pretože musí overiť niekoľko, napríklad 30 bitov pred tým, ako urobí rozhodnutie. Na druhej strane, vyhodnocovací podprogram 900 preambuly môže vybrať „zlý“ anténny napájač 102,104 v prítomnosti rušivého signálu, prijímaného so značnou silou signálu na jednom z anténnych napájačov 102,104, ale nie na druhom, ako bolo preberané v detailnom opise hlavného programu 400 (obr. 4). Z tohto dôvodu je vyhodnocovací podprogram 500 preambuly preferovaný, pokiaľ špeciálna aplikácia nevyžaduje mimoriadne rýchly čas ozvy výberového príjmu počas prenosu preambuly 302.
Diagram 1000 firmware pre pamäť 118 typu ROM na obr. 10 ukazuje v nej naprogramované prvky firmware, určené na riadenie prijímača 100 dátovej komunikácie v súlade s druhým alternatívnym vyhotovením predkladaného vynálezu. Základný rozdiel medzi diagramom 1000 firmware a diagramom 200 firmware výhodného vyhotovenia vynálezu je, že diagram 1000 firmware nahrádza firmware prvky 10, 11 a 12 diagramu 200 firmware novým prvkom
5. Nový trvalý zdroj pri vysokom počte bitových chýb. Činnosť druhého alternatívneho vyhotovenia, ktorá sa odlišuje od činnosti výhodného vyhotovenia, je opísaná nižšie.
Vývojový diagram 1100 vyhodnocovacieho podprogramu synchronizačného slova na obr. 11, zahŕňajúci spôsob výberového príjmu v prijímači 100 dátovej komunikácie v súlade s druhým alternatívnym vyhotovením vynálezu, začína riadením 1102 anténneho prepínača 106 mikroprocesorom 114 s účelom pokračovania použitia prv vybraného anténneho napájača ako prechodného zdroja rádiového signálu pre ďalšie synchronizačné slovo 304. Potom v kroku 1104 mikroprocesor 114 monitoruje synchronizačné slovo 304, s účelom určenia počtu bitových chýb. V kroku 1106 mikroprocesor 114 určí, či počet bitových chýb je väčší ako jeden. Ak áno, mikroprocesor 114 riadi 1108 anténny prepínač 106 tak, aby vybral alternatívny anténny napájač ako trvalý zdroj rádiového signálu pre ďalšiu informačnú dávku 306 a potom sa vracia 1110 do hlavného programu 400 v kroku 412 (obr. 4). Na druhej strane, ak v kroku 1106 mikroprocesor 114 určí, že počet bitových chýb nie je väčší ako jedna, potom sa mikroprocesor 114 rovno vracia 1110 do hlavného programu 400 v kroku 412. Prvky mikroprogramového vybavenia, riadiace vyhodnocovací podprogram 1100 synchronizačného slova v súlade s druhým alternatívnym vyhotovením vynálezu, obsahujú prvky 1, 2,3 a 5 mikroprogramového vybavenia z diagramu 1000 firmware.
Vyhodnocovací podprogram 1100 synchronizačného slova je oveľa jednoduchší ako vyhodnocovací podprogram 600 synchronizačného slova. Jednoduchosť vyhodnocovacieho podprogramu 1100 synchronizačného slova môže vyústiť v nižšie realizačné náklady. Na druhej strane, vyhodnocovací podprogram 1100 synchronizačného slova nevykonáva výber anténneho napájača až do času výskytu dvoch bitových chýb v synchronizačnom slove a potom prepne na alternatívny anténny napájač, ktorý môže alebo nemusí byť lepším zdrojom rádiového signálu. Z týchto dôvodov je preferovaný vyhodnocovací podprogram 600 synchronizačného slova, pokiaľ si požiadavky na náklady nevynútia použitie vyhodnocovacieho podprogramu 1100 synchronizačného slova.
Diagram 1200 firmware pre pamäť 116 typu ROM na obr. 12 ukazuje v nej naprogramované prvky mikroprogramového vybavenia, určené na riadenie prijímača 100 dátovej komunikácie v súlade s tretím alternatívnym vyhotovením predkladaného vynálezu. Základný rozdiel medzi diagramom 1200 firmware a diagramom 200 firmware výhodného vyhotovenia uvádzaného vynálezu je, že diagram 1200 firmware nahrádza prvky 10 a 11 mikroprogramového vybavenia diagramu 200 firmware prvkom 6 výberu prechodného zdroja na základe prvého - druhého príjmu a prvkom 7 výber trvalého zdroja na základe prvého - druhého príjmu. Činnosť tretieho alternatívneho vyhotovenia, ktorá sa odlišuje od činnosti výhodného vyhotovenia, je opisaná nižšie.
Vývojový diagram vyhodnocovacieho podprogramu 1300 synchronizačného slova na obr. 13, zahŕňajúci spôsob výberového príjmu v prijímači 100 dátovej komunikácie v súlade s tretím alternatívnym vyhotovením vynálezu, začína riadením 1302 anténneho prepínača 106 mikroprocesorom 114 s účelom výberu súčasného prechodného napájača odlišného od skoršieho prechodného napájača, vybraného pre predchádzajúce synchronizačné slovo 304, prijaté bezprostredne pred terajším synchronizačným slovom 304. Ďalej mikroprocesor 114 monitoruje 1304 väčšinu, naprí klad tridsať jeden bitov, zo súčasného synchronizačného slova 304 s účelom získania a uloženia súčasného počtu synchronizačných bitových chýb do pamäte 120 typu RAM. Mikroprocesor 114 rovnako číta a ukladá 1306 súčasnú hodnotu RSSI z RSSI prvku 115. V kroku 1308 mikroprocesor 114 overuje, či súčasný počet synchronizačných bitových chýb je menší ako počet synchronizačných bitových chýb uložený pre predchádzajúce synchronizačné slovo 304. Ak áno, mikroprocesor 114 riadi 1310 anténny prepínač 106 tak, aby vybral súčasný prechodný napájač ako trvalý zdroj rádiového signálu a prechádza do kroku 1316.
Pokiaľ v kroku 1308 nie je súčasný počet synchronizačných bitových chýb menši ako predchádzajúci počet bitových chýb uložený pre predchádzajúce synchronizačné slovo 304, potom mikroprocesor 114 overuje v kroku 1312, či súčasný počet synchronizačných bitových chýb je väčší ako predchádzajúci počet synchronizačných bitových chýb, uložený pre predchádzajúce synchronizačné slovo 304. Ak áno, riadi 1314 mikroprocesor 114 anténny prepínač 106 tak, aby vybral predchádzajúci prechodný napájač ako trvalý zdroj rádiového signálu a prechádza do kroku 1316. Ak v kroku 1312 nie je súčasný počet synchronizačných bitových chýb väčší ako predchádzajúci počet synchronizačných bitových chýb uložený pre predchádzajúce synchronizačné slovo 304, potom mikroprocesor 114 kontroluje v kroku 1318, či súčasná RSSI hodnota je väčšia alebo sa rovná predchádzajúcej RSSI hodnote, uloženej pre predchádzajúce synchronizačné slovo 304. Ak áno, mikroprocesor 114 riadi 1320 anténny prepínač 106 tak, aby bol vybraný súčasný prechodný napájač ako trvalý zdroj rádiového signálu a prechádza do kroku 1316. ,,
Ak v kroku 1318 nie je súčasná RSSI hodnota väčšia alebo sa rovná predchádzajúcej RSSI hodnote, potom mikroprocesor 114 riadi 1322 anténny prepínač 106 tak, ab.y vybral predchádzajúci prechodný napájač ako trvalý zdroj rádiového signálu a prechádza do kroku 1316. V kroku 1316 mikroprocesor 114 nahrádza v pamäte 120 typu RAM predchádzajúce hodnoty pre prechodný napájač, počet synchronizačných bitových chýb a RSSI tak, že predchádzajúce hodnoty sú nahradzované zodpovedajúcimi súčasnými hodnotami. Potom sa prechádza do hlavného programu 400 v kroku 412. Prvky mikroprogramového vybavenia, riadiace vyhodnocovací podprogram 1300 synchronizačného slova podľa tretieho alternatívneho uskutočnenia predkladaného vynálezu, obsahujú prvky 1, 2, 3, 6, 7 a 12 mikroprogramového vybavenia diagramu 1200 firmware.
Vyhodnocovací podprogram 1300 synchronizačného slova podľa tretieho alternatívneho uskutočnenia vynálezu ponúka výhodu určenia a porovnania počtu bitových chýb pre v podstate dvojnásobný počet bitov ako bitov overovaných vo vyhodnocovacom podprograme 600 synchronizačného slova, a tak robí porovnávanie trochu viac odolné proti nesprávnemu anténnemu výberu, vyplývajúcemu z izolovaného šumového zhluku. Vyhodnocovací podprogram 1300 synchronizačného slova ale vykonáva svoj výber založený na chybách, počítaných na dlhší časový interval, a tak možno menej spoľahlivý v predpovedi lepšieho anténneho napájania v meniacom sa mnohocestnom prostredí ako vyhodnocovací podprogram 600 synchronizačného slova.
Diagram 1400 firmware pre pamäť 118 typu ROM na obr. 14 ukazuje v nej naprogramované prvky mikroprogramového vybavenia, určené na riadenie prijímača 100 dátovej komunikácie v súlade so štvrtým alternatívnym vyhotovením predkladaného vynálezu. Základný rozdiel medzi diagramom 1400 firmware a diagramom 200 firmware vý7
SK 281245 Β6 hodného vyhotovenia uvádzaného vynálezu je, že diagram 1400 firmware nahrádza prvky 10 a 11 mikroprogramového vybavenia diagramu 200 firmware prvkom 8 viacpriechodový výber prechodného zdroja a prvkom 9 viacpriechodový výber trvalého zdroja. Činnosť štvrtého alternatívneho vyhotovenia, ktorá je odlišná od činnosti výhodného vyhotovenia, je opísaná nižšie.
Vývojový diagram vyhodnocovacieho podprogramu 1500 synchronizačného slova na obr. 15 a 16 zahŕňajúci spôsob výberového príjmu v prijímači 100 dátovej komunikácie v súlade so štvrtým alternatívnym vyhotovením vynálezu, začína tým, že mikroprocesor 114 zisťuje 1502, či čitač priechodov P je medzi jednotkou a vopred určeným párnym limitom PMAX počtu priechodov. Ak nie, mikroprocesor 114 nastaví 1504 P rovnajúce sa jednej a riadi 1506 anténny prepínač 106 tak, aby bol vybraný prvý anténny napájač 102 ako prechodný zdroj rádiového signálu počas prenosu synchronizačného slova 304. Potom sa prechádza do kroku 1512.
Ak na druhej strane, v kroku 1502 je hodnota P medzi jednotkou a PMAX, potom mikroprocesor 114 zisťuje 1508, či predchádzajúci anténny napájač 102,104, použitý počas prenosu predchádzajúceho synchronizačného slova 304, bezprostredne predchádzajúceho súčasné synchronizačné slovo 304, bol prvý anténny napájač 102. Ak nie, mikroprocesor 114 riadi 1506 anténny prepínač 106 tak, aby bol vybraný prvý anténny napájač ako prechodný zdroj, načo sa prechádza do kroku 1512. Ak v kroku 1508 bol predchádzajúci anténny napájač 102, 104 prvý anténny napájač 102, potom mikroprocesor 114 riadi 1510 anténny prepínač 106 tak, aby vybral druhý anténny napájač 104 ako prechodný zdroj, potom sa prechádza do kroku 1512. V kroku 1512 mikroprocesor 114 monitoruje synchronizačné slovo 304 s cieľom získať súčasný počet synchronizačných bitových chýb pre súčasné synchronizačné slovo 304. Potom mikroprocesor 114 monitoruje 1514 RSSI prvok 1185 a číta súčasnú RSSI hodnotou. Ďalej mikroprocesor 114 uloží 1516 tento súčasný počet synchronizačných bitových chýb a súčasnú RSSI hodnotu do pamäťových miest v pamäti 120 typu RAM, určených na tento počet synchronizačných bitových chýb a súčasnú RSSI hodnotu, zodpovedajúcu P-tému priechodu. Potom mikroprocesor 114 zvýši 1518 hodnotu P o jednotku a uloží výslednú novú hodnotu do pamäte 120 typu RAM. Ďalej mikroprocesor 114 zisťuje 1520, či teraz P prekračuje PMAX. Ak nie, mikroprocesor 114 zachová 1521 použitie predtým vybraného anténneho napájača 102,104 ako trvalého zdroja pre informačnú dávku 306 po skončení súčasného synchronizačného slova 304 a potom sa prechádza späť 1522 do hlavného programu 400 v kroku 412 (obr. 4).
Pokiaľ namiesto toho v kroku 1520 mikroprocesor 114 určí, že P teraz prekračuje PMAX, potom mikroprocesor 114 počíta 1524 prvý počet synchronizačných bitových chýb ako súčet počtov tých synchronizačných bitových chýb, uložených v pamäťových miestach v pamäti 120 typu RAM, určených pre počty synchronizačných bitových chýb zodpovedajúce nepárnym hodnotám P. Ďalej mikroprocesor 114 počíta 1526 druhý počet synchronizačných bitových chýb ako súčet počtov týchto synchronizačných bitových chýb uložených v pamäťových miestach v pamäti 120 typu RAM, určených pre počty synchronizačných bitových chýb zodpovedajúce párnym hodnotám P. Potom mikroprocesor 114 počíta 1528 prvú silu synchronizačného signálu ako priemer RSSI hodnôt uložených v pamäťových miestach v pamäti 120 typu RAM, určených pre RSSI hodnoty zodpovedajúce nepárnym hodnotám P. Ďalej mikroprocesor 114 počíta 1530 druhú silu synchronizačného sig nálu ako priemer RSSI hodnôt uložených v pamäťových miestach v pamäti 120 typu RAM určených pre RSSI hodnoty zodpovedajúce párnym hodnotám P. Potom sa prechádza do kroku 1614 (obr. 16).
V kroku 1614 mikroprocesor 114 zisťuje, či je prvý počet synchronizačných bitových chýb menši ako druhý počet synchronizačných bitových chýb. Ak áno, mikroprocesor 114 riadi 1616 anténny prepínač 106 tak, aby bol vybraný prvý anténny napájač 102 ako trvalý zdroj rádiového signálu a potom sa vracia 1628 do hlavného programu 400 v kroku 412 (obr. 4). Ak v kroku 1614 nie je prvý počet synchronizačných bitových chýb menší ako druhý počet synchronizačných bitových chýb, mikroprocesor 114 kontroluje, či je prvý počet synchronizačných bitových chýb väčší ako druhý počet synchronizačných bitových chýb. Ak áno, mikroprocesor 114 riadi 1620 anténny prepínač 106 tak, aby vybral druhý anténny napájač 104 ako trvalý zdroj rádiového signálu a potom sa vracia 1618 do hlavného programu 400 v kroku 412 (obr. 4).
Ak však v kroku 1618 mikroprocesor 114 určí, že prvý počet synchronizačných bitových chýb nie je väčší ako druhý, to znamená, že sú si rovné, potom sa prechádza do kroku 1622, kde mikroprocesor 114 zisťuje, či sila prvého synchronizačného signálu je väčšia alebo sa rovná sile druhého synchronizačného signálu. Ak áno, mikroprocesor 114 riadi 1624 anténny prepínač 106 tak, aby vybral prvý anténny napájač 102 ako trvalý zdroj rádiového signálu a potom sa vracia 1628 do hlavného programu 400 v kroku 412 (obr. 4). Ak v kroku 1622 nie je sila prvého synchronizačného signálu väčšia alebo sa rovná sile druhého synchronizačného signálu, potom mikroprocesor 114 riadi 1626 anténny prepínač 106 tak, aby vybral ako trvalý zdroj rádiového signálu druhý anténny napájač 104 a potom sa vracia 1628 do hlavného programu 400 kroku 412 (obr. 4). Prvky mikroprogramového vybavenia, riadiace vyhodnocovací program 1500 synchronizačného slova v súlade so štvrtým alternatívnym vyhotovením vynálezu, obsahujú prvky 1,2,3, 8,9 a 12 mikroprogramového diagramu 1400 firmware.
Podobne ako vyhodnocovací podprogram 1300 synchronizačného slova podľa tretieho alternatívneho vyhotovenia uvádzaného vynálezu, vyhodnocovací podprogram 1500 synchronizačného slova podľa štvrtého alternatívneho vyhotovenia vynálezu ponúka výhodu určenia a porovnania počtov bitových chýb pre podstatne viac bitov ako bolo preverené vo vyhodnocovacom podprograme 600 synchronizačného slova, a tak robí porovnanie podstatne viac odolným proti nesprávnemu anténnemu výberu vyplývajúcemu z izolovaného šumového zhluku. Vyhodnocovací podprogram 1500 synchronizačného slova má ale výber založený na bitových chybách počítaných pre podstatne dlhší (a vopred programovateľný) časový interval, a tak možno menej spoľahlivý ako vyhodnocovací podprogram 600 synchronizačného slova v predpovedi lepšieho anténneho napájania v rýchlo sa meniacom mnohocestnom prostredí. Príkladom aplikácie, v ktorej môže vyhodnocovací podprogram 1500 synchronizačného slova veľmi dobre pracovať, je satelitný prenos s pomaly sa meniacim viaccestným prostredím, napríklad niekoľko sekúnd medzi zmenami v lepšom anténnom napájači. Vyhodnocovací podprogram 1500 synchronizačného slova môže mať ešte lepší výber pre takúto aplikáciu, pokiaľ spoločným zdrojom rušenia v aplikácii sú krátke šumové zhluky, napríklad jedna milisekunda alebo menej. Účinok takýchto šumových zhlukov by bol spriemerovaný cez podstatne dlhší časový interval pre počítanie bitových chýb, čo by viedlo k výberu anténneho napájania, ktoré má lepšie dlhodobé vlastnosti.
SK 281245 Βύ
Uvedený vynález teda zahŕňa spôsob a zariadenie na vybudovanie prijímača na výberový príjem, majúceho z hľadiska nákladov a výkonu výhody jedného prijímača s prepínanou anténou, ale ktorý môže nepretržite vyberať anténny napájač majúci silnejší signál. Uvádzaný vynálezu taktiež zaisťuje flexibilitu v spôsobe, akým je vykonávané rozhodnutie, týkajúce sa výberu anténneho napájača. Súčasne predkladaný vynález dovoľuje prispôsobenie prijímača na výberový príjem zákazníkovi s účelom optimalizácie výberu anténneho napájača pre špecifické mnohocestné prostredie.
Priemyselná využiteľnosť
Uvedený vynález možno využiť predovšetkým v rádiových komunikačných zariadeniach pracujúcich na princípe prepínaného výberového príjmu.

Claims (8)

  1. PATENTOVÉ NÁROKY
    1. Spôsob výberového príjmu rádiového signálu v prijímači dátovej komunikácie obsahujúcom prvý a druhý anténny napájač, ktoré majú podstatne zníženú koreláciu citlivostí na rádiový signál, kde tento rádiový signál obsahuje najmenej jednu informačnú dávku, ktorá má vopred určený čas trvania a predchádza ju vopred určená bitová kombinácia, vyznačujúci sa tým, že sa v priebehu prenosu vopred určenej bitovej kombinácie vyberie prvý anténny napájač alebo druhý anténny napájač ako prechodný zdroj rádiového signálu, potom sa monitoruje rádiový signál prijatý z vybraného prechodného zdroja, čím sa získajú dáta z tejto kombinácie, pre ktoré sa určí najmenej jeden počet bitových chýb, v ozve na takto určený najmenej jeden počet bitových chýb sa pri ukončení vopred určenej bitovej kombinácie vyberie prvý alebo druhý anténny napájač ako trvalý zdroj rádiového signálu a počas prenosu prvej časti vopred určenej bitovej kombinácie sa meria prvá sila signálu rádiového signálu z prvého anténneho napájača a počas prenosu druhej časti vopred určenej bitovej kombinácie sa meria druhá sila signálu rádiového signálu z druhého anténneho napájača, načo, ak sa určí ich porovnaním, že existuje rozpor medzi silou signálu a anténnym napájačom vybraným ako trvalý zdroj v ozve na to, že prvá sila signálu je väčšia ako druhá sila signálu, keď bol ako trvalý zdroj vybraný druhý anténny napájač, a rovnako v ozve na to, že druhá sila signálu je väčšia ako prvá sila signálu, keď bol ako trvalý zdroj vybraný prvý anténny napájač, potom zostáva po vopred určený čas trvania dávky výber trvalého zdroja zachovaný a v prípade, ak sa určí ich porovnaním, že neexistuje rozpor medzi silou signálu a anténnym napájačom vybraným ako trvalý zdroj v ozve na to, že prvá sila signálu je väčšia ako druhá sila signálu, keď bol ako trvalý zdroj vybraný prvý anténny napájač a rovnako v ozve na to, že druhá sila signálu je väčšia ako prvá sila signálu, keď bol ako trvalý zdroj vybraný druhý anténny napájač, dochádza k periodickému opätovnému vyberaniu trvalého zdroja po vopred určený čas trvania dávky.
  2. 2. Spôsob podľa nároku 1, vyznačujúci sa t ý m , že výber prvého anténneho napájača ako prechodného zdroja sa vykonáva počas prenosu prvej časti vopred určenej bitovej kombinácie a výber druhého anténneho napájača ako prechodného zdroja sa vykonáva počas prenosu druhej časti vopred určenej bitovej kombinácie, a určenie prvého počtu bitových chýb pre dáta získané tým, že sa monitoruje rádiový signál z prvého anténneho napájača vy braného ako prechodný zdroj, sa vykonáva počas prenosu prvej časti vopred určenej bitovej kombinácie a určenie druhého počtu bitových chýb pre dáta získané tým, že sa monitoruje rádiový signál z druhého anténneho napájača vybraného ako prechodný zdroj, sa vykonáva počas prenosu druhej časti vopred určenej bitovej kombinácie, a výber trvalého zdroja sa vykonáva tak, že pokiaľ je prvý počet bitových chýb menší ako druhý počet bitových chýb, vyberie sa ako trvalý zdroj prvý anténny napájač a pokiaľ je prvý počet bitových chýb väčší ako druhý počet bitových chýb, vyberie sa ako trvalý zdroj druhý anténny napájač, načo po zmeraní prvej sily signálu rádiového signálu z prvého anténneho napájača počas prvej časti vopred určenej bitovej kombinácie a zmeraní druhej sily signálu rádiového signálu z druhého anténneho napájača počas druhej časti vopred určenej bitovej kombinácie sa vyberie ako trvalý zdroj buď prvý anténny napájač, a to v prípade, ak sú si rovné prvý a druhý počet bitových chýb a prvá sila signálu je väčšia alebo sa rovná druhej sile signálu alebo druhý anténny napájač, a to v prípade, ak sú si rovné prvý a druhý počet bitových chýb a prvá sila signálu je menšia ako druhá sila signálu.
  3. 3. Spôsob podľa nároku 1, vyznačujúci sa t ý m , že dáta obsahujú preambulu a počas počiatočného zachytenia rádiového signálu sa prvá sila signálu rádiového signálu z prvého anténneho napájača meria počas prenosu prvej časti preambuly a druhá sila signálu rádiového signálu z druhého anténneho napájača sa meria počas prenosu druhej časti preambuly, pričom ako trvalý zdroj sa vyberie prvý anténny napájač, ak je prvá sila signálu väčšia alebo sa rovná druhej sile signálu alebo druhý anténny napájač, ak je prvá sila signálu menšia ako druhá sila signálu.
  4. 4. Spôsob podľa nároku 3, vyznačujúci sía t ý m , že monitorovanie sily signálu rádiového signálu-sa vykonáva počas tretej časti preambuly a ako trvalý zdroj?sa vyberie druhý anténny napájač ako ozva na to, že monitorovaná sila signálu klesla pod vopred určenú prahovú úroveň, keď je súčasne vybraný prvý anténny napájač ako trvalý zdroj alebo sa ako trvalý zdroj vyberie prvý anténny napájač ako ozva na to, že sila monitorovaného signálu klesla pod túto vopred určenú prahovú úroveň, keď je súčasne vybraný druhý anténny napájač ako trvalý zdroj. ?
  5. 5. Spôsob výberového príjmu v prijímači dátovej komunikácie obsahujúcom prvý a druhý anténny napájač, ktoré majú podstatne zníženú koreláciu citlivostí na rádiový signál, kde tento rádiový signál obsahuje dáta vrátane najmenej jednej informačnej dávky, ktorá má vopred určený čas trvania a predchádza ju vopred určená bitová kombinácia, vyznačujúci sa tým, že sa počas prenosu prvej časti vopred určenej bitovej kombinácie vyberie prvý anténny napájač ako prechodný zdroj rádiového signálu, počas prenosu druhej časti vopred určenej bitovej kombinácie sa ako prechodný zdroj rádiového signálu vyberie druhý anténny napájač, potom sa počas prenosu vopred určenej bitovej kombinácie monitoruje rádiový signál prijatý z vybraného prechodného zdroja, čím sa získajú dáta z tejto kombinácie a určí sa prvý počet bitových chýb pre dáta získané v kroku určenia aspoň jednej bitovej chyby počas prenosu prvej časti vopred určenej bitovej kombinácie z prvého anténneho napájača vybraného ako prechodný zdroj rádiového signálu a určí sa druhý počet bitových chýb pre dáta získané v kroku určenia aspoň jednej bitovej chyby počas prenosu druhej časti vopred určenej bitovej kombinácie z druhého anténneho napájača vybraného ako prechodný zdroj rádiového signálu, po skončení vopred určenej bitovej kombinácie sa ako trvalý zdroj rádiového signálu vyberie prvý anténny napájač, ak je prvý počet bito9
    SK 281245 Β6 vých chýb menší ako druhý počet bitových chýb a druhý anténny napájač sa vyberie ako trvalý zdroj rádiového signálu, ak je prvý počet bitových chýb väčší ako druhý počet bitových chýb, zmeria sa sila signálu rádiového signálu počas vopred určený čas trvania dávky a ako trvalý zdroj rádiového signálu sa vyberie druhý anténny napájač ako ozva na to, že zmeraná sila signálu poklesla pod vopred určenú prahovú úroveň, keď je súčasne ako trvalý zdroj vybraný prvý anténny napájač alebo prvý anténny napájač ako ozva na to, že zmeraná sila signálu klesla pod vopred určenú prahovú úroveň, keď je súčasne ako trvalý zdroj vybraný druhý anténny napájač.
  6. 6. Prijímač (100) dátovej komunikácie na zaistenie výberového príjmu rádiového signálu pri vykonávaní spôsobu podľa nároku 1 až 5, vyznačujúci sa t ý m , že prijímač (100) dátovej komunikácie pozostáva z prvého a druhého anténneho napájača (102, 104), ktoré majú podstatne zníženú koreláciu citlivostí na rádiový signál, z anténneho prepínača (106) spojeného s prvým a druhým anténnym napájačom (102, 104), z prijímača (110) spojeného s anténnym prepínačom (106), z indikačného prvku (115) sily prijatého signálu spojeného s prijímačom (110) a z procesoru (114, 118), spojeného s prijímačom (110), a s anténnym prepínačom (106), kde procesor (114, 118) zahŕňa prvok (1) riadenia anténneho prepínača, spojený s anténnym prepínačom (106), prvok (2) počítania synchronizačných bitových chýb, spojený s prvkom (1) riadenia anténneho prepínača, prvok (3) výberu trvalého zdroja po skončení synchronizácie, spojený s prvkom (2) počítania synchronizačných bitových chýb, prvok (10) výberu prechodného zdroja prvej - druhej časti, spojený s prvkom (1) riadenia anténneho prepínača, prvok (11) výberu trvalého zdroja podľa synchronizačných bitových chýb, spojený s prvkom (10) výberu prechodného zdroja prvej - druhej časti a prvok (12) výberu podľa sily signálu pri rovnakých počtoch bitových chýb, spojený s indikačným prvkom (115) sily prijatého signálu.
  7. 7. Prijímač (100) dátovej komunikácie podľa nároku 6, vyznačujúci sa tým, že procesor (114, 118) ďalej obsahuje prvok (13) sily signálu prvej - druhej preambuly, spojený s indikačným prvkom (115) sily prijatého signálu a prvok (14) výberu trvalého zdroja podľa sily signálu prvej - druhej preambuly, spojený s prvkom (13) sily signálu prvej - druhej preambuly.
  8. 8. Prijímač (100) dátovej komunikácie podľa nároku 6, vyznačujúci sa tým, že procesor (114, 118) ďalej zahŕňa prvok (16) počtu bitových chýb preambuly, spojený s prijímačom (110) a s anténnym prepínačom (106), prvok (17) výberu trvalého zdroja podľa počtu bitových chýb preambuly, spojený s prvkom (16) počtu bitových chýb preambuly a prvok (18) výberu podľa priebežnej chybovosti preambuly, spojený s prijímačom (110).
SK820-95A 1992-12-21 1993-12-06 Spôsob výberového príjmu rádiového signálu v prijímači dátovej komunikácie a prijímač na jeho vykonávanie SK281245B6 (sk)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US07/993,761 US5446922A (en) 1992-12-21 1992-12-21 Method and apparatus for switched diversity reception of a radio signal
PCT/US1993/011777 WO1994015411A1 (en) 1992-12-21 1993-12-06 Method and apparatus for switched diversity reception of a radio signal

Publications (2)

Publication Number Publication Date
SK82095A3 SK82095A3 (en) 1997-09-10
SK281245B6 true SK281245B6 (sk) 2001-01-18

Family

ID=25539902

Family Applications (1)

Application Number Title Priority Date Filing Date
SK820-95A SK281245B6 (sk) 1992-12-21 1993-12-06 Spôsob výberového príjmu rádiového signálu v prijímači dátovej komunikácie a prijímač na jeho vykonávanie

Country Status (18)

Country Link
US (1) US5446922A (sk)
EP (1) EP0676103A4 (sk)
JP (1) JP3039992B2 (sk)
KR (1) KR0150333B1 (sk)
CN (1) CN1064202C (sk)
AU (1) AU669258B2 (sk)
BG (1) BG61630B1 (sk)
BR (1) BR9307792A (sk)
CA (1) CA2152629C (sk)
CZ (1) CZ284263B6 (sk)
FI (1) FI953055A (sk)
HU (1) HU216674B (sk)
NO (1) NO952380L (sk)
PL (1) PL174139B1 (sk)
RU (1) RU2152687C1 (sk)
SK (1) SK281245B6 (sk)
TW (1) TW236063B (sk)
WO (1) WO1994015411A1 (sk)

Families Citing this family (53)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE9402493L (sv) * 1994-07-15 1996-01-16 Ericsson Telefon Ab L M Metod i en diversitetsmottagare
WO1996008089A1 (en) * 1994-09-02 1996-03-14 Nokia Telecommunications Oy A method for improving connection quality in a cellular radio system and a receiver unit
EP0728372A1 (en) * 1994-09-14 1996-08-28 Koninklijke Philips Electronics N.V. A radio transmission system and a radio apparatus for use in such a system
US6895253B1 (en) * 1995-03-14 2005-05-17 Lucent Technologies Inc. Wireless indoor communications using antenna arrays
US5742646A (en) * 1995-05-05 1998-04-21 Harris Corporation Method of selecting and switching signal paths in a digital communication system
US6738364B1 (en) * 1996-01-31 2004-05-18 Nokia Mobile Phones Limited Radio receivers and methods of operation
US5692019A (en) * 1996-06-17 1997-11-25 Motorola, Inc. Communication device having antenna switch diversity, and method therefor
CA2188845A1 (en) * 1996-10-25 1998-04-25 Stephen Ross Todd Selection of an antenna operating in diversity
JP3286189B2 (ja) 1996-11-14 2002-05-27 松下電器産業株式会社 アルゴリズムダイバーシチを用いた受信装置
US5960046A (en) * 1996-12-03 1999-09-28 Northern Telecom Limited Preamble based selection diversity in a time division multiple access radio system
US6032033A (en) * 1996-12-03 2000-02-29 Nortel Networks Corporation Preamble based selection diversity in a time division multiple access radio system using digital demodulation
US6292516B1 (en) * 1997-02-13 2001-09-18 Cisco Technology, Inc. Communication system using packets stuffed with test words for evaluating data reception characteristics while providing increased data throughput
US5913177A (en) * 1997-03-31 1999-06-15 Radio Frequency Systems, Inc. Traffic distribution analysis in a land mobile radio system
US6085076A (en) * 1997-04-07 2000-07-04 Omnipoint Corporation Antenna diversity for wireless communication system
JPH118577A (ja) * 1997-06-17 1999-01-12 Saitama Nippon Denki Kk 無線機
US6138012A (en) * 1997-08-04 2000-10-24 Motorola, Inc. Method and apparatus for reducing signal blocking in a satellite communication system
US6079367A (en) * 1997-10-10 2000-06-27 Dogwatch, Inc. Animal training apparatus and method
US6483884B1 (en) * 1997-12-30 2002-11-19 Ericsson Inc. Antenna diversity switching system for TDMA-based telephones
US5952963A (en) * 1997-12-30 1999-09-14 Ericsson Inc. Advanced antenna diversity mechanism
WO1999034534A1 (en) * 1997-12-30 1999-07-08 Ericsson, Inc. A unified antenna diversity switching system for tdma-based telephones
US6563858B1 (en) 1998-01-16 2003-05-13 Intersil Americas Inc. Method of performing antenna diversity in spread spectrum in wireless local area network
JP2001522578A (ja) * 1998-02-27 2001-11-13 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ アンテナ利得ダイバーシチ
US5999138A (en) * 1998-03-30 1999-12-07 Ponce De Leon; Lorenzo A. Low power switched diversity antenna system
US6330458B1 (en) * 1998-08-31 2001-12-11 Lucent Technologies Inc. Intelligent antenna sub-sector switching for time slotted systems
JP3667549B2 (ja) * 1999-03-29 2005-07-06 日本電気株式会社 ダイバーシティ受信装置
US6549774B1 (en) * 1999-11-04 2003-04-15 Xm Satellite Radio Inc. Digital audio service satellite receiver having switchable operating modes for stationary or mobile use
ATE230904T1 (de) 1999-11-30 2003-01-15 Fraunhofer Ges Forschung Dect-sende/empfangs-endgerät und verfahren zum kommunizieren zwischen einem dect-sende/empfangs- endgerät und einer dect-basisstation
DE19957595C2 (de) * 1999-11-30 2002-01-31 Fraunhofer Ges Forschung DECT-Sende/Empfangs-Endgerät und Verfahren zum Kommunizieren zwischen einem DECT-Sende/Empfangs-Endgerät und einer DECT-Basisstation
US7164704B1 (en) * 1999-12-09 2007-01-16 Texas Instruments Incorporated Beam forming for transmit using bluetooth modified hopping sequences (BFTBMH)
US7274759B2 (en) * 2001-12-21 2007-09-25 Koninklijke Philips Electronics N.V. Antenna switching based on a preamble MSE metric
US6657595B1 (en) 2002-05-09 2003-12-02 Motorola, Inc. Sensor-driven adaptive counterpoise antenna system
JP3952404B2 (ja) * 2003-05-19 2007-08-01 ソニー株式会社 受信装置
TWI288537B (en) * 2003-06-20 2007-10-11 Realtek Semiconductor Corp Automatic gain control and antenna diversity method of wireless communication system
US7359692B2 (en) * 2003-06-30 2008-04-15 Zarbana Digital Fund, Llc Method of and device for antennae diversity switching
JP4178096B2 (ja) * 2003-11-12 2008-11-12 京セラ株式会社 無線基地局
JP2005151369A (ja) * 2003-11-19 2005-06-09 Nec Corp アンテナ選択システム及びその方法並びにそれを用いた無線通信装置
JP4323381B2 (ja) * 2004-06-03 2009-09-02 Okiセミコンダクタ株式会社 無線受信装置
CN100397305C (zh) * 2004-06-24 2008-06-25 光宝科技股份有限公司 无线传输模块及其方法及应用该模块/方法的装置
US20060286941A1 (en) * 2005-06-17 2006-12-21 Tropos Networks Selection of antenna patterns
US7590399B2 (en) * 2005-08-11 2009-09-15 Delphi Technologies, Inc. Technique for reducing multipath interference in an FM receiver
CN101567996B (zh) * 2005-08-24 2011-05-18 汤姆森特许公司 提供频道历史的方法和装置
US8107517B2 (en) * 2005-12-09 2012-01-31 Qualcomm Incorporated Average-tap energy based thresholding for channel estimation in multi antenna systems
EP2296294B1 (en) * 2006-10-09 2013-01-09 Sony Deutschland Gmbh Method and devices for transmitting and receiving signals in a wireless communication system with a special frame structure
US20080150712A1 (en) * 2006-12-21 2008-06-26 Ford Global Technologies, Llc Tire pressure monitoring (tpm) and remote keyless entry (rke) system
RU2457429C2 (ru) * 2008-02-13 2012-07-27 Селекс Системи Интеграти С.П.А. Радиоустройство для беспроводной сети
TWI416328B (zh) * 2008-04-29 2013-11-21 Novatek Microelectronics Corp 用於一多媒體裝置控制音頻資料來源的方法及其相關裝置
US8467743B2 (en) * 2009-03-27 2013-06-18 Hewlett-Packard Development Company, L.P. Multi-antenna reception scheme
US20110025464A1 (en) * 2009-07-30 2011-02-03 Awarepoint Corporation Antenna Diversity For Wireless Tracking System And Method
KR20200098821A (ko) * 2019-02-13 2020-08-21 정애숙 핫픽스 자석의 제조방법
US10666345B1 (en) * 2019-04-10 2020-05-26 Apple Inc. Packet detection using multiple antennas
US11201398B2 (en) 2019-10-28 2021-12-14 Nanning Fugui Precision Industrial Co., Ltd. Antenna device and method for determining radiation pattern
KR102444099B1 (ko) * 2019-12-10 2022-09-15 주식회사 한화 이중 안테나를 포함하는 발파 시스템용 전자식 뇌관 장치 및 이를 이용한 발파 시스템
US11385037B2 (en) 2019-12-10 2022-07-12 Hanwha Corporation Electronic detonation device with dual antenna for blasting system and blasting system using same

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4549311A (en) * 1982-08-03 1985-10-22 Motorola, Inc. Method and apparatus for measuring the strength of a radio signal frequency
US4499606A (en) * 1982-12-27 1985-02-12 Sri International Reception enhancement in mobile FM broadcast receivers and the like
US4513412A (en) * 1983-04-25 1985-04-23 At&T Bell Laboratories Time division adaptive retransmission technique for portable radio telephones
US4584709A (en) * 1983-07-06 1986-04-22 Motorola, Inc. Homotropic antenna system for portable radio
US4742568A (en) * 1985-06-10 1988-05-03 Nec Corporation Receiver for antenna switching diversity systems
JPH0626320B2 (ja) * 1986-04-09 1994-04-06 日本電気株式会社 無線送受信装置
US4710945A (en) * 1986-04-30 1987-12-01 Motorola, Inc. Signal selection by statistical comparison
JPH0779299B2 (ja) * 1986-08-30 1995-08-23 日本電気株式会社 携帯無線機
US4851820A (en) * 1987-10-30 1989-07-25 Fernandez Emilio A Paging device having a switch actuated signal strength detector
JPH01246904A (ja) * 1988-03-28 1989-10-02 Kokusai Electric Co Ltd 小形アンテナ
US5144296A (en) * 1990-09-07 1992-09-01 Motorola, Inc. Adaptive battery saving controller with signal quality detecting means

Also Published As

Publication number Publication date
EP0676103A4 (en) 2000-02-23
CZ284263B6 (cs) 1998-10-14
EP0676103A1 (en) 1995-10-11
AU669258B2 (en) 1996-05-30
HU9501746D0 (en) 1995-08-28
HU216674B (hu) 1999-08-30
BG61630B1 (bg) 1998-01-30
RU2152687C1 (ru) 2000-07-10
NO952380L (no) 1995-08-15
PL309391A1 (en) 1995-10-02
NO952380D0 (no) 1995-06-15
CZ163095A3 (en) 1995-12-13
CA2152629C (en) 1998-07-21
KR950704867A (ko) 1995-11-20
SK82095A3 (en) 1997-09-10
CN1064202C (zh) 2001-04-04
CA2152629A1 (en) 1994-07-07
BR9307792A (pt) 1995-11-21
TW236063B (sk) 1994-12-11
JP3039992B2 (ja) 2000-05-08
FI953055A0 (fi) 1995-06-20
CN1091561A (zh) 1994-08-31
US5446922A (en) 1995-08-29
PL174139B1 (pl) 1998-06-30
KR0150333B1 (ko) 1998-11-02
WO1994015411A1 (en) 1994-07-07
BG99793A (bg) 1996-04-30
JPH08505020A (ja) 1996-05-28
FI953055A (fi) 1995-08-18
AU5739894A (en) 1994-07-19
HUT71649A (en) 1996-01-29

Similar Documents

Publication Publication Date Title
SK281245B6 (sk) Spôsob výberového príjmu rádiového signálu v prijímači dátovej komunikácie a prijímač na jeho vykonávanie
US5530926A (en) Method for operating a switched diversity RF receiver
US7035612B2 (en) Antenna diversity communications device
AU615305B2 (en) High bit rate communications system for overcoming multipath
US6571083B1 (en) Method and apparatus for automatic simulcast correction for a correlation detector
US5661762A (en) Multiple antenna home base for digital cordless telephones
US7221963B2 (en) Antenna selection diversity apparatus and reception method
US20080107163A1 (en) Transfer Rate Measurements
US7627301B2 (en) Spatial diversity receiving device and input channel switching method
RU2001104895A (ru) Система и способ для уменьшения частоты пропадания вызовов в многолучевой системе связи
US6188879B1 (en) System and method of testing overall and individual antennas of a switched space diversity receiver
US20010026150A1 (en) Method and apparatus for measuring bit rates in digital communication systems
US20080108358A1 (en) Interference mitigation and recovery
JP3271233B2 (ja) ダイバーシチ方法
US20050215214A1 (en) Method and system for antenna selection diversity with dynamic gain control
EP1143756A1 (en) Mobile communication terminal and handover control method
JP5313818B2 (ja) 無線通信システム
JPH056811B2 (sk)
JPH08149059A (ja) ダイバーシチ制御回路
JPH11220431A (ja) 最適受信周波数選択方法
JP2001203616A (ja) ダイバシティ受信方式及びダイバシティ受信装置
JP2013211929A (ja) 無線通信システム