RU2008137971A - Скоординированные операции записи по адресному каналу шины - Google Patents

Скоординированные операции записи по адресному каналу шины Download PDF

Info

Publication number
RU2008137971A
RU2008137971A RU2008137971/09A RU2008137971A RU2008137971A RU 2008137971 A RU2008137971 A RU 2008137971A RU 2008137971/09 A RU2008137971/09 A RU 2008137971/09A RU 2008137971 A RU2008137971 A RU 2008137971A RU 2008137971 A RU2008137971 A RU 2008137971A
Authority
RU
Russia
Prior art keywords
payload
channel
bus
address
slave
Prior art date
Application number
RU2008137971/09A
Other languages
English (en)
Other versions
RU2405195C2 (ru
Inventor
Ричард Джерард ХОФМАНН (US)
Ричард Джерард ХОФМАНН
Теренс Дж. ЛОМАН (US)
Теренс Дж. ЛОМАН
Original Assignee
Квэлкомм Инкорпорейтед (US)
Квэлкомм Инкорпорейтед
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Квэлкомм Инкорпорейтед (US), Квэлкомм Инкорпорейтед filed Critical Квэлкомм Инкорпорейтед (US)
Publication of RU2008137971A publication Critical patent/RU2008137971A/ru
Application granted granted Critical
Publication of RU2405195C2 publication Critical patent/RU2405195C2/ru

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4234Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
    • G06F13/4243Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus with synchronous protocol
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4265Bus transfer protocol, e.g. handshake; Synchronisation on a point to point bus
    • G06F13/4273Bus transfer protocol, e.g. handshake; Synchronisation on a point to point bus using a clocked protocol

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Bus Control (AREA)
  • Information Transfer Systems (AREA)
  • Communication Control (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

1. Система обработки данных, содержащая: ! приемное устройство; ! шину, имеющую первый, второй и третий каналы; и ! передающее устройство, конфигурированное, чтобы адресовать приемное устройство на первом канале и считывать полезную нагрузку из приемного устройства на втором канале, причем передающее устройство дополнительно конфигурируется, чтобы записывать первую часть полезной нагрузки в приемное устройство на первом канале и вторую часть полезной нагрузки в приемное устройство на третьем канале. ! 2. Система обработки данных по п.1, в которой передающее устройство дополнительно конфигурируется, чтобы одновременно записывать первую и вторую части полезной нагрузки в приемное устройство. ! 3. Система обработки данных по п.1, в которой передающее устройство дополнительно конфигурируется, чтобы одновременно адресовать приемное устройство и записывать вторую часть полезной нагрузки в приемное устройство. ! 4. Система обработки данных по п.1, в которой передающее устройство дополнительно конфигурируется, чтобы записывать первую и вторую части полезной нагрузки на первый адрес приемного устройства, причем передающее устройство дополнительно конфигурируется, чтобы посылать второй адрес в приемное устройство на первом канале одновременно с записью второй части полезной нагрузки в приемное устройство. ! 5. Система обработки данных по п.1, в которой передающее устройство содержит первое устройство обработки, а приемное устройство содержит шинное межкомпонентное соединение, причем система обработки данных дополнительно содержит второе устройство обработки, причем шинное межкомпонентное соединение конфигуриру�

Claims (42)

1. Система обработки данных, содержащая:
приемное устройство;
шину, имеющую первый, второй и третий каналы; и
передающее устройство, конфигурированное, чтобы адресовать приемное устройство на первом канале и считывать полезную нагрузку из приемного устройства на втором канале, причем передающее устройство дополнительно конфигурируется, чтобы записывать первую часть полезной нагрузки в приемное устройство на первом канале и вторую часть полезной нагрузки в приемное устройство на третьем канале.
2. Система обработки данных по п.1, в которой передающее устройство дополнительно конфигурируется, чтобы одновременно записывать первую и вторую части полезной нагрузки в приемное устройство.
3. Система обработки данных по п.1, в которой передающее устройство дополнительно конфигурируется, чтобы одновременно адресовать приемное устройство и записывать вторую часть полезной нагрузки в приемное устройство.
4. Система обработки данных по п.1, в которой передающее устройство дополнительно конфигурируется, чтобы записывать первую и вторую части полезной нагрузки на первый адрес приемного устройства, причем передающее устройство дополнительно конфигурируется, чтобы посылать второй адрес в приемное устройство на первом канале одновременно с записью второй части полезной нагрузки в приемное устройство.
5. Система обработки данных по п.1, в которой передающее устройство содержит первое устройство обработки, а приемное устройство содержит шинное межкомпонентное соединение, причем система обработки данных дополнительно содержит второе устройство обработки, причем шинное межкомпонентное соединение конфигурируется, чтобы соединять первое и второе устройства обработки с совместно используемым ресурсом, и в которой первое устройство обработки дополнительно конфигурируется, чтобы записывать первую и вторую части полезной нагрузки на шинное межкомпонентное соединение в ответ на отслеживаемый адрес из второго устройства обработки.
6. Система обработки данных по п.1, в которой шина дополнительно содержит четвертый канал, причем передающее устройство дополнительно конфигурируется, чтобы адресовать приемное устройство на первом канале для операций записи, и адресовать приемное устройство на четвертом канале для операций считывания, и в которой передающее устройство дополнительно конфигурируется, чтобы записывать третью часть полезной нагрузки в приемное устройство на четвертом канале.
7. Система обработки данных по п.6, в которой передающее устройство дополнительно конфигурируется, чтобы одновременно записывать первую, вторую и третью части полезной нагрузки в приемное устройство.
8. Система обработки данных по п.6, в которой передающее устройство дополнительно конфигурируется, чтобы записывать первую, вторую и третью части полезной нагрузки на первый адрес приемного устройства, причем передающее устройство дополнительно конфигурируется, чтобы посылать второй адрес в приемное устройство на первом канале одновременно с записью второй и третьей частей полезной нагрузки в приемное устройство.
9. Система обработки данных по п.1, в которой передающее устройство дополнительно конфигурируется, чтобы обеспечивать подачу управляющего сигнала в приемное устройство, показывающего, используется ли в настоящее время первый канал, чтобы адресовать приемное устройство, или чтобы записывать первую часть полезной нагрузки в приемное устройство.
10. Система обработки данных по п.1, в которой передающее устройство дополнительно конфигурируется, чтобы обеспечивать подачу управляющего сигнала на каждом из первого и третьего каналов в приемное устройство, причем каждый из управляющих сигналов идентифицирует часть полезной нагрузки, посылаемой на соответствующем ей канале.
11. Система обработки данных, содержащая:
приемное устройство;
шину, имеющую первый, второй и третий каналы;
средство для адресации приемного устройства на первом канале:
средство для считывания полезной нагрузки из приемного устройства на втором канале; и
средство для записи первой части полезной нагрузки в приемное устройство на первом канале и второй части полезной нагрузки в приемное устройство на третьем канале.
12. Способ обмена информацией между передающим устройством и приемным устройством по шине, причем шина содержит первый, второй и третий каналы, при этом способ содержит:
адресацию приемного устройства на первом канале;
считывание полезной нагрузки из приемного устройства на втором канале; и
запись первой части полезной нагрузки в приемное устройство на первом канале и второй части полезной нагрузки в приемное устройство на третьем канале.
13. Способ по п.12, в котором первая и вторая части полезной нагрузки одновременно записываются в приемное устройство.
14. Способ по п.12, в котором приемное устройство адресуется одновременно с записью второй части полезной нагрузки в приемное устройство.
15. Способ по п.12, в котором первая и вторая части полезной нагрузки записаны на первый адрес приемного устройства, адресация приемного устройства дополнительно содержит передачу второго адреса в приемное устройство на первом канале одновременно с записью второй части полезной нагрузки в приемное устройство.
16. Способ по п.12, в котором передающее устройство содержит первое устройство обработки, и приемное устройство содержит шинное межкомпонентное соединение, причем система обработки данных дополнительно содержит второе устройство обработки, причем шинное межкомпонентное соединение конфигурируется, чтобы соединять первое и второе устройства обработки с совместно используемым ресурсом, и в котором первая и вторая части полезной нагрузки записываются на шинное межкомпонентное соединение в ответ на отслеживаемый адрес из второго устройства обработки.
17. Способ по п.12, в котором шина дополнительно содержит четвертый канал, причем адресация приемного устройства на первом канале осуществляется для операций записи, способ, дополнительно содержащий адресацию приемного устройства на четвертом канале для операций считывания, и запись третьей части полезной нагрузки в приемное устройство на четвертом канале.
18. Способ по п.17, в котором передающее устройство дополнительно конфигурируется, чтобы одновременно записывать первую, вторую и третью части полезной нагрузки в приемное устройство.
19. Способ по п.18, в котором первая, вторая и третья части полезной нагрузки записываются на первый адрес приемного устройства, способ, дополнительно содержащий передачу второго адреса в приемное устройство на первом канале одновременно с записью второй и третьей частей полезной нагрузки в приемное устройство.
20. Способ по п.12, дополнительно содержащий обеспечение подачи управляющего сигнала в приемное устройство, показывающего, используется ли в настоящее время первый канал, чтобы адресовать приемное устройство, или чтобы записывать первую часть полезной нагрузки в приемное устройство.
21. Способ по п.12, дополнительно содержащий управляющий сигнал на каждом из первого и третьего каналов в приемное устройство, причем каждый из управляющих сигналов идентифицирует часть полезной нагрузки, посылаемой на соответствующем ей канале.
22. Устройство управления шиной, содержащее:
процессор; и
интерфейс шины, конфигурированный, чтобы сопрягать процессор с шиной, имеющей первый, второй и третий каналы, причем интерфейс шины дополнительно конфигурируется, чтобы адресовать подчиненное устройство на первом канале, принимать полезную нагрузку из подчиненного устройства на втором канале, и записывать первую часть полезной нагрузки в подчиненное устройство на первом канале и вторую часть полезной нагрузки в подчиненное устройство на третьем канале.
23. Устройство управления шиной по п.22, в котором интерфейс шины дополнительно конфигурируется, чтобы одновременно записывать первую и вторую части полезной нагрузки в подчиненное устройство.
24. Устройство управления шиной по п.22, в котором интерфейс шины дополнительно конфигурируется, чтобы одновременно адресовать подчиненное устройство и записывать вторую часть полезной нагрузки в подчиненное устройство.
25. Устройство управления шиной по п.22, в котором интерфейс шины дополнительно конфигурируется, чтобы записывать первую и вторую части полезной нагрузки на первый адрес подчиненного устройства, причем интерфейс шины дополнительно конфигурируется, чтобы посылать второй адрес в подчиненное устройство на первом канале одновременно с записью второй части полезной нагрузки в подчиненное устройство.
26. Устройство управления шиной по п.22, в котором подчиненное устройство содержит шинное межкомпонентное соединение, конфигурированное, чтобы соединять устройство управления шиной и второе устройство управления шиной с совместно используемым ресурсом, и в котором устройство управления шиной дополнительно конфигурируется, чтобы записывать первую и вторую части полезной нагрузки в шинное межкомпонентное соединение в ответ на отслеживаемый адрес из второго устройства управления шиной.
27. Устройство управления шиной по п.22, в котором шина дополнительно содержит четвертый канал, причем интерфейс шины дополнительно конфигурируется, чтобы адресовать подчиненное устройство на первом канале для операций записи, и адресовать подчиненное устройство на четвертом канале для операций считывания, и в котором интерфейс шины дополнительно конфигурируется, чтобы записывать третью часть полезной нагрузки в подчиненное устройство на четвертом канале.
28. Устройство управления шиной по п.27, в котором интерфейс шины дополнительно конфигурируется, чтобы одновременно записывать первую, вторую и третью части полезной нагрузки в подчиненное устройство.
29. Устройство управления шиной по п.27, в котором интерфейс шины дополнительно конфигурируется, чтобы записывать первую, вторую и третью части полезной нагрузки на первый адрес подчиненного устройства, причем интерфейс шины дополнительно конфигурируется, чтобы посылать второй адрес в подчиненное устройство на первом канале одновременно с записью второй или третьей части полезной нагрузки в подчиненное устройство.
30. Устройство управления шиной по п.22, в котором интерфейс шины дополнительно конфигурируется, чтобы обеспечивать подачу управляющего сигнала в подчиненное устройство, показывающего, используется ли в настоящее время первый канал, чтобы адресовать подчиненное устройство, или чтобы записывать первую часть полезной нагрузки в подчиненное устройство.
31. Устройство управления шиной по п.22, в котором интерфейс шины дополнительно конфигурируется, чтобы обеспечивать подачу управляющего сигнала на каждом из первого и третьего каналов в подчиненное устройство, причем каждый из управляющих сигналов идентифицирует часть полезной нагрузки, посылаемой на соответствующем ей канале.
32. Устройство управления шиной, содержащее:
процессор; и
средство для сопряжения процессора с шиной, имеющей первый, второй и третий каналы, причем средство для сопряжения процессора с шиной содержит средство для адресации подчиненного устройства на первом канале, средство для приема полезной нагрузки из подчиненного устройства на втором канале, и средство для записи первой части полезной нагрузки в подчиненное устройство на первом канале и второй части полезной нагрузки в подчиненное устройство на третьем канале.
33. Подчиненное устройство, содержащее:
память; и
интерфейс шины, конфигурированный, чтобы сопрягать память с шиной, имеющей первый, второй и третий каналы, причем интерфейс шины конфигурируется, чтобы принимать адрес и первую часть полезной нагрузки из устройства управления шиной на первом канале, посылать полезную нагрузку в устройство управления шиной на втором канале, и принимать вторую часть полезной нагрузки из устройства управления шиной на третьем канале.
34. Подчиненное устройство по п.33, в котором интерфейс шины дополнительно конфигурируется, чтобы одновременно принимать первую и вторую части полезной нагрузки.
35. Подчиненное устройство по п.33, в котором интерфейс шины дополнительно конфигурируется, чтобы одновременно принимать адрес и вторую часть полезной нагрузки.
36. Подчиненное устройство по п.33, в котором интерфейс шины дополнительно конфигурируется, чтобы записывать первую и вторую части полезной нагрузки на первый адрес в памяти, причем интерфейс шины дополнительно конфигурируется, чтобы принимать второй адрес на первом канале одновременно со второй частью полезной нагрузки.
37. Подчиненное устройство по п.33, в котором шина дополнительно содержит четвертый канал, причем интерфейс шины дополнительно конфигурируется, чтобы принимать адрес на первом канале для операций записи, и принимать адрес на четвертом канале для операции считывания, и в котором интерфейс шины дополнительно конфигурируется, чтобы принимать третью часть полезной нагрузки из устройства управления шиной на четвертом канале.
38. Подчиненное устройство по п.37, в котором интерфейс шины дополнительно конфигурируется, чтобы одновременно принимать первую, вторую и третью части полезной нагрузки.
39. Подчиненное устройство по п.37, в котором интерфейс шины дополнительно конфигурируется, чтобы записывать первую, вторую и третью части полезной нагрузки на первый адрес в памяти, причем интерфейс шины дополнительно конфигурируется, чтобы принимать второй адрес из устройства управления шиной на первом канале одновременно с приемом второй или третьей части полезной нагрузки.
40. Подчиненное устройство по п.33, в котором интерфейс шины дополнительно конфигурируется, чтобы принимать управляющий сигнал из устройства управления шиной, показывающий, используется ли в настоящее время первый канал, чтобы посылать адрес или первую часть полезной нагрузки.
41. Подчиненное устройство по п.33, в котором интерфейс шины дополнительно конфигурируется, чтобы принимать управляющий сигнал на каждом из первого и третьего каналов из устройства управления шиной, причем каждый из управляющих сигналов идентифицирует часть полезной нагрузки, посылаемой на соответствующем ей канале.
42. Подчиненное устройство, содержащее:
память; и
средство для сопряжения памяти с шиной, имеющей первый, второй и третий каналы, причем средство для сопряжения памяти с шиной содержит средство для приема адреса и первой части полезной нагрузки из устройства управления шиной на первом канале, средство для передачи полезной нагрузки в устройство управления шиной на втором канале, и средство для приема второй части полезной нагрузки из устройства управления шиной на третьем канале.
RU2008137971/08A 2006-02-24 2007-02-23 Скоординированные операции записи по адресному каналу шины RU2405195C2 (ru)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US77652906P 2006-02-24 2006-02-24
US60/776,529 2006-02-24
US11/468,908 US8107492B2 (en) 2006-02-24 2006-08-31 Cooperative writes over the address channel of a bus
US11/468,908 2006-08-31

Publications (2)

Publication Number Publication Date
RU2008137971A true RU2008137971A (ru) 2010-03-27
RU2405195C2 RU2405195C2 (ru) 2010-11-27

Family

ID=38123722

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2008137971/08A RU2405195C2 (ru) 2006-02-24 2007-02-23 Скоординированные операции записи по адресному каналу шины

Country Status (11)

Country Link
US (2) US8107492B2 (ru)
EP (2) EP2002345B1 (ru)
JP (1) JP5254044B2 (ru)
KR (2) KR101081301B1 (ru)
CN (1) CN104199798B (ru)
BR (1) BRPI0708189A2 (ru)
CA (1) CA2640317C (ru)
MX (1) MX2008010822A (ru)
RU (1) RU2405195C2 (ru)
TW (1) TWI341468B (ru)
WO (1) WO2007101134A1 (ru)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8108563B2 (en) 2006-02-24 2012-01-31 Qualcomm Incorporated Auxiliary writes over address channel
US8107492B2 (en) 2006-02-24 2012-01-31 Qualcomm Incorporated Cooperative writes over the address channel of a bus
WO2008013968A2 (en) 2006-07-28 2008-01-31 Vast Systems Technology Corporation Virtual processor generation model for co-simulation
US8644305B2 (en) * 2007-01-22 2014-02-04 Synopsys Inc. Method and system for modeling a bus for a system design incorporating one or more programmable processors
JP4862100B1 (ja) * 2011-03-25 2012-01-25 好一 北岸 中央演算処理装置及びマイクロコンピュータ
US8516225B2 (en) 2011-03-25 2013-08-20 Koichi Kitagishi Central processing unit and microcontroller
KR101178293B1 (ko) 2011-03-25 2012-08-29 마사미 후쿠시마 중앙 처리 장치 및 마이크로컨트롤러
US9258244B1 (en) 2013-05-01 2016-02-09 Sandia Corporation Protocol for communications in potentially noisy environments
KR102206313B1 (ko) * 2014-02-07 2021-01-22 삼성전자주식회사 시스템 인터커넥트 및 시스템 인터커넥트의 동작 방법
DE102018001574B4 (de) * 2018-02-28 2019-09-05 WAGO Verwaltungsgesellschaft mit beschränkter Haftung Master-Slave Bussystem und Verfahren zum Betrieb eines Bussystems

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3689290T2 (de) * 1985-04-22 1994-04-28 Ncr Co Verfahren zur Auswahl eines optimalen Übertragungskanals in einem Kommunikationssystem mit mehreren Stationen.
JPS62231365A (ja) 1986-04-01 1987-10-09 Mitsubishi Electric Corp 情報処理方式
SU1550524A1 (ru) 1988-06-27 1990-03-15 Предприятие П/Я А-3886 Устройство дл сопр жени процессора с внешним устройством
JPH0736166B2 (ja) 1988-06-29 1995-04-19 日本電気株式会社 データ転送方式
JPH0225958A (ja) 1988-07-15 1990-01-29 Fuji Electric Co Ltd 高速データ転送システム
RU1807493C (ru) 1991-02-04 1993-04-07 Харьковское Научно-Производственное Объединение По Системам Автоматизированного Управления Система обмена данными в вычислительной сети
US5255376A (en) 1992-01-14 1993-10-19 Sun Microsystems, Inc. Method and apparatus for supporting a dual bit length protocol for data transfers
GB2285524B (en) 1994-01-11 1998-02-04 Advanced Risc Mach Ltd Data memory and processor bus
US5544163A (en) 1994-03-08 1996-08-06 Excel, Inc. Expandable telecommunications system
JPH0830546A (ja) * 1994-07-20 1996-02-02 Nec Niigata Ltd バス制御装置
US5612742A (en) 1994-10-19 1997-03-18 Imedia Corporation Method and apparatus for encoding and formatting data representing a video program to provide multiple overlapping presentations of the video program
US6434638B1 (en) * 1994-12-09 2002-08-13 International Business Machines Corporation Arbitration protocol for peer-to-peer communication in synchronous systems
GB2304210B (en) * 1995-08-11 2000-02-16 Fujitsu Ltd Data receiving devices
US6044225A (en) * 1996-03-13 2000-03-28 Diamond Multimedia Systems, Inc. Multiple parallel digital data stream channel controller
US7002964B1 (en) * 1998-02-24 2006-02-21 Canon Kabushiki Kaisha Communication system, method for a communication system and controller for a communication system
US6292873B1 (en) * 1998-05-22 2001-09-18 Hewlett-Packard Company Dual-ported electronic random access memory that does not introduce additional wait states and that does not cause retransmission of data during shared access
US6163835A (en) * 1998-07-06 2000-12-19 Motorola, Inc. Method and apparatus for transferring data over a processor interface bus
US6151262A (en) * 1998-10-28 2000-11-21 Texas Instruments Incorporated Apparatus, system and method for control of speed of operation and power consumption of a memory
JP2000215183A (ja) 1999-01-01 2000-08-04 Seiko Epson Corp メモリポ―ト仲裁方法
US7243185B2 (en) 2004-04-05 2007-07-10 Super Talent Electronics, Inc. Flash memory system with a high-speed flash controller
CN1129071C (zh) 1999-10-27 2003-11-26 盖内蒂克瓦尔有限公司 元件之间的通道传输结构及其传输方法
US6769046B2 (en) 2000-02-14 2004-07-27 Palmchip Corporation System-resource router
GB2373595B (en) * 2001-03-15 2005-09-07 Italtel Spa A system of distributed microprocessor interfaces toward macro-cell based designs implemented as ASIC or FPGA bread boarding and relative common bus protocol
JP2003050742A (ja) 2001-08-07 2003-02-21 Sony Corp 情報処理装置及び情報処理方法、プログラム格納媒体並びにプログラム
US6868464B2 (en) 2002-01-03 2005-03-15 Intel Corporation Method, apparatus, and system for multi-line communication
US7209998B2 (en) 2004-02-04 2007-04-24 Qualcomm Incorporated Scalable bus structure
US7213092B2 (en) * 2004-06-08 2007-05-01 Arm Limited Write response signalling within a communication bus
US7392353B2 (en) * 2004-12-03 2008-06-24 International Business Machines Corporation Prioritization of out-of-order data transfers on shared data bus
US8108563B2 (en) 2006-02-24 2012-01-31 Qualcomm Incorporated Auxiliary writes over address channel
US8107492B2 (en) 2006-02-24 2012-01-31 Qualcomm Incorporated Cooperative writes over the address channel of a bus

Also Published As

Publication number Publication date
US8107492B2 (en) 2012-01-31
US20120096201A1 (en) 2012-04-19
US8675679B2 (en) 2014-03-18
JP5254044B2 (ja) 2013-08-07
KR20100135332A (ko) 2010-12-24
EP2360599A3 (en) 2019-01-16
BRPI0708189A2 (pt) 2012-06-12
JP2009528597A (ja) 2009-08-06
MX2008010822A (es) 2008-09-05
EP2002345A1 (en) 2008-12-17
US20070201506A1 (en) 2007-08-30
EP2360599A2 (en) 2011-08-24
TWI341468B (en) 2011-05-01
KR20080097481A (ko) 2008-11-05
TW200809520A (en) 2008-02-16
KR101081301B1 (ko) 2011-11-08
CN104199798B (zh) 2017-04-12
CA2640317C (en) 2012-01-31
CN104199798A (zh) 2014-12-10
WO2007101134A1 (en) 2007-09-07
CA2640317A1 (en) 2007-09-07
RU2405195C2 (ru) 2010-11-27
EP2002345B1 (en) 2020-04-29

Similar Documents

Publication Publication Date Title
RU2008137971A (ru) Скоординированные операции записи по адресному каналу шины
US20100287320A1 (en) Interprocessor Communication Architecture
KR20110010707A (ko) 슬레이브 디바이스 사이에서 직접 데이터를 전송하는 방법
CN102073611B (zh) 一种i2c总线控制系统及方法
ATE477542T1 (de) Skalierbare busstruktur
TW200700997A (en) Method and apparatus for reducing system inactivity during time data float delay and external memory write
TW360837B (en) Data interface and a high speed communication system using the same
US20070150684A1 (en) Apparatus for transmitting data via the I2C bus, method of transmitting data via the I2C bus, and program for transmitting data via the I2C bus
RU2008137972A (ru) Вспомогательные записи по каналу адреса
KR102181441B1 (ko) 복수의 기능 블록들을 포함하는 반도체 장치
CN101197985B (zh) 数据传输装置和传输控制方法
CN115312094B (zh) Sram控制系统、方法、fpga芯片及电子设备
US10621082B2 (en) Information processing device that guarantees consistency in access spaces
KR101260313B1 (ko) 전자장치 및 그 데이터 송수신방법과, 슬레이브 장치 및복수의 장치 간의 통신방법
JP2008112417A (ja) 測定管理システム及び遠隔管理システム
CN102207921A (zh) 基于uasp协议实现多端口储存媒体的系统及其方法
KR20160043378A (ko) 복수개의 모듈들을 구비하는 차량 기기의 업데이트 장치 및 방법
KR100230375B1 (ko) 직렬 데이터 통신 시스템
CN108959115B (zh) 基于悬浮式探测声呐的数据记录系统及记录方法
TW200708960A (en) System and method for parallel data transmission
CN101390066B (zh) 在地址信道上的辅助写入
US20070005834A1 (en) Memory chips with buffer circuitry
TWI648633B (zh) 印表機晶片的即時側錄電路、方法、及非暫態電腦可讀取記錄媒體
JP2007163243A (ja) 測量機間における情報の送受信方法
KR101192594B1 (ko) 슬레이브 디바이스 사이에서 직접 데이터를 전송하는 방법

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20190224