RU2000108856A - REVERSE PULSE COUNTER WITH VARIABLE ACCOUNT MODULE - Google Patents

REVERSE PULSE COUNTER WITH VARIABLE ACCOUNT MODULE

Info

Publication number
RU2000108856A
RU2000108856A RU2000108856/09A RU2000108856A RU2000108856A RU 2000108856 A RU2000108856 A RU 2000108856A RU 2000108856/09 A RU2000108856/09 A RU 2000108856/09A RU 2000108856 A RU2000108856 A RU 2000108856A RU 2000108856 A RU2000108856 A RU 2000108856A
Authority
RU
Russia
Prior art keywords
input
bit
inputs
output
exclusive
Prior art date
Application number
RU2000108856/09A
Other languages
Russian (ru)
Other versions
RU2179784C2 (en
Inventor
Валерий Александрович Чулков
Original Assignee
Пензенский технологический институт
Filing date
Publication date
Application filed by Пензенский технологический институт filed Critical Пензенский технологический институт
Priority to RU2000108856A priority Critical patent/RU2179784C2/en
Priority claimed from RU2000108856A external-priority patent/RU2179784C2/en
Application granted granted Critical
Publication of RU2179784C2 publication Critical patent/RU2179784C2/en
Publication of RU2000108856A publication Critical patent/RU2000108856A/en

Links

Claims (4)

1. Реверсивный счетчик импульсов с переменным модулем счета, содержащий подключенный тактовым входом к зажиму входных импульсов регистр и блок добавления-вычитания единицы, соединенный управляющим входом с зажимом сигнала направления счета, отличающийся тем, что многоразрядный выход блока добавления-вычитания единицы присоединен к первому многоразрядному входу компаратора и через блок конъюнкторов, у которых вторые входы подключены к выходу компаратора, - к многоразрядному входу регистра, многоразрядный выход регистра соединен одновременно с группой первых входов мультиплексора и с группой входов элемента ИЛИ-НЕ, при этом группа вторых входов мультиплексора и второй многоразрядный вход компаратора подключены к группе зажимов цифрового кода модуля счета, выход элемента ИЛИ-НЕ через элемент И присоединен к адресному входу мультиплексора, оставшийся вход элемента И подключен к зажиму сигнала направления счета, многоразрядный вход блока добавления-вычитания единицы присоединен к группе выходов мультиплексора.1. Reversible pulse counter with a variable counting module, comprising a register connected to the input pulse terminal and a unit add-subtract unit connected by a control input to the account direction signal clamp, characterized in that the multi-bit output of the unit add-subtract unit is connected to the first multi-bit the input of the comparator and through the block of conjunctors, in which the second inputs are connected to the output of the comparator, to the multi-bit input of the register, the multi-bit output of the register is connected one with the group of the first inputs of the multiplexer and the group of inputs of the OR-NOT element, while the group of the second inputs of the multiplexer and the second multi-bit input of the comparator are connected to the terminal group of the digital code of the counting module, the output of the OR-NOT element through the AND element is connected to the address input of the multiplexer, the remaining the input of the And element is connected to the clamp of the counting direction signal, the multi-bit input of the unit add-subtract unit is connected to the group of outputs of the multiplexer. 2. Реверсивный счетчик импульсов с переменным модулем счета по п. 1, отличающийся тем, что блок добавления-вычитания единицы состоит из разрядных логических схем, первые входы которых образуют многоразрядный вход, первые выходы - многоразрядный выход, а объединенные управляющие входы - управляющий вход блока добавления-вычитания единицы, при этом второй выход каждой разрядной логической схемы соединен с вторым входом смежной старшей разрядной логической схемы, а второй вход младшей разрядной логической схемы подключен к шине логической единицы. 2. A reversible pulse counter with a variable counting module according to claim 1, characterized in that the unit adding and subtracting units consists of bit logic circuits, the first inputs of which form a multi-bit input, the first outputs are a multi-bit output, and the combined control inputs are the control input of the block adding-subtracting one, while the second output of each bit logic circuit is connected to the second input of the adjacent senior bit logic circuit, and the second input of the lower bit logic circuit is connected to the logical e bus dynitsy. 3. Реверсивный счетчик импульсов с переменным модулем счета по пп. 1 и 2, отличающийся тем, что каждая разрядная логическая схема состоит из двух элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и элемента И, причем объединенные первые входы обоих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ служат первым входом разрядной логической схемы, объединенные вторые входы первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и элемента И - вторым входом разрядной логической схемы, а второй вход второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ - ее управляющим входом, выход первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ является первым выходом, а выход элемента И, у которого оставшийся вход соединен с выходом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, - вторым выходом разрядной логической схемы. 3. Reversible pulse counter with a variable counting module according to paragraphs. 1 and 2, characterized in that each bit of the logic circuit consists of two elements EXCLUSIVE OR and the AND element, and the combined first inputs of both elements EXCLUSIVE OR are the first input of the bit logic circuit, the combined second inputs of the first element EXCLUSIVE OR and the element AND are the second input bit logic, and the second input of the second EXCLUSIVE OR element is its control input, the output of the first EXCLUSIVE OR element is the first output, and the output of the AND element, which has the remaining input connected to you by the course of the second element EXCLUSIVE OR, by the second output of the bit logic circuit. 4. Реверсивный счетчик импульсов с переменным модулем счета по п. 1, отличающийся тем, что компаратор содержит группу элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, входы каждого из которых являются входами первого и второго сравниваемых чисел соответствующих разрядов, а выходы соединены с соответствующими входами выходного элемента ИЛИ-НЕ. 4. A reversible pulse counter with a variable counting module according to claim 1, characterized in that the comparator contains a group of EXCLUSIVE OR elements, the inputs of each of which are the inputs of the first and second compared numbers of the corresponding bits, and the outputs are connected to the corresponding inputs of the output element OR NOT .
RU2000108856A 2000-04-07 2000-04-07 Reversible pulse counter with variable modulus of counting RU2179784C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2000108856A RU2179784C2 (en) 2000-04-07 2000-04-07 Reversible pulse counter with variable modulus of counting

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2000108856A RU2179784C2 (en) 2000-04-07 2000-04-07 Reversible pulse counter with variable modulus of counting

Publications (2)

Publication Number Publication Date
RU2179784C2 RU2179784C2 (en) 2002-02-20
RU2000108856A true RU2000108856A (en) 2002-02-27

Family

ID=20233085

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2000108856A RU2179784C2 (en) 2000-04-07 2000-04-07 Reversible pulse counter with variable modulus of counting

Country Status (1)

Country Link
RU (1) RU2179784C2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2551414C1 (en) * 2014-06-11 2015-05-20 Борис Михайлович Власов Pulse counter

Similar Documents

Publication Publication Date Title
JPS63276795A (en) Variable length shift register
RU2000108856A (en) REVERSE PULSE COUNTER WITH VARIABLE ACCOUNT MODULE
RU2000126451A (en) RECOGNITION DEVICE
RU2001114563A (en) Signal Delay Device
RU2004133256A (en) Accumulator type accumulator
RU2001116194A (en) Orthogonal Signal Biplane Encoder
SU1736005A1 (en) Device for conversion of code
SU1061264A1 (en) Counter
SU594530A1 (en) Shift register storage cell
SU824448A1 (en) Counter with storage
RU95114839A (en) MOVING REGISTER
SU1677866A1 (en) Bidirectional counting device
SU1032448A1 (en) Direct code-to-reverse one converter
SU437072A1 (en) Firmware Control
RU98105433A (en) ACCOUNT ELEMENT WITH CONTROL
SU1485231A1 (en) Divide-by-2 unit for golden rule codes
RU2110835C1 (en) Majority signal selector
SU1758873A1 (en) Reversible binary counter
SU1557685A1 (en) Code converter
JP3353543B2 (en) Control signal generation circuit
SU1095397A1 (en) Converter of binary signal to balanced five-level signal
SU1714807A1 (en) Nonbinary synchronous counter
RU93019859A (en) DEVICE FOR PULSE ACCOUNT
RU2000127332A (en) PARALLEL CODE CONVERTER TO SERIAL
RU97106637A (en) N - DISCHARGE METER