Claims (2)
1. Устройство для распознавания образов, содержащее блок памяти, счетчик адресов, выходы которого подключены к адресным входам блока памяти, выходной блок, логический элемент, выход которого подключен к информационному входу выходного блока, два блока сравнения, информационные входы которых подключены ко входу устройства и к выходам блока памяти, а выходы - ко входам логического элемента, и блок управления, первый и второй выходы которого соединены соответственно с управляющими входами блока памяти и счетчика, отличающееся тем, что в нем в качестве логического элемента использован первый логический элемент И, а в качестве выходного блока - блок сдвиговых регистров, а так же дополнительно включены второй логический элемент И и демультиплексор, причем выход первого логического элемента И подключен к первому входу второго элемента И, второй вход которого подключен к третьему выходу блока управления, а выход - к информационному входу демультиплексора, адресный вход демультиплексора соединен с выходом блока памяти, а выходы демультиплексора подключены к сдвиговым входам блока сдвиговых регистров, выходы которого являются выходами устройства.1. The device for pattern recognition, containing a memory unit, an address counter, the outputs of which are connected to the address inputs of the memory unit, an output unit, a logic element, the output of which is connected to the information input of the output unit, two comparison units, the information inputs of which are connected to the device input and to the outputs of the memory unit, and the outputs to the inputs of the logic element, and the control unit, the first and second outputs of which are connected respectively to the control inputs of the memory unit and counter, characterized in that it contains the first logical element And was used as a logical element, and the shift register block was used as an output block, and the second logical element And and a demultiplexer were also included, the output of the first logical element And connected to the first input of the second element And, the second input of which is connected to the third output of the control unit, and the output is to the information input of the demultiplexer, the address input of the demultiplexer is connected to the output of the memory block, and the outputs of the demultiplexer are connected to the shift inputs of the block and shift registers, the outputs of which are the outputs of the device.
2. Устройство по п. 1, отличающееся тем, что блок сдвиговых регистров содержит k m-разрядных сдвиговых регистров, где k - число распознаваемых классов, a m - доверительный порог распознавания, причем информационные входы первых разрядов всех сдвиговых регистров объединены и подключены к информационному входу блока сдвиговых регистров, сдвиговые входы каждого регистра подключены соответственно к сдвиговым входам блока, а последние разряды сдвиговых регистров подключены к выходам устройства. 2. The device according to claim 1, characterized in that the block of shift registers contains k m-bit shift registers, where k is the number of recognized classes, am is the confidence threshold of recognition, and the information inputs of the first bits of all shift registers are combined and connected to the information input block of shift registers, the shift inputs of each register are connected respectively to the shift inputs of the block, and the last bits of the shift registers are connected to the outputs of the device.