RU2000126451A - RECOGNITION DEVICE - Google Patents

RECOGNITION DEVICE

Info

Publication number
RU2000126451A
RU2000126451A RU2000126451/09A RU2000126451A RU2000126451A RU 2000126451 A RU2000126451 A RU 2000126451A RU 2000126451/09 A RU2000126451/09 A RU 2000126451/09A RU 2000126451 A RU2000126451 A RU 2000126451A RU 2000126451 A RU2000126451 A RU 2000126451A
Authority
RU
Russia
Prior art keywords
outputs
inputs
output
block
shift
Prior art date
Application number
RU2000126451/09A
Other languages
Russian (ru)
Other versions
RU2195702C2 (en
Inventor
Ташбулат Захарович Аралбаев
Original Assignee
Оренбургский государственный университет
Filing date
Publication date
Application filed by Оренбургский государственный университет filed Critical Оренбургский государственный университет
Priority to RU2000126451A priority Critical patent/RU2195702C2/en
Priority claimed from RU2000126451A external-priority patent/RU2195702C2/en
Publication of RU2000126451A publication Critical patent/RU2000126451A/en
Application granted granted Critical
Publication of RU2195702C2 publication Critical patent/RU2195702C2/en

Links

Claims (2)

1. Устройство для распознавания образов, содержащее блок памяти, счетчик адресов, выходы которого подключены к адресным входам блока памяти, выходной блок, логический элемент, выход которого подключен к информационному входу выходного блока, два блока сравнения, информационные входы которых подключены ко входу устройства и к выходам блока памяти, а выходы - ко входам логического элемента, и блок управления, первый и второй выходы которого соединены соответственно с управляющими входами блока памяти и счетчика, отличающееся тем, что в нем в качестве логического элемента использован первый логический элемент И, а в качестве выходного блока - блок сдвиговых регистров, а так же дополнительно включены второй логический элемент И и демультиплексор, причем выход первого логического элемента И подключен к первому входу второго элемента И, второй вход которого подключен к третьему выходу блока управления, а выход - к информационному входу демультиплексора, адресный вход демультиплексора соединен с выходом блока памяти, а выходы демультиплексора подключены к сдвиговым входам блока сдвиговых регистров, выходы которого являются выходами устройства.1. The device for pattern recognition, containing a memory unit, an address counter, the outputs of which are connected to the address inputs of the memory unit, an output unit, a logic element, the output of which is connected to the information input of the output unit, two comparison units, the information inputs of which are connected to the device input and to the outputs of the memory unit, and the outputs to the inputs of the logic element, and the control unit, the first and second outputs of which are connected respectively to the control inputs of the memory unit and counter, characterized in that it contains the first logical element And was used as a logical element, and the shift register block was used as an output block, and the second logical element And and a demultiplexer were also included, the output of the first logical element And connected to the first input of the second element And, the second input of which is connected to the third output of the control unit, and the output is to the information input of the demultiplexer, the address input of the demultiplexer is connected to the output of the memory block, and the outputs of the demultiplexer are connected to the shift inputs of the block and shift registers, the outputs of which are the outputs of the device. 2. Устройство по п. 1, отличающееся тем, что блок сдвиговых регистров содержит k m-разрядных сдвиговых регистров, где k - число распознаваемых классов, a m - доверительный порог распознавания, причем информационные входы первых разрядов всех сдвиговых регистров объединены и подключены к информационному входу блока сдвиговых регистров, сдвиговые входы каждого регистра подключены соответственно к сдвиговым входам блока, а последние разряды сдвиговых регистров подключены к выходам устройства. 2. The device according to claim 1, characterized in that the block of shift registers contains k m-bit shift registers, where k is the number of recognized classes, am is the confidence threshold of recognition, and the information inputs of the first bits of all shift registers are combined and connected to the information input block of shift registers, the shift inputs of each register are connected respectively to the shift inputs of the block, and the last bits of the shift registers are connected to the outputs of the device.
RU2000126451A 2000-10-20 2000-10-20 Image identifying device RU2195702C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2000126451A RU2195702C2 (en) 2000-10-20 2000-10-20 Image identifying device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2000126451A RU2195702C2 (en) 2000-10-20 2000-10-20 Image identifying device

Publications (2)

Publication Number Publication Date
RU2000126451A true RU2000126451A (en) 2002-10-10
RU2195702C2 RU2195702C2 (en) 2002-12-27

Family

ID=20241249

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2000126451A RU2195702C2 (en) 2000-10-20 2000-10-20 Image identifying device

Country Status (1)

Country Link
RU (1) RU2195702C2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2540818C1 (en) * 2013-08-20 2015-02-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Оренбургский государственный университет" Image recognition device
RU2533064C1 (en) * 2013-11-06 2014-11-20 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Оренбургский государственный университет" Image recognition device
RU2675896C1 (en) * 2018-01-10 2018-12-25 Федеральное государственное бюджетное образовательное учреждение высшего образования "Оренбургский государственный университет" Device for user behavior control

Similar Documents

Publication Publication Date Title
KR100238869B1 (en) Semiconductor memory device for providing bust mode control signal
RU2000126451A (en) RECOGNITION DEVICE
JPH0244934A (en) Multiplexer
US4296480A (en) Refresh counter
RU2001130386A (en) Associative storage device
SU771665A1 (en) Number comparing device
JPH03130859A (en) Memory transfer circuit
ES2569129B2 (en) Reconfigurable bit pattern recognizer based on memory hierarchy
RU2000108856A (en) REVERSE PULSE COUNTER WITH VARIABLE ACCOUNT MODULE
RU2003104072A (en) PARALLEL SEARCH AND REPLACEMENT SYSTEM
US20190138679A1 (en) Coding and synthesizing a state machine in state groups
SU1716524A1 (en) Memory allocator
SU639019A2 (en) Permanent storage
SU1136163A1 (en) Device for generating addresses
KR960011711A (en) Page selection circuit between register pages using register page pointer
RU2003100459A (en) PSEUDO-ASSOCIATIVE PROCESSOR
RU2000115400A (en) PRIORITY DEVICE
RU95117901A (en) ADAPTIVE CONTROL DEVICE
RU2001106407A (en) DEVICE CORRECTION DEVICE WITH AN EXTENDED SET OF DECISION RULES AND ACCOUNTING THE ERASE SIGNAL
RU2002119249A (en) Shift register
KR960025714A (en) Improved shift register
RU2000126657A (en) ASYNCHRONOUS SYNERGIC COMPUTER SYSTEM
RU2002134103A (en) DEVICE FOR SELECTING OPTIMAL SOLUTIONS BY THE METHOD OF THE MAIN CRITERION
JPS6367052A (en) Transmitter for serial data
RU2000108883A (en) INFORMATION PROCESSING DEVICE