RU97106637A - N - DISCHARGE METER - Google Patents

N - DISCHARGE METER

Info

Publication number
RU97106637A
RU97106637A RU97106637/09A RU97106637A RU97106637A RU 97106637 A RU97106637 A RU 97106637A RU 97106637/09 A RU97106637/09 A RU 97106637/09A RU 97106637 A RU97106637 A RU 97106637A RU 97106637 A RU97106637 A RU 97106637A
Authority
RU
Russia
Prior art keywords
input
inputs
counter
decoder
encoder
Prior art date
Application number
RU97106637/09A
Other languages
Russian (ru)
Other versions
RU2128878C1 (en
Inventor
А.Е. Осадчий
Е.А. Осадчий
Original Assignee
Общество с ограниченной ответственностью компания "САНА" Лтд.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Общество с ограниченной ответственностью компания "САНА" Лтд. filed Critical Общество с ограниченной ответственностью компания "САНА" Лтд.
Application granted granted Critical
Publication of RU2128878C1 publication Critical patent/RU2128878C1/en
Publication of RU97106637A publication Critical patent/RU97106637A/en

Links

Claims (3)

1. N - разрядный двоичный счетчик, содержащий дешифратор, блок счетчика из цепочки D-триггеров, отличающийся тем, что устройство дополнительно содержит шифратор, а блок счетчика, выполнен в виде сдвигающей цепочки D-триггеров с R-входами, D-входы переключения которых, а также выходы состояний, подключены к соответствующим одноименным входам и выходам блока счетчика, R-входы сброса соединены между собой, входы синхронизации D-триггеров также соединены между собой и подключены к одноименным входам блока счетчика, дешифратор и шифратор имеют входы разрешения работы, при этом выходы дешифратора подключены к соответствующим одноименным входам блока счетчика, выходы блока счетчика соединены с соответствующими одноименными входами шифратора, а выход последнего D-триггера сдвигающей цепочки блока счетчика соединен также с шиной "Конец отчета" устройства, вход "Сброс" соединен с одноименным входом блока счетчика и подключен к шине "Сброс" устройства, вход синхронизации блока счетчика подключен к шине синхронизации устройства, шина управляющего сигнала "Запись" которого подключена к одноименному входу разрешения работы дешифратора, а шина управляющего сигнала "Чтение" подключена к одноименному входу разрешения работы шифратора, шина входных данных устройства соединена с соответствующими входами дешифратора, шина выходных данных устройства соединена с соответствующими выходами шифратора, выход каждого предыдущего (начиная с первого и заканчивая предпоследним) D-триггера сдвигающей цепочки блока счетчика соединен также с D-входом последующего D-триггера.1. N - bit binary counter containing a decoder, a counter block from a chain of D-flip-flops, characterized in that the device further comprises an encoder, and a counter block, made in the form of a shifting chain of D-flip-flops with R-inputs, whose switching D-inputs as well as the status outputs, are connected to the corresponding inputs and outputs of the counter unit of the same name, the reset R-inputs are interconnected, the synchronization inputs of D-flip-flops are also interconnected and connected to the counter-unit inputs of the same name, the decoder and encoder have an input There are operating permissions, while the outputs of the decoder are connected to the corresponding inputs of the counter block of the same name, the outputs of the counter block are connected to the corresponding inputs of the encoder, and the output of the last D-trigger of the shift chain of the counter block is also connected to the bus “End of report” of the device, input “Reset” connected to the counter block input of the same name and connected to the “Reset” bus of the device, the synchronization input of the counter block is connected to the synchronization bus of the device, the control signal bus “Record” of which is connected to the decimal input of the enable operation of the decoder, and the control signal bus "Read" is connected to the same input as the enable of the encoder, the input bus of the device is connected to the corresponding inputs of the decoder, the output bus of the device is connected to the corresponding outputs of the encoder, the output of each previous one (starting from the first and ending with second to last) the D-trigger of the shift chain of the counter block is also connected to the D-input of the subsequent D-trigger. 2. N-разрядный двоичный счетчик по п.1, отличающийся тем, что с целью обеспечения прямого счета при i-ом значении входного слова, где i - 0, 1, .. . , 2 (n - количество входов дешифратора, за исключением входа разрешения работы), единица появляется на выходе дешифратора, подключенного к (i + 1)-му D-триггеру сдвигающей цепочки блока счетчика, а шифратор преобразует единицу, снятую с (i + 1)-го D-триггера сдвигающей цепочки блока счетчика в i-е значение на выходах. 2. The N-bit binary counter according to claim 1, characterized in that in order to ensure direct counting at the i-th value of the input word, where i is 0, 1, ... , 2 (n is the number of decoder inputs, with the exception of the work enable input), the unit appears at the decoder output connected to the (i + 1) th D-trigger of the shift chain of the counter unit, and the encoder converts the unit taken from (i + 1 ) -th D-trigger of the shift chain of the counter block to the ith value at the outputs. 3. N - разрядный двоичный счетчик по п.1, отличающийся тем, что, с целью обеспечения реверсного счета изменяют, на обратные, последовательности выходов дешифратора и входов шифратора, за исключением входа разрешения работы шифратора. 3. N - bit binary counter according to claim 1, characterized in that, in order to ensure reverse counting, the sequences of the outputs of the decoder and the inputs of the encoder are reversed, with the exception of the enable input of the encoder.
RU97106637A 1997-03-17 1997-04-22 N-bit counter RU2128878C1 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
UA97031177 1997-03-17
UA97031177 1997-03-17

Publications (2)

Publication Number Publication Date
RU2128878C1 RU2128878C1 (en) 1999-04-10
RU97106637A true RU97106637A (en) 1999-04-20

Family

ID=21689177

Family Applications (1)

Application Number Title Priority Date Filing Date
RU97106637A RU2128878C1 (en) 1997-03-17 1997-04-22 N-bit counter

Country Status (1)

Country Link
RU (1) RU2128878C1 (en)

Similar Documents

Publication Publication Date Title
RU97106637A (en) N - DISCHARGE METER
SU1425848A1 (en) Parallel to series code converter
RU2128878C1 (en) N-bit counter
KR200155054Y1 (en) Counter circuit
SU809387A1 (en) Shifting device
SU855995A1 (en) Time-to-code converter
SU1229966A1 (en) Reversible converter of binary code to binary-coded decimal code
SU1683011A1 (en) Device for modulo three adding and subtracting numbers
UA52731C2 (en) Asynchronous binary counter
SU1653154A1 (en) Frequency divider
SU1166291A1 (en) Multichannel number-to-time interval converter
SU799148A1 (en) Counter with series shift
SU1755326A2 (en) Shift register
SU1367163A1 (en) Binary serial code to unit-counting code converter
SU1603360A1 (en) Generator of basic functions
SU1487197A1 (en) Shift register
SU993245A1 (en) Series binary code-to-unit counting code converter
SU1159165A1 (en) Parallel code-to-serial code translator
SU1097994A1 (en) Device for transforming binary code to code of number system with negative radix
SU630627A1 (en) Binary ten-digit- to-binary-decimal number converter
SU1566486A1 (en) Converter of codes with irrational positive base to codes with irrational negative base
SU1277387A2 (en) Pulse repetition frequency divider
SU1569977A1 (en) Multifunctional counter
SU1152037A1 (en) Reversible shift register
SU1023334A2 (en) Device for parity check of parallel binary code