Claims (3)
1. N - разрядный двоичный счетчик, содержащий дешифратор, блок счетчика из цепочки D-триггеров, отличающийся тем, что устройство дополнительно содержит шифратор, а блок счетчика, выполнен в виде сдвигающей цепочки D-триггеров с R-входами, D-входы переключения которых, а также выходы состояний, подключены к соответствующим одноименным входам и выходам блока счетчика, R-входы сброса соединены между собой, входы синхронизации D-триггеров также соединены между собой и подключены к одноименным входам блока счетчика, дешифратор и шифратор имеют входы разрешения работы, при этом выходы дешифратора подключены к соответствующим одноименным входам блока счетчика, выходы блока счетчика соединены с соответствующими одноименными входами шифратора, а выход последнего D-триггера сдвигающей цепочки блока счетчика соединен также с шиной "Конец отчета" устройства, вход "Сброс" соединен с одноименным входом блока счетчика и подключен к шине "Сброс" устройства, вход синхронизации блока счетчика подключен к шине синхронизации устройства, шина управляющего сигнала "Запись" которого подключена к одноименному входу разрешения работы дешифратора, а шина управляющего сигнала "Чтение" подключена к одноименному входу разрешения работы шифратора, шина входных данных устройства соединена с соответствующими входами дешифратора, шина выходных данных устройства соединена с соответствующими выходами шифратора, выход каждого предыдущего (начиная с первого и заканчивая предпоследним) D-триггера сдвигающей цепочки блока счетчика соединен также с D-входом последующего D-триггера.1. N - bit binary counter containing a decoder, a counter block from a chain of D-flip-flops, characterized in that the device further comprises an encoder, and a counter block, made in the form of a shifting chain of D-flip-flops with R-inputs, whose switching D-inputs as well as the status outputs, are connected to the corresponding inputs and outputs of the counter unit of the same name, the reset R-inputs are interconnected, the synchronization inputs of D-flip-flops are also interconnected and connected to the counter-unit inputs of the same name, the decoder and encoder have an input There are operating permissions, while the outputs of the decoder are connected to the corresponding inputs of the counter block of the same name, the outputs of the counter block are connected to the corresponding inputs of the encoder, and the output of the last D-trigger of the shift chain of the counter block is also connected to the bus “End of report” of the device, input “Reset” connected to the counter block input of the same name and connected to the “Reset” bus of the device, the synchronization input of the counter block is connected to the synchronization bus of the device, the control signal bus “Record” of which is connected to the decimal input of the enable operation of the decoder, and the control signal bus "Read" is connected to the same input as the enable of the encoder, the input bus of the device is connected to the corresponding inputs of the decoder, the output bus of the device is connected to the corresponding outputs of the encoder, the output of each previous one (starting from the first and ending with second to last) the D-trigger of the shift chain of the counter block is also connected to the D-input of the subsequent D-trigger.
2. N-разрядный двоичный счетчик по п.1, отличающийся тем, что с целью обеспечения прямого счета при i-ом значении входного слова, где i - 0, 1, .. . , 2 (n - количество входов дешифратора, за исключением входа разрешения работы), единица появляется на выходе дешифратора, подключенного к (i + 1)-му D-триггеру сдвигающей цепочки блока счетчика, а шифратор преобразует единицу, снятую с (i + 1)-го D-триггера сдвигающей цепочки блока счетчика в i-е значение на выходах. 2. The N-bit binary counter according to claim 1, characterized in that in order to ensure direct counting at the i-th value of the input word, where i is 0, 1, ... , 2 (n is the number of decoder inputs, with the exception of the work enable input), the unit appears at the decoder output connected to the (i + 1) th D-trigger of the shift chain of the counter unit, and the encoder converts the unit taken from (i + 1 ) -th D-trigger of the shift chain of the counter block to the ith value at the outputs.
3. N - разрядный двоичный счетчик по п.1, отличающийся тем, что, с целью обеспечения реверсного счета изменяют, на обратные, последовательности выходов дешифратора и входов шифратора, за исключением входа разрешения работы шифратора. 3. N - bit binary counter according to claim 1, characterized in that, in order to ensure reverse counting, the sequences of the outputs of the decoder and the inputs of the encoder are reversed, with the exception of the enable input of the encoder.