NL8800221A - Werkwijze voor het vervaardigen van een halfgeleiderinrichting. - Google Patents

Werkwijze voor het vervaardigen van een halfgeleiderinrichting. Download PDF

Info

Publication number
NL8800221A
NL8800221A NL8800221A NL8800221A NL8800221A NL 8800221 A NL8800221 A NL 8800221A NL 8800221 A NL8800221 A NL 8800221A NL 8800221 A NL8800221 A NL 8800221A NL 8800221 A NL8800221 A NL 8800221A
Authority
NL
Netherlands
Prior art keywords
tungsten
layer
hydrogen
silane
reduction
Prior art date
Application number
NL8800221A
Other languages
English (en)
Original Assignee
Philips Nv
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Nv filed Critical Philips Nv
Priority to NL8800221A priority Critical patent/NL8800221A/nl
Priority to US07/290,921 priority patent/US4892843A/en
Priority to DE89200133T priority patent/DE68906034T2/de
Priority to EP89200133A priority patent/EP0326217B1/en
Priority to JP1015205A priority patent/JP2578192B2/ja
Priority to KR1019890000786A priority patent/KR0144737B1/ko
Publication of NL8800221A publication Critical patent/NL8800221A/nl

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/32051Deposition of metallic or metal-silicide layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/28556Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table by chemical means, e.g. CVD, LPCVD, PECVD, laser CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76877Filling of holes, grooves or trenches, e.g. vias, with conductive material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53257Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being a refractory metal
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Chemical & Material Sciences (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Chemical Vapour Deposition (AREA)

Description

? * PHN 12411 1
Werkwijze voor het vervaardigen van een halfgeleiderinrichting.
N.V. Philips' Gloeilampenfabrieken te Eindhoven
De uitvinding heeft betrekking op een werkwijze voor het vervaardigen van een halfgeleiderinrichting waarbij op een oppervlak van een substraat een wolfraamlaag wordt aangebracht door reductie van wolfraamhexafluoride met waterstof.
5 Een werkwijze van de in de aanhef vermelde soort is bijvoorbeeld bekend uit het Amerikaanse Octrooischrift 4.612.257.
Een met behulp van deze werkwijze aangebrachte wolfraamlaag geeft een goede stapbedekking van het oppervlak van het substraat, maar brengt vaak een aantasting mee van dit oppervlak met als 10 gevolg een hoge contactweerstand, terwijl de groeisnelheid van een aldus aangebrachte wolfraamlaag niet erg groot is, bijvoorbeeld 300 A per min.
Met de uitvinding wordt nu onder meer beoogd de aantasting van het substraatoppervlak te verminderen en de groeisnelheid van de wolfraamlaag althans in belangrijke mate te 15 vergroten.
De uitvinding berust onder meer op het inzicht dat deze doeleinden bereikt kunnen worden door gedurende een deel van de wolfraamafzetting een ander reductiemiddel voor het wolfraamhexafluoride toe te passen.
20 De in de aanhef vermelde werkwijze wordt volgens de uitvinding derhalve daardoor gekenmerkt, dat voordat de wolfraamlaag door reductie van wolfraamhexafluoride met waterstof wordt aangebracht een wolfraamlaag door reductie van wolfraamhexafluoride met silaan uit de gasfase wordt aangebracht waarbij in de toevoer naar de gasfase de 25 molfractie van silaan kleiner is dan die van wolfraamhexafluoride en waterstof afwezig is.
Gebleken is dat met de werkwijze volgens de uitvinding dankzij de afvoerigheid van waterstof en de beperking van de silaanconcentratie aantasting van het substraatoppervlak in vergaande 30 mate wordt voorkomen en een lage contactweerstand wordt verkregen.
Mogelijk berust dit op het feit dat het substraat minder voor fluor of fluorverbindingen wordt aangetast.
8800221 t t PHN 12411 2
Bij voorkeur wordt de wolfraamlaag aangebracht op silicium, aluminium of titaanwolfraam.
De groeisnelheid van de wolfraamlaag bij reductie met silaan is ook veel hoger dan die bij reductie met waterstof en bedraagt 5 bijvoorbeeld 1500 A per minuut.
In het algemeen vertonen wolfraamlagen die uitsluitend gegroeid zijn door reductie van wolfraamhexafluoride met silaan geen goede stapbedekking. Dit is echter niet het geval bij de werkwijze volgens de uitvinding waarbij van silaan als reductiemiddel voor 10 wolfraamhexafluoride overgestapt wordt op waterstof.
Het moment waarop bij het aanbrengen van de wolfaamlaag van silaan als reductiemiddel wordt overgestapt op waterstof is afhankelijk bijvoorbeeld van de afmetingen van een te bedekken stap of opening. Een deskundige kan een dergelijk moment gemakkelijk bepalen.
15 Bij voorkeur worden de wolfraamlagen aangebracht bij een temperatuur beneden 450°C. Dit komt de stapbedekking bij de reductie van wolfraamhexafluoride met waterstof ten goede.
De uitvinding zal nu worden toegelicht aan de hand van een uitvoeringsvoorbeeld en van bijgaande tekening. In de tekening 20 stellen de figuren 1 tot en met 3 schematisch en in doorsnede een deel voor van een halfgeleiderinrichting in achtereenvolgende stadia van vervaardiging met behulp van de werkwijze volgens de uitvinding.
Bijvoorbeeld wordt in een stadium van vervaardiging van een halfgeleiderinrichting een structuur verkregen als weergegeven in 25 figuur 1. Hierin zijn getekend een siliciumhalfgeleiderlichaam 1 met toe-en afvoergebieden 2 en 3, een poortelectrode 4 van polysilicium, poortisolatie 5, siliciumoxidegebieden 6 en 7 en in het halfgeleiderlichaam verzonken siliciumoxidegebieden 8 en 9. Als voorbeeld zal afvoergebied 3 voorzien worden van een aansluiting met 30 behulp van de werkwijze volgens de uitvinding. Op een gebruikelijke wijze wordt over het gehele oppervlak 10 van de halfgeleiderinrichting 200A dik titaan aangebracht. Tijdens een warmtebehandeling in stikstofatmosfeer zal het titaan ter plaatse waar dit zich op silicium bevindt, dus op de toe- en afvoergebieden 2 en 3 en de poortelectrode 4 35 met silicium tot titaandisilicide 11 reageren en daar waar het zich op het oxide bevindt tot titaannitride 12. Hierna wordt het titaannitride 12 selectief ten opzichte van het titaandisilicide 11 wordt geëtst.
8800121 $ * ΡΗΝ 12411 3
Toe- en afvoergebieden 2 en 3 worden nu op een gebruikelijke wijze voorzien van 0,1 pm dikke titaanwolfraamlagen 21 en 22 (wolfraam met ca. 15% titaan) (zie fig. 2), en met een ca. 0,8 pm dikke siliciumoxidelaag 23 bedekt. Titaanwolfraamlaag 21 wordt 5 bijvoorbeeld elders doorverbonden, terwijl boven de titaanwolfraamlaag 22 in de laag 23 een opening 24 met een diameter van ca 1 pm wordt gemaakt. Over de laag 23 en in de opening 24 wordt een 0,1 pm dikke laag 31 van titaanwolfraam of aluminium aangebracht (fig. 3). Over de laag 31 wordt een wolfraamlaag 32 aangebracht. Daartoe wordt de 10 halfgeleiderinrichting op een monelhouder in een reactor geplaatst (niet getekend). Deze monelhouder worden met de hand gereinigd en in de reactor voorzien van een 0,6 pm dikke wolfraamsilicidelaag.
De wolfraamlaag 32 wordt aangebracht door in de reactor eerst een reductie van wolfraamhexafluoride met silaan in de gasfase bij 15 430°C uit te voeren, waarbij ervoor gezorgd wordt dat in de toevoer naar de gasfase de molfractie van silaan kleiner is dan die van wolfraamhexafluoride en waterstof afwezig is. Hierbij wordt in ca 2 min een laag van 0,3 pm gegroeid. Vervolgens wordt eveneens bij 430°C silaan door waterstof vervangen en in ca 20 min een laag van 0,6 pm 20 gegroeid. De laatstgenoemde twee lagen vormen samen de wolfraamlaag 32.
Vergeleken met bekende werkwijzen voor het aanbrengen van een wolfraamlaag gaat de werkwijze volgens de uitvinding veel sneller, is de stapbedekking goed en is ook de contactweerstand met de laag waarop wordt afgezet laag. Op een gebruikelijke wijze kan de 25 halfgeleiderinrichting verder worden afgewerkt.
De uitvinding is niet beperkt tot het gegeven voorbeeld.
De wolfraamlaag kan bijvoorbeeld rechtstreeks op silicium worden aangebracht.
In het algemeen is de werkwijze volgens de uitvinding 30 bijzonder geschikt voor het aanbrengen van wolfraamlagen in openingen met een diameter die kleiner is dan 1,2 pm en met een diepte die groter is dan 0,3 pm.
Het zal de deskundigen op dit gebied duidelijk zijn, dat de hierin beschreven uitvinding vatbaar is voor andere variaties en 35 modificaties dan hierin specifiek zijn beschreven zonder buiten het kader van de uitvinding te treden.
.8800221

Claims (6)

1. Werkwijze voor het vervaardigen van een halfgeleiderinrichting waarbij op een oppervlak van een substraat een wolfraamlaag wordt aangebracht door reductie van wolfraamhexafluoride met waterstof, met het kenmerk, dat voordat de wolfraamlaag door 5 reductie van wolfraamhexafluoride met waterstof wordt aangebracht een wolfraamlaag door reductie van wolfraamhexafluoride met silaan uit de gasfase wordt aangebracht waarbij in de toevoer naar de gasfase de molfractie van silaan kleiner is dan die van wolfraamhexafluoride en waterstof afwezig is.
2. Werkwijze volgens conlusie 1, met het kenmerk, dat de wolfraamlaag wordt aangebracht op silicium, aluminium of titaan-wolfraam.
3. Werkwijze volgens conclusie 1 of 2, met het kenmerk, dat de wolfraamlaag wordt aangebracht in openingen in een siliciumoxidelaag met een diameter die kleiner is dan 1,2 pm en een diepte die groter is 15 dan 0,3 pm.
4. Werkwijze volgens conclusie 3, met het kenmerk, dat de diameter van de openigen ca 1 pm en de diepte ca 0,8 pm bedraagt.
5. Werkwijze volgens een van de voorafgaande conclusies, met het kenmerk, dat de dikten van de achtereenvolgens door reductie van 20 wolfraamhexafluoride met silaan en met waterstof afgezette wolfraamlagen respecievelijk 0,3 pm en 0,6 pm bedragen.
6. Werkwijze volgens een van de voorgaande conclusies, dat de wolfraamlagen aangebracht worden bij een temperatuur die beneden 450°C ligt. - 88 0 0221
NL8800221A 1988-01-29 1988-01-29 Werkwijze voor het vervaardigen van een halfgeleiderinrichting. NL8800221A (nl)

Priority Applications (6)

Application Number Priority Date Filing Date Title
NL8800221A NL8800221A (nl) 1988-01-29 1988-01-29 Werkwijze voor het vervaardigen van een halfgeleiderinrichting.
US07/290,921 US4892843A (en) 1988-01-29 1988-12-28 Method of manufacturing a semiconductor device
DE89200133T DE68906034T2 (de) 1988-01-29 1989-01-24 Verfahren zum Herstellen einer Halbleiteranordnung.
EP89200133A EP0326217B1 (en) 1988-01-29 1989-01-24 Method of manufacturing a semiconductor device
JP1015205A JP2578192B2 (ja) 1988-01-29 1989-01-26 半導体装置の製造方法
KR1019890000786A KR0144737B1 (ko) 1988-01-29 1989-01-26 반도체 장치 제조방법

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
NL8800221A NL8800221A (nl) 1988-01-29 1988-01-29 Werkwijze voor het vervaardigen van een halfgeleiderinrichting.
NL8800221 1988-01-29

Publications (1)

Publication Number Publication Date
NL8800221A true NL8800221A (nl) 1989-08-16

Family

ID=19851679

Family Applications (1)

Application Number Title Priority Date Filing Date
NL8800221A NL8800221A (nl) 1988-01-29 1988-01-29 Werkwijze voor het vervaardigen van een halfgeleiderinrichting.

Country Status (6)

Country Link
US (1) US4892843A (nl)
EP (1) EP0326217B1 (nl)
JP (1) JP2578192B2 (nl)
KR (1) KR0144737B1 (nl)
DE (1) DE68906034T2 (nl)
NL (1) NL8800221A (nl)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02141569A (ja) * 1988-11-24 1990-05-30 Hitachi Ltd 超伝導材料
US5202287A (en) * 1989-01-06 1993-04-13 International Business Machines Corporation Method for a two step selective deposition of refractory metals utilizing SiH4 reduction and H2 reduction
US5084417A (en) * 1989-01-06 1992-01-28 International Business Machines Corporation Method for selective deposition of refractory metals on silicon substrates and device formed thereby
US5023205A (en) * 1989-04-27 1991-06-11 Polycon Method of fabricating hybrid circuit structures
US5028565A (en) * 1989-08-25 1991-07-02 Applied Materials, Inc. Process for CVD deposition of tungsten layer on semiconductor wafer
US5041394A (en) * 1989-09-11 1991-08-20 Texas Instruments Incorporated Method for forming protective barrier on silicided regions
JPH03223462A (ja) * 1990-01-27 1991-10-02 Fujitsu Ltd タングステン膜の形成方法
KR930002673B1 (ko) * 1990-07-05 1993-04-07 삼성전자 주식회사 고융점금속 성장방법
US5189506A (en) * 1990-06-29 1993-02-23 International Business Machines Corporation Triple self-aligned metallurgy for semiconductor devices
JPH04280436A (ja) * 1990-09-28 1992-10-06 Motorola Inc 相補型自己整合hfetの製造方法
EP0491433A3 (en) * 1990-12-19 1992-09-02 N.V. Philips' Gloeilampenfabrieken Method of forming conductive region on silicon semiconductor material, and silicon semiconductor device with such region
US5474949A (en) * 1992-01-27 1995-12-12 Matsushita Electric Industrial Co., Ltd. Method of fabricating capacitor or contact for semiconductor device by forming uneven oxide film and reacting silicon with metal containing gas
US5342652A (en) * 1992-06-15 1994-08-30 Materials Research Corporation Method of nucleating tungsten on titanium nitride by CVD without silane
JP2737764B2 (ja) * 1995-03-03 1998-04-08 日本電気株式会社 半導体装置及びその製造方法
KR100272523B1 (ko) 1998-01-26 2000-12-01 김영환 반도체소자의배선형성방법
US6103614A (en) * 1998-09-02 2000-08-15 The Board Of Trustees Of The University Of Illinois Hydrogen ambient process for low contact resistivity PdGe contacts to III-V materials
US6274494B1 (en) * 1998-12-16 2001-08-14 United Microelectronics Corp. Method of protecting gate oxide
US6387445B1 (en) * 1999-01-13 2002-05-14 Tokyo Electron Limited Tungsten layer forming method and laminate structure of tungsten layer

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60115245A (ja) * 1983-11-28 1985-06-21 Toshiba Corp 半導体装置の製造方法
US4629635A (en) * 1984-03-16 1986-12-16 Genus, Inc. Process for depositing a low resistivity tungsten silicon composite film on a substrate
JPS615580A (ja) * 1984-06-19 1986-01-11 Toshiba Corp 半導体装置の製造方法
DE3665961D1 (en) * 1985-07-29 1989-11-02 Siemens Ag Process for selectively filling contact holes made by etching in insulating layers with electrically conductive materials for the manufacture of high-density integrated semiconductor circuits, and apparatus used for this process
US4617087A (en) * 1985-09-27 1986-10-14 International Business Machines Corporation Method for differential selective deposition of metal for fabricating metal contacts in integrated semiconductor circuits
JPS62216224A (ja) * 1986-03-17 1987-09-22 Fujitsu Ltd タングステンの選択成長方法
JP2627756B2 (ja) * 1987-12-17 1997-07-09 富士通株式会社 半導体装置の製造方法

Also Published As

Publication number Publication date
EP0326217B1 (en) 1993-04-21
US4892843A (en) 1990-01-09
JPH024971A (ja) 1990-01-09
DE68906034D1 (de) 1993-05-27
KR890012363A (ko) 1989-08-26
EP0326217A1 (en) 1989-08-02
DE68906034T2 (de) 1993-10-21
KR0144737B1 (ko) 1998-08-17
JP2578192B2 (ja) 1997-02-05

Similar Documents

Publication Publication Date Title
NL8800221A (nl) Werkwijze voor het vervaardigen van een halfgeleiderinrichting.
US5290731A (en) Aluminum metallization method
US20040058531A1 (en) Method for preventing metal extrusion in a semiconductor structure.
JP2540024B2 (ja) 金属配線のためのタングステンプラグの形成方法
US6335273B2 (en) Surface treatment of low-K SiOF to prevent metal interaction
KR20010109281A (ko) 마이크로일렉트로닉 구조
US5567647A (en) Method for fabricating a gate electrode structure of compound semiconductor device
US5719446A (en) Multilayer interconnect structure for semiconductor device and method of manufacturing same
JP3787366B2 (ja) 背面を金属化した半導体及びその製造方法
NL8801632A (nl) Werkwijze voor het vervaardigen van een halfgeleiderinrichting waarbij tijdens depositie van een metaal een metaalsilicide wordt gevormd.
US5447880A (en) Method for forming an amorphous silicon programmable element
NL8800359A (nl) Werkwijze voor het vervaardigen van een halfgeleiderinrichting.
US5028982A (en) Semiconductor device
JP2001203205A (ja) 半導体装置及びその製造方法
NL194710C (nl) Werkwijze voor het vervaardigen van een halfgeleiderinrichting.
JP2000091266A (ja) タングステン・エッチ・バック処理のためのアルミニウム金属化組織の改良方法。
JPH0730095A (ja) 半導体装置及びその製造方法
US11335816B2 (en) Metal-insulator-metal (MIM) capacitor
US6054771A (en) Interconnection system in a semiconductor device
JPS6366415B2 (nl)
JP2554634B2 (ja) 半導体装置の製造方法
JP2643793B2 (ja) 半導体装置及びその製造方法
JPH06151355A (ja) 半導体装置及びその製造方法
FR2530383A1 (fr) Circuit integre monolithique comprenant une partie logique schottky et une memoire programmable a fusibles
JP2969830B2 (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
A1C A request for examination has been filed
BV The patent application has lapsed