NL8300505A - Digitale signalen verwerkende schakeling. - Google Patents

Digitale signalen verwerkende schakeling. Download PDF

Info

Publication number
NL8300505A
NL8300505A NL8300505A NL8300505A NL8300505A NL 8300505 A NL8300505 A NL 8300505A NL 8300505 A NL8300505 A NL 8300505A NL 8300505 A NL8300505 A NL 8300505A NL 8300505 A NL8300505 A NL 8300505A
Authority
NL
Netherlands
Prior art keywords
digital
delay
signal
bits
signals
Prior art date
Application number
NL8300505A
Other languages
English (en)
Other versions
NL192143B (nl
NL192143C (nl
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of NL8300505A publication Critical patent/NL8300505A/nl
Publication of NL192143B publication Critical patent/NL192143B/nl
Application granted granted Critical
Publication of NL192143C publication Critical patent/NL192143C/nl

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
    • G06F7/48Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
    • G06F7/50Adding; Subtracting
    • G06F7/505Adding; Subtracting in bit-parallel fashion, i.e. having a different digit-handling circuit for each denomination
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N11/00Colour television systems
    • H04N11/04Colour television systems using pulse code modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/10Cameras or camera modules comprising electronic image sensors; Control thereof for generating image signals from different wavelengths
    • H04N23/13Cameras or camera modules comprising electronic image sensors; Control thereof for generating image signals from different wavelengths with multiple sensors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/67Circuits for processing colour signals for matrixing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2207/00Indexing scheme relating to methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F2207/38Indexing scheme relating to groups G06F7/38 - G06F7/575
    • G06F2207/3804Details
    • G06F2207/386Special constructional features
    • G06F2207/388Skewing

Landscapes

  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Mathematical Analysis (AREA)
  • Computational Mathematics (AREA)
  • Pure & Applied Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computing Systems (AREA)
  • Mathematical Optimization (AREA)
  • General Engineering & Computer Science (AREA)
  • Processing Of Color Television Signals (AREA)

Description

C CA:Ho/Se/Sonytl513 "Digitale signalen verwerkende sc.hakeling" -1-
De uitvinding betreft een digitale signalen verwerkende schakeling en meer in het bijzonder een digitale signalen verwerkende schakeling waarin de verwerkingssnelheid is verlaagd.
5 In bestaande digitale signalen verwerkende schake lingen/ met name de digitale optelschakeling, waarin tenminste-twee ingangssignalen opgeteld worden, wordt een zogenaamd snelle overdracht voltellersysteem gebruikt. Dit type teller is geschikt voor het verwerken van het digitale signaal met 10 een klein aantal bits en een hoge klokfrequentie, omdat dit type teller een zeer hoge verwerkingssnelheid heeft alhoewel dit type teller niet kan worden toegepast in een schakeling voor het verwerken van het digitale signaal met een groot aantal bits, bijvoorbeeld een 8-bits digitaal signaal, omdat 15 het aantal schakelelementen exponentieel toeneemt met de toename van het aantal bits. Een ander type teller is het zogenaamde ripple overdrachts type voltellersysteem, waarin een aantal voltellers , die elk de relatief kleine aantallen bits kunnen verwerken, tijdsequentieel werken. In dit type 20 teller moet elke volle teller bedreven worden met een relatief hoge snelheid wanneer de klokfrequentie hoog is. De schakelingselementen of basislogica die elk van deze voltel- 8300505 ι · . · · £ /8 -2- lers vórmt, moet dus een met hoge snelheid werkend logisch element zijn, bijvoorbeeld transistor-transistor logica (TTL) of emitter gekoppelde-logica (ECL), die niet geschikt zijn voor het verhogen van de integratiedichtheid en voor 5 het verlagen van het energieverbruik. Het logische element, zoals een complementaire metaaloxidehalfgeleider (CMOS), die een relatief lage snelheid heeft, maar geschikt is voor het vergroten van de integratiedichtheid en voor het verminderen van het gebruikte vermogen, kan evenmin worden gebruikt. 10 Recentelijk heeft men voorgesteld dat de sig- naalverwerkingsschakeling voor een kleursignaalkodeerder digitaal gemaakt wordt. In een dergelijke digitale kodeer-schakeling is de bemonsteringsfrequentie de klokfrequentie die tamelijk hoog moet worden gekozen, bijvoorbeeld 3-fsc of 15 4fsc, waarin fsc de frequentie van de hulpdraaggolf is, teneinde het oplossend vermogen van het videosignaal te vergroten en de storingen te verlagen, waarbij het aantal bits groot genoeg gekozen moet worden omesn voldoende gradatie van het beeld te krijgen. Het grootste deel van de digitale 20 kleurkodeerschakeling is opgebouwd uit digitale optelschake-lingeh, bijvoorbeeld een matrixschakeling, een Y/C mengscha-keling en dergelijke. In de digitale kleurkodeerschakeling is het derhalve zeer moeilijk om het bovengenoemde type optelsystemen te gebruiken.
25 · Het is het doel van de uitvinding een verbeterde digitale signalen verwerkende schakeling te verschaffen, die vrij is van de bovengenoemde bezwaren.
Een ander doel van de uitvinding is het verschaffen van een digitale optelschakeling waarin de verwerkings— 30 snelheid relatief laag is.
Weer een ander doel van de uitvinding bestaat uit het verschaffen van een digitale optelschakeling, die toege— past kan worden in een digitale kleurkodeerschakeling voor het opwekken van digitale samengestelde kleurvideosignalen.
35 Ook is het doel van de uitvinding het verschaf- 8300505 -3- fen van een digitale opteller waarin een logisch element, zoals een complementaire metaaloxidehalfgeleider (CMOS) die geschikt is voor het vergroten van de integratiedichtheid en voor het verkleinen van het gebruikte vermogen, toepassing 5 kan vinden.
Volgens de uitvinding worden tenminste twee digitale signalen toegevoerd aan eerste en tweede vertragings-middelen en worden ze omgezet in digitale signalen in de vorm van skew bits, waarbij de uitgangssignalen van de eerste 10 en tweede vertragingsmiddelen naar opbellers worden geleid.
De uitgangen van de optellers worden gevoerd naar een derde vertragingsmiddel en dan omgezet in een digitaal signaal in de vorm van lineaire bits.
De uitvinding wordt aan de hand van de bijgaande 15 tekeningen van uitvoeringsvoorbeelden verduidelijkt.
In de tekeningen toont:
Fig.lA en 1B schema's ter verduidelijking van de vertragingsschakeling en een omgekeerde vertragingsschakeling, die in de uitvinding wordt gebruikt, 20 Fig.2 een schema van een principiële digitale opteller voorzien van een vertragingsschakeling en een omgekeerde vertragingsschakeling volgens de uitvinding,
Fig.3 een blokschema van een uitvoeringsvoorbeeld Fig.4A tot 4C tijdschema’s die worden gebruikt 25 voor het verduidelijken van het voorbeeld uit fig.3,
Fig.5 een blokschema van een voorbeeld van een deel uit fig.3,
Fig. 6 een blokschema van een andere uitvoeringsvorm, 30 Fig.7 een vectorrepresentatie van drie kleurver- schilsignalen,
Fig.8A tot 8C tijdschema's die worden gebruikt voor de verduidelijking van een en ander en
Fig.9A en 9B resp. blokschema’s die worden ge-35 bruikt bij de verduidelijking van een ander voorbeeld van 8300505 -4- volgens de uitvinding gebruikte vertragingsschakelingen.
De uitvinding wordt in het vólgende aan de hand van de bijgaande tekeningen beschreven. Voorafgaande aan het beschrijven van een digitale signaalverwerkende schakeling 5 volgens de uitvinding, zullen eerst de in deze uitvinding toegepaste vertragingsmiddelen of vertragingsschakelingen worden beschrevenen de onderhavige uitvinding zijn vertragingsmiddelen aangepast om bits van één woord zodanig te vertragen, dat het bit met de hogere orde ervan een grotere 10 mate van vertraging ondergaat. Wij nemen bijvoorbeeld aan, dat een woord is gevormd uit 8 bits en dat tijdens één klok-periode of interval één bit daarbij wordt opgeteld. Voor dit doel zullen de vertragingsschakelingen uit fig.lA en 1B worden gebruikt. Wanneer het minst signifikante bit (LSB) 15 weergegeven wordt als Aq, worden de hogere bits van de LSB aangegeven als Bq , Cq ,Dq , Eq , Fq , Gq en Hq (hetwelk het meest signifikante bit is (MSB)), terwijl het klokinterval d is. Deze bits worden dan resp. vertragingen verleend, die in de mate van vertraging afnemen van HQ naar de lagere bits, zoals 20 7d, 6d> 5d, 4d, 3d , 2d, d en 0 en dan uitgevoerd aan de uitgangszijden. Deze bits verschijnen aan de uitgangszijden en zijn weergegeven als resp. Aq,Bj. ,C2,D3,E4,f5,Gg en Hy, Fig.lB toont een andere vertragingsschakeling, die tegengesteld vertraagt aan de schakelingen uit fig.lA en waarin de 25 lagere bits een grotere vertraging verleend wordt en derhalve de vertragingen, die aan de respektievelijke bits op de eerder beschreven wijze wordt verleend, wordt gecompenseerd. Wanneer aan de ingangszijde 8 bits worden afgeleverd, t.w. Aq,Bi,C2. . .Hy vormt deze vertragingsschakeling aan de uit-30 gangszijde 8 bits Ay tot Hy die het oorspronkelijke woord vormen. Voor de vertragingsschakeling waardoor elk bit vertraagd wordt met een vooraf vastgestelde vertragingstijd, kan een schuifregister of een willekeurig toegankelijk geheugen (RAM) worden gebruikt.
35 Fig.2 toont een voorbeeld van de principiële 8300505 -5- * *.
schakeling van een teller met de eerder genoemde vertragingsschakelingen , waarin één woord uit 4 bits bestaat omwille van de duidelijkheid. In fig.2 wordt met de verwijzingscij-fers 1 en 2 een vertragingsschakeling aangegeven, die elk 5 zodanig kunnen werken, dat het hogere bit een grotere mate van vertraging wordt verleend (soortgelijk aan fig.lA) en waarbij met verwijzingscijfer 3 een vertragingsschakeling is aangeduid, die tegengesteld werkt zodanig, dat het lagere ordebit een grotere vertraging krijgt soortgelijk aan fig.lB.
10 De gegevens Aq tot Dq en A'q tot D'q elk gevormd uit 4 bits, worden resp. toegevoerd aan deze vertragingsschakelingen 1 eti 2, waarin zij worden vertraagd met 3d, 2d, d en 0 en dan afgegeven aan hun uitgangszijden.
Alle inkomende informatie wordt verschaft in de 15 vorm van opeenvolgende woorden elk bestaande uit vier parallelle bits. De LSB bits, Aq en A’q die elk het eerst uitgaande bit vormen, worden toegevoerd aan een halve opteller 4.
De uitgang en de overdracht of carry uit deze halve opteller 4worden resp. toegevoerd aan vergrendelschakelingen 5 en 6 20 en daarin vastgelegd. De schakelingen 5 en 6 en volgende vergrendelschakelingen kunnen met een klokfrequentie werken-—_____ waarvan de frequentie gelijk is aan de zendsnelheid van de informatie. De uitgang van de vergrendelschakeling 5 gaat naar de vertragingsschakëing 3, die zodanig fungeert, dat 25 het lagere orde bit soortgelijk aan fig.lB de grotere vertraging verkrijgt. De vertragingsschakelingen 1, 2 en 3 worden bedreven met een stuurklok met een frequentie die dezelfde is als de transmissiefrequentie van informatie.
De uitgangen en B'q van de vertragingsschake-30 lingen 1 en 2 en de carry CA uit de vergrendelschakeling 6 gaan naar een volle opteller 7. De uitgang en de carry uit de volle opteller 7 worden resp. toegevoerd aan de vergrendelschakelingen 8 en 9. Daarna wordt de uitgang van de vergrendelschakeling 8 geleid naar de vertragingsschakeling 3 en 35 wordt de carry CB uit de vergrendelschakeling 9 geleid naar een volle opteller 10. Met dezelfde tijdsbepaling als in het 8300505 i * . .
-6- voorgaande is genoemd, wordt de volledige teller 10 gevoed met de bits en C^uit de vertragingsschakelingen 1 en 2 en worden de uitgang en de carry ervan resp.. geleid naar de vergrendelschakelingen 11 en 12. De uitgang van de vergrendel-5' schakeling 11 wordt geleid naar de vertragingsschakeling 3 en de carry Cc van de vergrendelschakeling 12 wordt geleid naar een volle opteller 13. Aangezien deze volle opteller 13 wordt gevoed met de bits en D'^ uit de vertragingsschakelingen 1 en 2 op hetzelfde tijdstip als de carry C eraan
C
10 wordttoegevoerd, wordt de uitgang geleid naar de vertragings-schakeling 3 via een vergrendelschakeling 14. 4 Bits t.w.
Α^ tot Dg , die ontwikkeld zijn als uitgangen van de vertra- . gingsschakeling 3 resulteren uit de optellingen van de bits Aq tot Dq en a'q tot D’q. Op deze wijze is het voldoende dat 15 elke halve opteller 4 en de volle optellers 7, 10 en 13 eenoptelling uitvoeren in één klokinterval van de informatie-frequentie. Zelfs wanneer de inkomende informatiefrequentie 4fsc bedraagt, waarin fsc een kleurhulpdraaggolf is, die even hoog is als een chrominantiesignaal, kunnen de eerder genoem-20 de optellers dus worden gevormd uit metaaloxidehalfgeleiders in geïntegreerde schakeling (MOSIC).
Een uitvoeringsvorm van een digitaal signaalver-werkingscircuit volgens de onderhavige uitvinding zal worden beschreven aan de hand van de tekeningen met name fig.3.
25 In fig.3 wordt met de verwijzingscijfers 15,16 en 17 een ingangsklem aangeduid , waaraan het R(rode)signaal, G(groene) signaal en B(blauwe)signaal wordt toegevoerd met een informa-tiesnelheid van 4 fsc en waarbij elk woord gevormd wordt door 8 bits. Zij worden resp. aangevoerd via vertragingsschakelin-30 gen 18,19,20 naar de matrixschakelingen 23,24 en 25.
In dit geval wordt het R signaal, het G signaal en het Bsig-naal elk gevormd door een beeldopnemer of beeldvoeler bijvoorbeeld een ladingsgekoppeld element (CCD) enz. en ondergaan dan V(gamma)-korrektie. Dankzij de niet lineaire karakteris-a 35 tiek kan het ‘"p-korrektiecircuit niet gekoppeld worden tussen ·' 8300505 • « -7- een van de vertragingsschakelingen 18,19 en 20 en de vertra-gingsschakeling 21, welke vertragingsschakeling 21 tegengesteld funktioneert voor de vertragingsschakelingen 18,19 en 20. Op een uitgang 22 van de vertragingsschakeling 21, 5 wordt een digitaal samengesteld kleurvideosignaal ontwikkeld.
De matrixschakelingen 23,24 en 25 genereren resp. een Y(luminantie)signaal en twee kleurverschilsignalen (I signaal en Q signaal). In het algemeen voeren de matrix-schakelingen 23,24,25 de berekeningen uit op de basis van 10 het I-de woord als Y± = 0,30 R± + 0,11 B± + 0,59 G± I. = 0,60 R, - 0,32 B, - 0,28 G.
Q± = 0,21 R± + 0,31 Bi - 0,52 G^.
Deze berekeningen worden meestal uitgevoerd door een dood 35 geheugen (ROM) die een effektief gebruik maakt van een opzoek-tabel. Aangezien echter de bovengenoemde 'vergelijkingen benaderingen zijn, wordt de weegfaktor mogelijk gemaakt door het optelproces. De bovengenoemde vergelijking betreffende het Y-signaal kan bijvoorbeeld benaderd worden door de verge-20 lijking; \ =ST-<20 Ri + 7 Bi + 38 Gi> =g|- [’(16 +4) R± +(8-1)Β± +(32 + 4 + 2)G±|
In deze vergelijking kan de berekening van 25 * 1/64 (16+4)R. uitgevoerd worden door een zodanige schakelings- 1 —2 konstruktie dat , zoals fig. 5 toont, 2 vermenigvuldiger 34 -4 en 2 vermenigvuldiger 35 gebruikt worden en de uitgangen van beide vermenigvuldigingsschakelingen 34 en 35 worden geleid naar een opteller 36. In deze opteller 36 wordt het op-30 telproces uitgevoerd in elk klokinterval per 1 bit gelijksoortig aan de teller uit fig.2. De andere matrixschakelingen 24 en 25 kunnen op soortgelijke wijze funktioneren en elke van de uitgangen ervan is zodanig dat het hogere bit van een 'woord de grotere vertraging ondergaat.
35 Het Y signaal, het I signaal en het Q signaal dat ge- 8300505 -8- I · leverd wordt door de matrixschakelingen 23,24 en 25 worden resp. geleid naar een vertragingsschakeling 27 en laagdoor-laatfilters 28 en 29. De laagdoorlaatfilters 28 en 29 worden beide gevormd uit digitale filters, welke de band van het 5 I-signaal onderdrukken tot 1,5 MHz en die van het Q signaal tot 0,5 MHz. De vertragingsschakeling 27 heeft een vertraging gelijk aan die welke wordt verleend aan elk van het I-signaal en het Q signaal door de laagdoorlaatfilters 28 en 29 en wordt gebruikt voor het aanpassen van fasen. De laag-10 doorlaatfilters of digitale filters 28 en 29 zijn zodanig gevormd, dat de uitgangen van de vertragingsschakelingen 19 en 20 , de ingang en de uitgang van de vertragingsschakdin-gen en de signalen uit de respektievelijke trap worden gewogen met een vooraf vastgesteld bedrag en opgeteld bijvoor-1 5 beeld met een eindige-impuls reaktie (FIR) .
De schakelingskonstruktiesvoor het mogelijk maken van de bovengenoemde weging zijn soortgelijk aan die van de eerder genoemde matrixschakeling.
Het Y-signaal uit de vertragingsschakeling 27 20 en het I signaal en het Q signaal uit de laagdoorlaatfilters 28 en 29 worden geleid naar een modulerende en Y/C meng-schakeling 30, waarin het I-signaai en het Q-signaal digitaal gemoduleerd worden en waarna de gemoduleerde kleurverschil-signalen tot het Y-signaal worden gemaakt.
25 In de digitale modulatie wordt één van het Isig- naal en het Q signaal met de informatiefrequentie van 4 f'sc afwisselend gekozen en worden de polariteiten ervan veranderd met 1/fsc. M.a.w. het I signaal en het Q signaal worden omgezet zodanig, dat vier woorden I, Q,~l en -Q achtereenvolgens 30 opgenomen worden in één cyclus van l/fsc. In dit geval, aangezien 8 bits van één woord achtereenvolgens worden vertraagd. door hen door de vertragingsschakelingen 18,19, en 20 te -zenden, wordt bij de digitale modulatie de gekozen tijdsbepaling van het I signaal en het Q signaal vertraagd, bij elk bit 35 en wordt de fase waarmee de polariteit veranderd wordt even- 8300505 -9-
ψ A
eens vertraagd. De figuren 4A tot 4C tonen de kleurverschil-signalen namelijk het I signaal en het Q signaal die elk op digitale wijze worden gemoduleerd. Fig.4A toont de LSB bits, fig.4B de bits hoger, dan de LSB bits en fig.4C de bits die 5 nog hoger zijn dan de voorgaande hogere bits van fig.4B. Alhoewel· dit niet is getoond, wordt in 5 bi ts hoaer dan de eerder genoemde bits'elke fase ervan, waarbij de polariteit van het bit veranderd wordt, een grotere vertraging gegeven over één bit voor'elk hogere bit. S Bits die vertraagd 10 worden met êên woord elk, en die met getrokken lijnen in fig.
4A tot 4C zijn getekend, vormen één woord van het I signaal en het Q signaal. De Y/C menger in de modulerende en Y/C mengschakeling 30 voor het toevoegen van het Y signaal bij de digitaal gemoduleerde kleurverschilsignalen is het-15 zelfde gekonstrueerd als de optellers uit fig.2. De uitgang van de modulerende en Y/C mengschakeling 30 gaat naar de tegengesteld vertragende schakeling 21 en dus naar de uitgang 22 verschijnen parallelle 8 bits korresponderend met één woord.
20 Alhoewel in de uitvoeringsvorm volgens de uitvin ding zoalS'in-het voorgaande is uiteengezet, de digitale modulatie van 4fsc uitgevoerd wordt, zal aan de hand van fig.
6 een andere uitvoeringsvorm worden besproken. Deze uitvoering in tegenstelling met de eerder genoemde uitvoering wordt 25 toegepast op een digitale kleurkodeerschakeling die de digitale modulatie van 3fsc kan uitvoeren.
In fig.6 geven de verwijzingscijfers 15,16 en 17 ingangen aan, waaraan het R signaal, G signaal en B signaal elk met de informatiefrequenti 3fsc worden toegevoerd. Een 30 matrixschakeling 23 kan een Y signaal genereren en andere matrixschakelingen 24,25 en 26 kunnen kleurverschilsignalen genereren, t.w. het ü signaal, het V signaal en het W signaal met de informatiefrequentie fsc. Deze drie kleurverschilsignalen worden gevormd door de onderstaande vergelijkingen: 35 " 8300505 SI, -ίου. = -0,15 R. + 0,44 B. - 0,29 G.
1 '111 • V. = -0,46 .-R, - 0,13 B, + 0,59 G.
W. = 0,60 R. - 0,31 B. - 0,29 G..
X Ju X X
Evenals bij de voorgaande uitvoering kan elke 5 coefficient in deze genoemde vergelijkingen worden benaderd door een coefficient gedeeld door een geheel getal. De berekeningen van de bovengenoemde vergelijkingen kunnen derhalve worden gemaakt door de kombinatie van een 2 deler van de macht 2 en een opteller met de macht 2 soortgelijk aan die 10 uit fig.5. Het U signaal, het V signaal en het W signaal elk met de informatiefrequentie fsc worden uit deze matrix-schakeling 24,25 en 26 gemaakt en dan opgeteld, gemengd of gesynthetiseerd in een menger of opteller 31, en daarbij omgezet in een seriegewijs kleurverschilsignaal van 3 fsc. De 15 uitgang van de opteller 31 wordt onderdrukt tot de band van 0,5 MHz door een laagdoorlaatfilter 32 en dan tezamen met het Y signaal uit de vertragingsschakeling 27 toegevoerd naar een modulerende en Y/C mengschakeling 33. Zoals is aangeduid door een vectorrepresentatie uit fig.7, zijn de kleurverschil-20 signalen, die gemoduleerd worden door drie fasen roteerbaar met defrequentie fsc en in de volgorde van het U signaal, het V signaal en het W signaal. Zoals fig.8A toont, worden, vergeleken met de LSB bits van de gemoduleerde kleurverschilsigna-len, de bits (fig.8B) hoger dan de LSB bits en de bits (fig.
25 8C) nog hoger dan de voorgaande hogere bits achtereenvolgens vertraagd in fase met elk 1 bit en hoewel dit niet is aangegeven worden de MSB bits eveneens achtereenvolgens in fase met 1 bit elk vertraagd. De bits die zijn verbonden door de onderbroken lijnen in de fig.8A tot 8C vormen één woord. De 30 uitgang uit de modulerende en Y/C mengschakeling 33 worden daarna toegevoerd door een tegengestelde vertragingsschake-ling 21 naar een uitgang 22.
In de vorengenoemde uitvoeringen zoals bijvoorbeeld die volgens fig.IA, 1B en fig.2, zijn de respektievelij-35 ke bits met een verschillende mate van vertraging vertraagd, 8300505
' ^ * A
-11- d.w.z. dat de bits hoger dan de MSB bits vertraagd zijn met éên klokinterval en de bits hoger dan de direkt voorgaande hogere bits worden vertraagd door twee klokintervallen enz. en dan in signaal verwerkt. Buiten de genoemde uitvoeringen 5 is het te overwegen dat de verschillende vertragingen verleend wordenaan elke twee bits en dat de signaalverwerking daarna wordt uitgevoerd.
Dit voorbeeld zal worden beschreven aan de hand van de figuren 9 A en 9B . De figuren 9A en 9B korresponderen resp.
10 met de fig. IA en 1B waarin informatie daaraan wordt toegevoerd in de vorm van opeenvolgende woorden, waarbij elk woord is gevormd uit 8 bits namelijk Aq tot HQ , welke voor elk bit vertraagd worden met verschillende vertragingen. Als vertragingsmiddel of schakeling voor dit doel zijn de 15 vertragingsschakelingen. uit de figuren 9A en 9B gekombineerd.
In fig.9A worden noch het LSB bit,Aq noch het bit BQ , dat één order hoger is dan het LSB bit Aq ,vertraagd, maar worden de hogere bits Cq en Dq vertraagd met 1 klokinterval D, en worden de bits Eq en FQ met 2D en de bits Gq en Hq met 20 3D vertraagd, welke dan worden ontwikkeld aan de uitgangen vair cfe vertragingsschakelingen. De bits die verkregen worden aan de uitgangszijden zijn resp. gespecificeerd als Aq,Bq, F2 G3 en H3* Fig.9 toont de vertragingsschakeling voor het elimineren van de vertragingen, die verleend worden 25 aan de resp. bits Aq tot zoals in het voorgaande is vermeld. Wanneer aan de uitgangszijde 8 bits worden aangevoerd Aq r Bq *. · · G3 / H3 vormt deze vertragingsschakeling aan de uit-gangszijde 8 bits Α^,Β^....G^/H^. De 8 bits A^ tot die op deze wijze worden gevormd vormen inherent êën woord.
30 Indien deze vertragingsschakeling wordt toegepast op de digitale opteller volgens de uitvinding, moet elke van de optel-lers de optelling van 2 bits in éên klokinterval uitvoeren , maar is het voordeel dat de totale mate van vertraging gereduceerd kan worden.
35 Alhoewel dit niet is getekend, is het bovendien 8300505 -12- ψ mogelijk dat digitale informatie van 8 bits gescheiden wordt in de digitale informatie van 4 bits, waarbij elke informatie van 4 bits vertraagd wordt met verschillende maten van vertragingen en dan in signaal worden verwerkt.
5 Zoals duidelijk zal zijn uit de voorgaande uit voeringsvormen volgens de uitvinding, is het aangezien de informatie gemoduleerd wordt op digitale wijze teneinde de bits van één woord te vertragen over êén of verschillende bits, voldoende om deberekening van de bits zoals optelling 10 en dergelijke in een interval van één of meerdere bitsvertraging uit te voeren, waardoor de verwerkingssnelheid van de rekenschakeling verlaagd kan worden. Zelfs wanneer dus de informatie met een hoge transmissiefrequentie zoals 4fsc wordt verwerkt, is het dus mogelijk het logische element met 15 een hoge integratiedichtheid en een klein verbruik te gebruiken zoals CMOS.
• Aangezien de verwerking tussen de vertragings-schakeling en de tegengestelde vertragingsschakeling uitgevoerd wordt met een lage snelheid, ontstaat, indien de ver-20 tragingsschakelingen en de tegengestelde vertragingsschakeling op soortgelijke wijze gekoppeld zijn tussen de ingangszijde van de matrixschakelingen en de uitgangszijde van de Y/C men- · ger, het voordeel, dat de delen van het schakelingenelement, dat werkzaam is met lage snelheid kunnen worden vergroot.: 8300505

Claims (13)

1. Digitale signalen verwerkende schakeling voor het verwerken van ten minste twee digitale signalen gekenmerkt door: (A) een eerste ingang, die gevoed wordt met een 5 eerste digitaal signaal bestaande uit parallelle M bits per ëén klokinterval, waarin M een positief geheel getal is? :: (5£ een tweede ingang, die gevoed wordt met een tweede digitaal signaal bestaande uit parallelle N bits per ëën klokinterval, waarin N een positief geheel getal is en 10 gelijk kan zijn aan M; (C) eerste vertragingsmiddelen voor het vertragen van het eerste digitale signaal zodanig, dat tenminste de vertraging, die verleend wordt aan het minst signifikante bit (MSB) van dat eerste digitale signaal groter is dan die 15 welke verleend wordt aan het minst signifikante bit (LSB) van dat eerste digitale signaal door m klokintervals, waarin m een positief geheel getal is; (D) tweede vertragingsmiddelen voor het vertragen van het tweede digitale signaal zodanig, dat ten minste de 20 vertraging, die verleend is aan de MSB van dat tweede digitale signaal groter is dan die welke wordt verleend aan de LSB van dat tweede digitale signaal door n klokintervals, waarin n een positief geheel getal is, - M (E) een opteller voor het optellen ^ bits 25 met inbegrip van het LSB van het eerste digitale signaal en N —^ bits met inbegrip van het LSB van het tweede digitale signaal en voor het genereren van uitgangsbits en een over- drachts(carry)bit, waarbij de vertraging die verleend wordt M N aan de genoemde —bits en —η+Γ™ kits door de eerste en 30 tweede vertragingsmiddelen dezelfde is , (F) L voltellers, waarin L een positief geheel getal is en waarbij elke volteller bits van de eerste en 8300505 * ^ V * * -14- tweede digitale signalen en een carrybitopteller en uit-gangsbits genereren alsmede een carrybit, welke toegevoerd · worden aan dé volgende volteller, waarbij de vertraging, die verleend wordt aan de bits door de eerste en tweede vertra-5 gingsmiddelen dezelfde is en één van de voltellers die uitgang MSB en tenminste de uitgangsbits genereren, en (G) derde vertragingsmiddelen voor het vertragen van de uitgangsbits van de opteller en de voltellers zodanig dat de uitgangsbits van de derde vertragingsmiddelen alle 1 0 gelegen zijn in hetzelfde oorspronkelijke klokinterval.
2. Digitale signaalverwerkingsschakeling volgens conclusie 1, met het kenmerk, dat de eerste vertragingsmiddelen elk bit van heteerste digitale signaal zodanig vertragen, dat de vertraging, die verleend wordt aan elk bit met' één 15 klokinterval groter is dan de vertraging, die wordt verleend aan het volgende lagere bit, en waarbij de tweede vertragingsmiddelen elk bit van het tweede digitale signaal zodanig vertragen, dat de vertraging, die verleend wordt aan elk bit één klokinterval groter is.dan welke wordt verleend aan het 20 volgende lagere bit, waarbij m gelijk is aarr-M-l—en n gelijk .is aan N-l.
3. Digitalefvlrwerkingsschakeling volgens conclusie 1, gekenmerkt door verwerkingsschakelingen met inbegrip van digitale optellers, vergrendelschakelingen en selektie- 25 schakelingen tussen de tellers, voltellers en de derde vertra-gingsmiddelen of tussen de eerste en de tweede vertragingsmiddelen en de optellers, en volle optellers.
4. Digitale signaalverwerkingsschakeling volgens conclusie 3, met het kenmerk,dat eerste en tweede digitale 30 signalen twee digitale primaire kleursignalen zijn en voorts voorzien van een derde ingang, die wordt gevoed met een tweede digitaal primair kleursignaal, dat vertraagd wordt door vierde vertragingsmiddelen en het wordt verwerkt· door de beide digitale primaire kleursignalen door de optellers, volle 35 optellers en andere verwerkingsschakelingen, waardoor de uit- 8300505 \t *,·«» '. -15- gang van de derde vertragingsmiddelen een digitaal samengesteld kleurvideosignaal is.
5. Digitale kleurkodeerschakeling voor het genereren van eendigitaal samengesteld kleurvideosignaal uit drie 5 primaire digitale kleursignalen gekenmerkt door (A) eerste, tweede en derde ingangen, waaraan de genoemde drie digitale primaire kleursignalen bestaande uit parallelle M bits per klokinterval worden toegevoerd, waarbij M een positief geheel getal is? 10 (B) eerste, tweede en derde vertragingsmiddelen, die gekoppeld zijn met de genoemde respektievelijke eerste, tweede en derde ingangen, waarbij elk van de vertragingsmiddelen elk van de drie primaire digitale kleursignalen zodanig vertragen, dat ten minste de aan het meest signifikante 35 bit(MSB)van de drie digitale primaire kleursignalen een vertraging wordt verleend, welke met m klokintervallen groter is dan die welke verleend wordt aan het minst signifikante bit (LSB), waarbij m een positief geheel getal is, (C) een eerste matrixschakeling die wordt gevoed 20 met de uitgangssignalen van de eerste, tweede en derde vertragingsmiddelen voor het genereren van digitale kleurver-schilsignalen, (D) digitale foltermiddelen voor het onderdrukken van de bandbreedte van de digitale kleurverschilsignalen, 25 (E) modulatiemiddelen voor het moduleren van een digitale kleurhulpdraaggolf door de digitale verschilsignalen (F) een tweede matrixschakeling, die wordt gevoed met de uitgangssignalen van de eerste, tweede en derde vertragingsmiddelen voor het genereren van een digitaal luminan- 30 tie signaal, (G) mengmiddelen voor het mengen van het luminan-tiesignaal met de uitgang van de modulatiemiddelen en (H) vierde vertragingsmiddelen voor het vertragen van elk bit van het uitgangssignaal van de mengmiddelen 35 zodanig, dat de uitgangsbits van die vierde vertragingsmidde- 8-3 0 0 5 0 5 -16- len alle vallen in hetzelfde oorspronkelijke klokinterval.
6. Digitale kleurkodeerschakeling volgens conclusie 5, met het kenmerk, dat de eerste en tweede matrixscha-kelingen en de mengmiddelen in hoofdzaak bestaan uit tel- 5 schakelingen.
7. Digitale kleurkodeerschakeling volgens conclusie 5, met het kenmerk, dat eerste en tweede matrixscha-kelingen het mogelijk maken dat de uitgangssignalen van de eerste, tweede en derde vertragingsmiddelen worden geteld 10 bij de verschilcoefficienten, welke coëfficiënten worden benaderd door de som of verschil van l/2n, waarin n 0 of een positief geheel getal is.
8. Digitale kleurkodeerschakeling volgens conclusie 5, met het kenmerk, dat de frequentie van de klok 4fsc 15 is, waarin fsc de frequentie van de kleurhulpdraaggolf is.
9. Digitale kleurkodeerschakeling volgens con -clusie 8, met het kenmerk, dat de digitale kleurverschilsig-nalen een I-signaal en een Q-signaal zijn, waarin 1= 0,60 R - 0,32 B - 0,28 G
20 Q= 0,21 R + 0,31 B - 0,52 G en de modulatiemiddelen één van het I en het Q signaal afwisselend selekteert met éën klokinterval en de polariteit verandert bij elke twee klokintervallen.
10. Digitale kleurkodeerschakeling volgens con- 25 clusie 5, met het kenmerk, dat de frequentie van de klok 3fsc is, waarin fsc de frequentie van de kleurhulpdraaggolf is.
11. Digitale kleurkodeerschakeling volgens conclusie 10, met het kenmerk, dat de digitale kleurverschil-signalen U, V en W signalen zijn, waarin
30 U= -0,15 R + 0,44B - 0,29 G V= -0,46 R - 0,13B + 0,59 G W= 0,60 R - 0,31B - 0,29 G 8300505
NL8300505A 1982-02-10 1983-02-10 Digitale signaalverwerkingskring. NL192143C (nl)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP1997382 1982-02-10
JP57019973A JPS58137381A (ja) 1982-02-10 1982-02-10 デイジタルカラ−エンコ−ダ

Publications (3)

Publication Number Publication Date
NL8300505A true NL8300505A (nl) 1983-09-01
NL192143B NL192143B (nl) 1996-10-01
NL192143C NL192143C (nl) 1997-02-04

Family

ID=12014130

Family Applications (1)

Application Number Title Priority Date Filing Date
NL8300505A NL192143C (nl) 1982-02-10 1983-02-10 Digitale signaalverwerkingskring.

Country Status (8)

Country Link
US (1) US4527191A (nl)
JP (1) JPS58137381A (nl)
AT (1) AT382997B (nl)
CA (1) CA1200009A (nl)
DE (1) DE3304591C2 (nl)
FR (1) FR2521322B1 (nl)
GB (2) GB2117147B (nl)
NL (1) NL192143C (nl)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4544945A (en) * 1983-06-07 1985-10-01 Rca Corporation Logarithmic color matrix for a digital television receiver
GB2157032A (en) * 1984-04-06 1985-10-16 Standard Telephones Cables Ltd Digital parallel odder
JP2938115B2 (ja) * 1990-02-09 1999-08-23 三菱電機株式会社 色信号変換回路
JP2737390B2 (ja) * 1990-10-31 1998-04-08 松下電器産業株式会社 ディジタルプロセッシングカラーカメラ
KR100251985B1 (ko) * 1996-06-29 2000-04-15 김영환 고속 처리가 가능한 휘도신호 계산장치 및 그 방법

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1033155A (en) * 1961-11-14 1966-06-15 Emi Ltd Improvements relating to circuits for the transmission of digital code signals
GB1088354A (en) * 1965-06-01 1967-10-25 Int Computers & Tabulators Ltd Improvements in or relating to electronic adders
DE2139753C3 (de) * 1971-08-07 1974-02-21 Fa. Diehl, 8500 Nuernberg Rechenwerk für die Addition von zwei seriell vorliegenden Dezimalzahlen
EP0051079B1 (de) * 1980-11-03 1984-09-26 Deutsche ITT Industries GmbH Binäres MOS-Ripple-Carry-Parallel-Addier/Subtrahierwerk und dafür geeignete Addier/Subtrahierstufe
US4438452A (en) * 1981-05-11 1984-03-20 Rca Corporation Transcoder for sampled television signals

Also Published As

Publication number Publication date
FR2521322A1 (fr) 1983-08-12
GB2117147B (en) 1985-11-13
AT382997B (de) 1987-05-11
GB8428617D0 (en) 1984-12-19
GB2117147A (en) 1983-10-05
US4527191A (en) 1985-07-02
GB8303532D0 (en) 1983-03-16
GB2149612A (en) 1985-06-12
JPS58137381A (ja) 1983-08-15
NL192143B (nl) 1996-10-01
DE3304591C2 (de) 1996-03-28
JPH0338798B2 (nl) 1991-06-11
GB2149612B (en) 1985-11-20
NL192143C (nl) 1997-02-04
CA1200009A (en) 1986-01-28
DE3304591A1 (de) 1983-08-18
ATA46883A (de) 1986-09-15
FR2521322B1 (fr) 1989-05-05

Similar Documents

Publication Publication Date Title
US5512946A (en) Digital video signal processing device and TV camera device arranged to use it
JPS60500349A (ja) ブロック・オ−バラップ変換手順を用いた画像処理方法
JPH03185515A (ja) 適応丸め回路
EP0581522B1 (en) FIR filter apparatus for processing of time division multiplexed signals
US4668989A (en) Fading circuit for video signals
JPS60132490A (ja) 色相を補正するための装置
EP0078052B1 (en) Pal digital video signal processing arrangement
NL8300505A (nl) Digitale signalen verwerkende schakeling.
JPS60501486A (ja) フィルタ及びそれを用いるデータ伝送システム
US4395729A (en) Digital video signal processing filters with signal-to-noise enhancement
CA1048177A (en) Multi-channel digital modulator
US4630294A (en) Digital sample rate reduction system
JPS63133724A (ja) 入力信号を伝送又は記憶するシステム
US6532483B1 (en) Filter for time division multiplex filtering of a plurality of data trains, and operating methods therefor
JPS623517A (ja) 巡回形デイジタルフイルタ
US5499058A (en) Digital color encoder using triangular wave modulation
JPH04212196A (ja) デジタル成分ビデオ信号をntsc信号へ直接デジタル変換する装置及び方法
JPS5887990A (ja) デジタル信号分離回路網
EP0521392B1 (en) Circuit for converting RGB signals to component signals
JP3876067B2 (ja) データの信号路接続方法および信号路接続器
KR960014237B1 (ko) 디지탈 텔레비젼수상기의 색도변환 회로
JPS62254524A (ja) ビデオ信号用パルス符号変調装置を備えたデ−タ減少回路
JPH0365687B2 (nl)
JPH08335850A (ja) 簡易デジタルフィルタ
JPH02104014A (ja) トランスバーサルフィルタ

Legal Events

Date Code Title Description
A85 Still pending on 85-01-01
BA A request for search or an international-type search has been filed
BB A search report has been drawn up
BC A request for examination has been filed
V4 Discontinued because of reaching the maximum lifetime of a patent

Effective date: 20030210