MXPA04003019A - Circuito de rastreo de codigo con normamalizacion atumatica de energia. - Google Patents
Circuito de rastreo de codigo con normamalizacion atumatica de energia.Info
- Publication number
- MXPA04003019A MXPA04003019A MXPA04003019A MXPA04003019A MXPA04003019A MX PA04003019 A MXPA04003019 A MX PA04003019A MX PA04003019 A MXPA04003019 A MX PA04003019A MX PA04003019 A MXPA04003019 A MX PA04003019A MX PA04003019 A MXPA04003019 A MX PA04003019A
- Authority
- MX
- Mexico
- Prior art keywords
- signal
- version
- generate
- error signal
- communication
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/69—Spread spectrum techniques
- H04B1/707—Spread spectrum techniques using direct sequence modulation
- H04B1/7073—Synchronisation aspects
- H04B1/7085—Synchronisation aspects using a code tracking loop, e.g. a delay-locked loop
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/69—Spread spectrum techniques
- H04B1/707—Spread spectrum techniques using direct sequence modulation
- H04B1/709—Correlator structure
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0016—Arrangements for synchronising receiver with transmitter correction of synchronization errors
- H04L7/002—Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation
- H04L7/0029—Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation interpolation of received data signal
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Mobile Radio Communication Systems (AREA)
- Burglar Alarm Systems (AREA)
- Circuits Of Receivers In General (AREA)
- Radio Relay Systems (AREA)
- Massaging Devices (AREA)
- Grinding-Machine Dressing And Accessory Apparatuses (AREA)
Abstract
El equipo del usuario (UE) esta en comunicacion con una de la pluralidad de estaciones de base, y recibe una senal de comunicacion desde la estacion base a traves del receptor CDMA. La senal de comunicaciones es correlacionada por el receptor utilizando un circuito (10) de rastreo de codigo asegurado en retraso, que estima y rastrea un retraso del canal de la senal de comunicacion. El circuito de rastreo comprende un generador (16) de codigo de referencia para generar una senal de referencia y un interpolador (11) para generar versiones de senales sincronizadas en respuesta a la recepcion de la comunicacion. Un correlacionador de senal sincronizada (12a, 12b, 13a,13b), tambien incluido en el circuito de rastreo para la correlacion de al menos dos de las versiones de las senales sincronizadas con la senal de referencia de codigo. El resultado de la correlacion es utilizando para generar una senal de error. Un circuito de normalizacion automatica de energia (APN), que responde al interpolador (11), genera una senal de error de energia que normaliza la senal de error a traves de un circuito de normalizacion (14).
Description
W©<03/030389 Al
Para los códigos de do letras y otras abreviaturas, referirse a las "Notas de Guía sobre los Códigos y Abreviaturas" que aparecen al comienzo de cada emisión regular de la Gaceta del PCT.
1
CIRCUITO DE RASTREO DE S^IGO CON NORMALIZACION AUTOMATICA DE ENERGÍA
ANTECEDENTES DE LA INVENCION
La presente invención se refiere a un sistema de rastreo de código para un receptor de un sistema de comunicación de acceso múltiple de división de código (CDMA) . Más específicamente, la presente invención se refiere a un sistema de rastreo de código de segundo orden para remover más eficientemente la diferencia de sincronización entre el código transmitido y el código recibido. La sincronización es una tarea importante en cualquier tipo de telecomunicación. Existen varios niveles de sincronización, tales como la sincronización de portador, de frecuencia, de código, de símbolo, de cuadro y de red. En todos estos niveles, la sincronización puede ser distinguida en dos fases, las cuales son la adquisición (sincronización inicial) y rastreo (sincronización fina) . Un sistema de comunicación inalámbrica típico envía comunicaciones de enlace descendente desde una estación base hacia uno o una pluralidad de Equipos de Usuario (UEs) y las comunicaciones de enlace ascendente 2
desde los UEs hacia la estación base. Un receptor dentro del UE funciona por la correlación, o desdispersión, de la señal de enlace descendente recibida, con una secuencia de código recibida. La secuencia debe ser exactamente sincronizada a la secuencia recibida, con el fin de obtener la salida máxima desde el correlacionador . El receptor debe ser capaz de adaptarse fácilmente a un cambio en el ambiente de una linea de radio que cambia sin operación de cese. Con el fin de lograr esto, los presentes receptores obtienen tanta de la energía de señal transmitida como sea posible, con el fin de elevar al máximo la proporción de señal a ruido. En los canales de desvanecimiento de vías múltiples, no obstante, la energía de señal es dispersada sobre una cierta cantidad de tiempo debido a las trayectorias de eco distintas, y a la dispersión. Una tarea crucial del receptor es de este modo estimar el canal para mejorar su funcionamiento. Si el receptor tiene información respecto al perfil del canal, una manera de obtener energía de señales entonces asignar diversas ramas del correlacionador a diferentes trayectorias de eco, y combinar sus salidas constructivamente, una estructura conocida como el receptor RAKE .
3
El receptor RAKE tiene varios dedos, uno para cada trayectoria de eco, y en cada dedo, el retraso de trayectoria con respecto a algún retraso de referencia tal como uno directo o una trayectoria más tempranamente recibida, deben ser estimados y rastreados a todo lo largo de la transmisión. La estimación de la posición inicial de las trayectorias en el tiempo, es obtenida mediante el uso del algoritmo de búsqueda de trayectorias múltiples. El algoritmo de búsqueda de trayectorias múltiples realiza una búsqueda extensa a través de los correlacionadores para localizar las trayectorias con una precisión de chip. Después de que son encontradas estas posiciones iniciales, las unidades de rastreo generan estimados precisos para los retrasos de varios componentes de trayectorias múltiples por medio de detectores de errores de sincronización temprana-tardía , y utilizan estos estimados para los diferentes retrasos, para desplazar la fase de los códigos. Este tipo de unidad de rastreo es conocida como un sincronizador de entrada temprana-tardia . Un rizo asegurado en retraso (DLL) es comúnmente utilizado para implementar el sincronizador de entrada temprana-tardia. Ilustrado en la figura 1 está un diagrama de bloques de este bucle asegurado en retraso. La anchura de banda del Bucle de Rastreo de Código (CTL) determina Incapacidad de filtración de ruido del sincronizador. Entre más angosta sea la anchura de banda, más robusto es el sincronizador para la distorsión del ruido y menos sensible a cambios pequeños en las señales. La anchura de banda del bucle depende de los parámetros del filtro de bucle (alfa, beta) , la ganancia de bucle total {KT) , y el nivel de energía de señal de entrada {Pin) . La proporción de amortiguamiento del bucle también depende de los mismos parámetros. La proporción de amortiguamiento del bucle determina la estabilidad del bucle. Aunque los parámetros del bucle pueden ser fijos, es muy difícil fijar el nivel de señal de entrada. La mayoría de los receptores digitales emplean alguna forma de Control de Ganancia Automática (AGC) en sus capas físicas. Aunque el AGC limita el nivel de señal de entrada, el nivel dinámico del nivel de señal es todavía grande. Esto es debido al hecho de que el AGC está efectivamente diseñado para prevenir que el Convertidor de Analógico a Digital (ADC) entre en saturación . Ya que el intervalo dinámico del nivel de señal de entrada no es efectivamente limitado, la anchura de banda y la proporción de amortiguamiento del bucle de rastreo de código cambia con la energía de señal de entrada. Esto da como resultado la degradación en el funcionamiento para el bucle de rastreo de código. En consecuencia, existe una necesidad para un bucle de rastreo de código que mantenga la anchura de banda y la proporción de amortiguamiento del bucle no obstante de los cambios con el nivel de energía de señal de entrada. Otros objetivos y ventajas de la presente invención se volverán aparentes a partir de la lectura de la descripción de la modalidad preferida.
BREVE DESCRIPCION DE LA INVENCION
La presente invención es un receptor, incluido en un equipo de usuario (UE) , de un sistema de comunicación de acceso múltiple de división de código (CDMA) el cual incluye el UE y una pluralidad de estaciones base. El UE está en comunicación con una de la pluralidad de estaciones base y recibe una señal de comunicación desde la estación base a través del receptor. La señal de comunicación es correlacionada por el receptor utilizando un bucle de rastreo de código asegurando el retraso, que estima y rastrea un retraso de canal de la señal de comunicación. El bucle 6
de rastreo comprende un generador de código de referencia para generar una señal de código de referencia y un interpolador para generar las versiones de señales sincronizadas, en respuesta a la recepción de dicha comunicación. Un correlacionador de señal sincronizada, también incluido en el bucle de rastreo para correlacionar al menos dos de las versiones de señales sincronizadas con la señal de referencia de código. El resultado de la correlación es utilizado para generar una señal de error. Un bucle de normalización automática de energía (APN) , que responde al interpolador, genera una señal de error de energía que es utilizada para normalizar la señal de error a través de un circuito de normalización.
BREVE DESCRIPCION DE LOS DIBUJOS
La Figura 1 es un diagrama de bloques de un bucle de rastreo asegurado en retraso. La Figura 2 es un diagrama de bloques de un bucle de rastreo de código asegurado en retraso, con normalización automática de energía de acuerdo con la presente invención.
7
La Figura 3 ^ un diagrama de flujo del bucle de rastreo de código asegurado en retraso de la presente invención. La Figura 4 es un diagrama de bloques de un filtro de bucle ejemplar incluido en el bucle de rastreo asegurado en retraso, de la presente invención.
DESCRIPCION DETALLADA DE LAS MODALIDADES PREFERIDAS
La modalidad preferida será ahora descrita con referencia a las figuras y dibujos, en donde números similares repiten elementos similares a todo lo largo. En la Figura 2 se ilustra un diagrama de bloques del bucle 10 de rastreo de código asegurado en retraso (DCTL) de acuerdo con la modalidad preferida de la presente invención. El DCTL -comprende un interpolador 11, dos dispositivos 12a, 12b de integración y vaciado, dos dispositivos de cuadratura 13a, 13b, un dispositivo de normalización 14, un filtro de bucle 15, un generador 16 de código, un acumulador 17, un limitador 18, un cuanti ficador 19, un circuito de ganancia 9, y un bucle de normalización automática de energía (APN) 20. El bucle 10 de rastreo de código de aseguramiento de retraso, recibe una señal de entrada x (t-T), donde T es el error de sincronización en la señal recibida. Ya que el error de sincronización está confinado a -Te a Te, donde Te es la duración del chip utilizando un algoritmo de búsqueda de trayectorias múltiples, la única manera de desplazar la señal de entrada es mediante el uso de interpolación matemática. En consecuencia, el interpolador 11, acoplado a los dispositivos de integración 12a, 12b, el generador de código 16, y el APN 20, recibe la señal de entrada x (t-T) y crea tres salidas: Puntual, Temprana y Tardía. Como aquellos expertos en la técnica saben, las salidas Temprana y Tardía tienen versiones temprana de medio chip y tardía de medio chip de la salida puntual, respectivamente. Estos son todos obtenidos mediante interpolación de la señal de entrada x (t-T) . Después del interpolador 11, tiene lugar el muestreo descendente, las tres salidas son preferentemente muestreadas descendentemente por una proporción de sobremuestreo de la señal transmitida. La salida puntual es la salida principal del DCTL 10, las salidas temprana y tardía son utilizadas únicamente dentro del algoritmo del bucle 10 de rastreo de código. Las señales temprana y tardía son correlacionadas con la salida del generador 16 de código de referencia, tal como el generador de código 9
piloto, en las ramas inferior y superior, del DCTL utilizando los dispositivos de integración 12a, 12b, respectivamente. Una vez que las salidas del generador 16 de código y las salidas temprana y tardía han sido correlacionadas, las señales correlacionadas son enviadas a los dispositivos de cuadratura 13a, 13b, respectivamente. Ya que la sincronización de fase no es adquirida en esta etapa, se utiliza la cuadratura para obtener CTL no coherente. Después de la correlación y cuadratura, la diferencia de las dos ramas (temprana y tardía) son tomadas para recibir una señal de error e(t), que es proporcional al error de sincronización. La señal de error e(t) es entonces normalizada en energía contra una señal de error (Pe) por el circuito de normalización 14 (que va a ser descrito posteriormente en la presente) y la salida hacia el filtro de bucle 16. El filtro de bucle 15, acoplado al dispositivo de normalización 14 y el acumulador 17, filtra la señal de error normalizada e(t) y la envía al acumulador 17. Un filtro de bucle ejemplar es un filtro integrador proporcional clásico (PI), pero cualquier filtro de paso bajo de primer orden podría ser apropiado para la presente invención. El filtro PI, que incluye un 10
acumulador 41 de filtro de bucle, tiene dos ramificaciones, como es mostrado en la Figura 4. Una ramificación crea una señal de control proporcional al valor efectivo de la señal de error, y la otra ramificación produce una señal proporcional al valor promedio de la señal de error. Estas señales son combinadas después de ser multiplicadas por dos diferentes constantes, alfa y beta. El acumulador 41 dentro del filtro PI funciona exactamente de la misma manera que el acumulador 17 descrito más adelante. El acumulador 17, acoplado al filtro de bucle y un circuito de ganancia 9, recibe la señal de error filtrada desde el filtro de bucle 15, y procesa la señal. Aquellos que tengan experiencia en la técnica saben que el acumulador 17 simplemente agrega su entrada actual a su entrada previa. Inicialmente, la salida del acumulador 17 es ajustada a cero. Existe una detección de sobreflujo dentro del acumulador para limitar el valor de salida. La acumulación por el acumulador 17 junto con el filtro de bucle 15, es utilizada para obtener la respuesta de bucle de retroal imentación de segundo orden. El acumulador 17 envía luego la señal de error e(t) al circuito de ganancia 9.
11
El circuito de ganancia 9, acoplado al acumulador 17 y un circuito limitador 18, recibe la señal del acumulador 17 y ajusta el nivel de la señal filtrada para concordar con el valor de desplazamiento de sincronización del interpolador 11. Este circuito cambia el signo en la señal de aire de sincronización para corregir el retraso/avance de sincronización de la referencia de señal de entrada al generador de código 16. Una vez que es logrado esto, el circuito de ganancia 9 envía la señal de error ajustada e(t) a un circuito limitador 18 que limita el sobrealcance de la señal de error si ésta está por arriba de la duración de chip -Te a Te. El limitador 18 envía la señal de error al cuantificador 19 donde el valor discreto del estimado de retraso es obtenido y enviado nuevamente al interpolador 11. En este diseño, se utiliza un cuantificador de treinta y dos (32) niveles para obtener una precisión de Tc/16. Aunque cualquier nivel del cuantificador puede ser utilizado para diferentes niveles de precisión del estimado de retraso. El DCTL es un bucle de retroalimentación de segundo orden. En la notación del sistema de control, la función del sistema, H(s) para un bucle de retroalimentación de segundo orden puede ser escrita como 12
H(s) Ecuación (1)
donde ? es la proporción de amortiguamiento y ?? es la frecuencia natural del sistema. Estas pueden ser escritas en términos de los parámetros del DCTL como sigue :
Ecuación (2)
——-—— Ecuación
donde alfa y beta son los parámetros de filtro de bucle, Kt = K£K es la ganancia de bucle abierto total que incluye la ganancia de curva S y la ganancia externa, y Pir, es la energía de señal de entrada. La anchura de banda de ruido de dos lados del sistema es dada por
Wr n<¿+ z) Ecuación (4)
Como un ejemplo, un diseño de receptor del equipo de usuario Dúplex de División de Frecuencia (FDD) del 13
Sistema de Telecomunicaciones Móvil Universal (UMTS) con una proporción de chip de 3.84 MHz y 2 veces el sobremuestreo, utiliza los siguientes valores: factor de dispersión de 256 para el código piloto, la ganancia de bucle K = 0.01, alfa = 0.0141, y beta = 0.00001. Los valores de la frecuencia natural y la proporción de amortiguamiento determinan las características principales del bucle tal como la estabilidad, los márgenes de ganancia y de fase, la anchura de banda, el tiempo de convergencia, y la fluctuación en estado de reposo. Estas características son fijadas durante el diseño y no deben cambiar con respecto a la entrada. De otro modo, el DCTL puede funcionar mal y producir resultados inesperados. No obstante, como se observa a partir de las Ecuaciones 2, 3 y 4, éstas dependen todas de la energía de señal de entrada, Pir„ que puede cambiar considerablemente durante el proceso de comunicación . Con el fin de superar los efectos del cambio del nivel de energía de la señal de entrada X (t-T), se incluye un bucle 20 de Normalización Automática de Energía (APN) en el bucle 10 de rastreo asegurado en retraso, de la presente invención. La APN 20, acoplada al interpolador 11, el generador de código 16 y el circuito de normalización 11, comprenden un circuito 14
integrado y de vaciado 21, un dispositivo de cuadratura 22, un adicionador 24, y un filtro 23 de promedio móvil (MA) . La salida puntual proveniente del interpolador 11 es la entrada hacia el bucle APN 20. La señal puntual es recibida por el circuito integrado y de vaciado 21 junto con la señal proveniente del generador de código 16. El circuito integrado y de vaciado 21 es acoplado al generador de código 16, el interpolador 11, y el dispositivo de cuadratura 22. Similar a los circuitos integrados y de vaciado 12a, 12b descritos anteriormente, el circuito integrado y de vaciado 21 correlaciona con la señal puntual recibida desde el interpolador 11 con la señal recibida desde el generador de código de referencia 16. Una vez que las dos señales son correlacionadas el circuito integrado 21 envía la señal correlacionada al dispositivo de cuadratura 22. El dispositivo de cuadratura 22, acoplado al circuito integrado 21 y al adicionador 24, cuadra la señal correlacionada y envía la señal cuadrada al adicionador 24. El adicionador 24 sustrae la salida cuadrada del dispositivo de cuadratura 22 a partir de una energía de señal de referencia (P) , la energía de señal de referencia (P) es un valor predeterminado y se utiliza en el diseño de DLL 10 para ajustar los 15
parámetros. Como aquellos expertos en la técnica lo saben, el nivel (P) de la eia-ergia de referencia puede ser cualquier valor predeterminado . La sustracción de la señal cuadrada por el adicionador 24, da como resultado una señal de diferencia de energía, que es enviada al filtro 23 de promedio móvil. El filtro 23 de Promedio Móvil (MA) , acoplado al adicionador 24 y al circuito de normalización 14, recibe la señal de diferencia y la filtra. El filtro MA 23 consiste de un registro de valor real de tamaño N, un adicionador, y un multiplicador constante con un factor de 1/N. Cada vez que es pasada una nueva entrada al filtro 23 MA, los elementos de registro son desplazados uno a la derecha. El elemento que llega más tempranamente (en el lado más a la derecha) es despejado y el valor de entrada actual es colocado en el lugar más a la izquierda en el registro. Después de este cambio, cada elemento en el registro es agregado. El valor total es multiplicado por 1/N para producir el valor promedio para la señal de error de energía (Pe) . Es preferible que N sea seleccionado para ser veinte (20), lo cual corresponde a 20 símbolos procesados. El tamaño del filtro MA se selecciona tal que éste será insensible a los cambios instantáneos de energía debido al desvanecimiento, no obstante esto compensaré los 16
cambios del nivel de señal de entrada promedio. Una vez que el filtro MA 23 filtra la señal de diferencia de energía, una señal de |rror de energía Pe filtrada es enviada al circuito de normalización 14. El circuito de normalización 14, acoplado a los dispositivos de cuadratura 13a, 13b y al APN 20, recibe el error e(t) correspondiente a la diferencia entre las salidas tardía y temprana del interpolador 11, y la señal de error de energía Pe proveniente del APN 20. Con el fin de normalizar la señal de error e(t) contra la señal de error de energía Pe, el circuito de normalización 14 multiplica la señal de error e(t) por (P/(P+Pe)), donde P es el nivel de energía de señal referido, utilizado en el bucle 20 de APN. La normalización de la -señal de error en vez de la señal de entrada, da como resultado un número reducido de multiplicaciones (normalización) por un factor igual al factor de dispersión. Preferentemente, integrado dentro del circuito de normalización existe un limitador (no mostrado) que limita el factor de multiplicación de 0.1 a 10 ó -20 dB a 20 dB . Este limitador es utilizado para prevenir la amplificación del ruido.
17
El diagrama de flujo del bucle de rastreo de código de aseguramiento de retardo, de acuerdo con la modalidad preferida de la presente invención, se ilustra en la Figura 3. Una señal de entrada es recibida por el circuito DLL 10 (paso 301) . El interpolador 11 del circuito DLL 10 produce las salidas tardía, temprana y puntual (paso 302). Las salidas tardía y temprana son correlacionadas con el generador de código 16 (paso 303a), y la diferencia entre las señales correlacionadas es determinada, produciendo una señal de error e(t) (paso 304a) . Simultánea a las salidas tardía y temprana, la salida puntual es correlacionada con el generador de código (paso 303b) y sustraído de un nivel de energía de referencia predeterminado para producir una señal de diferencia del nivel de energía (paso 304b) . La señal de diferencia de nivel de energía es luego filtrada para producir una señal de error de nivel de energía Pe (paso 305b) . La señal correspondiente a las salidas tardía y temprana, es normalizada contra la señal de error de nivel de energía Pe a partir del bucle 20 de APN (paso 306) . La señal de error normalizada es luego procesada para producir un estimado de retardo (paso 307) el cual es enviado nuevamente a la entrada del bucle 10 de rastreo de DLL (paso 308) .
18
Mientras que la presente invención ha sido descrita en términos de la modalidad preferida, otras variaciones que están dentro del alcance de la invención son como se describe en las reivindicaciones siguientes, serán aparentes para aquellos expertos en la técnica.
Claims (15)
1. Un sistema de comunicación de acceso múltiple de división de código (CDMA) que incluye una pluralidad de estaciones de comunicación, al menos una estación comprende un receptor para recibir una señal de comunicación proveniente de otra estación, en donde la señal de comunicación es correlacionada por el receptor utilizando un bucle de rastreo de código asegurado en retardo para estimar y rastrear un retardo de canal de dicha comunicación, el bucle de rastreo comprende: un generador de código de referencia para asegurar una señal de código de referencia para generar una señal de código de referencia; un interpolador para generar una versión base de la señal de comunicación recibida y una pluralidad de versiones desplazadas en el tiempo, de la misma; un correlacionador de señal sincronizada para correlacionar cada versión de señal desplazada en el tiempo, con la señal de referencia de código y combinando las correlaciones para generar una señal de error; un bucle de normalización de energía automática (APN) , para generar una señal de error de energía, con base en la versión de señal base y la señal de código de referencia; y un circuito de normalización para normalizar la señal de error 20 utilizando la señal de error de energía para generar una señal de error normalizada utilizada para controlar la generación de la versión de señal base por el interpolador .
2. El sistema de conformidad con la reivindicación 1, en donde el APN incluye: un correlacionador APN para correlacionar la versión de señal base y la señal de código de referencia para generar una señal correlacionada; un adicionador para sustraer la señal correlacionada de una señal de referencia de energía, produciendo una señal de referencia de energía; y un filtro, que responde al adicionador, para filtrar la diferencia de energía, para generar la señal de error de energía.
3. El sistema de conformidad con la reivindicación 2, en donde el bucle de rastreo comprende además: un filtro de bucle, acoplado al circuito de normalización, para filtrar la señal de error normalizada; un acumulador, que responde al filtro de bucle, para acumular la señal de error; un circuito de ganancia acoplado al acumulador, para cambiar el signo en la señal de error, para corregir un retardo/avance de sincronización de la señal de 21 comunicación recibida a la señal de código de referencia; y un cuantificador para generar un valor discreto del retardo/avance, para controlar la generación de la versión de señal base por el interpolador.
4. El sistema de conformidad con la reivindicación 2, en donde las versiones de desplazamiento en el tiempo son una versión temprana y una versión tardía de la versión base.
5. El sistema de conformidad con la reivindicación 4, en donde la versión temprana es una versión de medio chip y la versión tardía es una versión tardía de medio chip de la versión base.
6. Un bucle de rastreo de código asegurando en retardo para estimar y rastrear un retardo de canal de una comunicación en un sistema de comunicación de acceso múltiple de división de código (CDMA) , que incluye una pluralidad de estaciones de comunicación, al menos una estación comprende un receptor que incluye un bucle de rastreo para recibir la comunicación de otra estación, en donde la señal de comunicación es correlacionada por el receptor utilizando el bucle de 22 rastreo, el bucle de rastreo comprende: un generador de código de referencia para generar una señal de código de referencia; un interpolador para generar una versión base de la señal de comunicación recibida, y una pluralidad de versiones desplazadas en el tiempo, de la misma; un correlacionador de señal sincronizada para correlacionar cada versión de señal desplazada en el tiempo, con la señal de referencia de código y combinando las correlaciones para generar una señal de error; un bucle de normalización automática de energía APN, para generar una señal de error de energía con base en la versión de señal base y la señal de código de referencia; y un circuito de normalización para normalizar la señal de error utilizando la señal de error de energía para generar una señal de error normalizada utilizada para controlar la generación de la versión de señal base por el interpolador.
7. El bucle de rastreo de conformidad con la reivindicación 6, en donde el APN incluye: un correlacionador de APN para correlacionar la versión de señal base y la señal de código de referencia, para generar una señal correlacionada; un adicionador para sustraer la señal correlacionada de una señal de referencia de energía, produciendo una señal de 23 diferencia de energía; y un filtro, que responde a los adicionadores, para filtrar la diferencia de energía, para generar la señal de error de energía.
8. El bucle de rastreo de conformidad con la reivindicación 7, que comprende además: un filtro de bucle, acoplado al circuito de normalización, para filtrar la señal de error normalizada; un acumulador, que responde al filtro de bucle, para acumular la señal de error; un circuito de ganancia, acoplado al acumulador, para cambiar el signo en la señal de error, para corregir un retardo/avance de sincronización de la señal de comunicación recibida a la señal de código de referencia; y un cuantificador para generar un valor discreto del retardo/avance para controlar la generación de la versión de señal base por el interpolador .
9. El bucle de rastreo de conformidad con la reivindicación 7, en donde las versiones desplazadas en el tiempo son una versión temprana y una versión tardía de la versión base.
10. El bucle de rastreo de conformidad con la reivindicación 9, en donde la versión temprana es una 24 versión temprana de medio chip, y la versión tardía es una versión tardía de medio chip de la versión base.
11. Un método para estimar y rastrear un retardo de canal de una comunicación en un sistema de comunicación de acceso múltiple de división de código (CDMA) , que incluye una pluralidad de estaciones de comunicación, al menos una estación comprende un receptor para recibir la señal de comunicación desde otra estación, en donde la señal de comunicación es correlacionada por el receptor utilizando un bucle de rastreo asegurado en retardo, el método comprende los pasos de: generar una señal de código de referencia; interpolar la señal de comunicación recibida para generar una versión base de la señal de comunicación, y una pluralidad de versiones desplazadas en el tiempo de la misma; correlacionar cada versión de señal desplazada en el tiempo, con la señal de referencia de código, y combinar las correlaciones para generar una señal de error; generar una señal de error de energía con base en la versión de señal base y la señal de código de referencia; y normalizar la señal de error utilizando una señal de error de energía para generar una señal de error normalizada utilizada para controlar la generación de la versión de señal base. 25
12. El método de conformidad con la reivindicación 11, en %bnde el paso de generación de una señal de error de energía incluye los pasos de: correlacionar la versión de señal base y la señal de código de referencia, para generar una señal correlacionada; sustraer la señal correlacionada de una señal de referencia de energía, produciendo una señal de diferencia de energía; y filtrar la diferencia de energía para generar la señal de error de energía.
13. El método de conformidad con la reivindicación 12, que comprende además los pasos de: filtrar la señal de error normalizada; acumular la señal de error; cambiar el signo en la señal de error para corregir un retardo/avance de sincronización de la comunicación recibida, . a la señal de cogido de referencia; y generar un valor discreto del retardo/avance para controlar la generación de la versión de señal base.
14. El método de conformidad con la reivindicación 11, en donde las versiones desplazadas en el tiempo son una versión temprana y una versión tardía de una versión base. 26
15. El método de conformidad con la reivindicación 14, en donde la versión temprana es una versión temprana de medio chip y la versión tardía es una versión tardía de medio chip, de dicha versión base.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US32630801P | 2001-10-01 | 2001-10-01 | |
US10/034,867 US6456648B1 (en) | 2001-10-01 | 2001-12-27 | Code tracking loop with automatic power normalization |
PCT/US2002/011504 WO2003030389A1 (en) | 2001-10-01 | 2002-04-15 | Code tracking loop with automatic power normalization |
Publications (1)
Publication Number | Publication Date |
---|---|
MXPA04003019A true MXPA04003019A (es) | 2004-07-05 |
Family
ID=26711478
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
MXPA04003019A MXPA04003019A (es) | 2001-10-01 | 2002-04-15 | Circuito de rastreo de codigo con normamalizacion atumatica de energia. |
Country Status (13)
Country | Link |
---|---|
US (5) | US6456648B1 (es) |
EP (2) | EP1433266B1 (es) |
JP (2) | JP4035108B2 (es) |
CN (1) | CN1561582B (es) |
AT (2) | ATE423409T1 (es) |
CA (1) | CA2462504A1 (es) |
DE (2) | DE60207747T2 (es) |
DK (1) | DK1433266T3 (es) |
ES (1) | ES2250650T3 (es) |
MX (1) | MXPA04003019A (es) |
NO (1) | NO20041632L (es) |
TW (5) | TWI247549B (es) |
WO (1) | WO2003030389A1 (es) |
Families Citing this family (74)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6115420A (en) * | 1997-03-14 | 2000-09-05 | Microsoft Corporation | Digital video signal encoder and encoding method |
CN1286853A (zh) * | 1997-12-12 | 2001-03-07 | 汤姆森许可公司 | 具有独立跟踪的解调参数的码分多址无线电话系统 |
EP1117185A1 (en) | 2000-01-14 | 2001-07-18 | Lucent Technologies Inc. | Method and rake receiver for code-tracking in CDMA communication systems |
EP1117186A1 (en) * | 2000-01-14 | 2001-07-18 | Lucent Technologies Inc. | Adaptive code-tracking RAKE receiver for direct-sequence code-division multiple access (cdma) communications |
EP1130792A1 (en) * | 2000-03-03 | 2001-09-05 | Lucent Technologies Inc. | A method and rake receiver for phasor estimation in communication systems |
KR100373338B1 (ko) * | 2000-06-24 | 2003-02-25 | 주식회사 팬택앤큐리텔 | 부호분할 다중접속 코드 타이밍 추적장치 |
GB0028392D0 (en) * | 2000-11-22 | 2001-01-03 | Koninkl Philips Electronics Nv | A rake receiver |
US6537941B2 (en) * | 2001-01-04 | 2003-03-25 | Exxonmobil Chemical Patents, Inc. | Rejuvenating SAPO molecular sieve by freeze drying |
US7010073B2 (en) * | 2001-01-19 | 2006-03-07 | Qualcomm, Incorporated | Delay lock loops for wireless communication systems |
US6448547B1 (en) * | 2001-01-24 | 2002-09-10 | Applied Optoelectronics, Inc. | Method for determining photodiode performance parameters |
US6456648B1 (en) | 2001-10-01 | 2002-09-24 | Interdigital Technology Corporation | Code tracking loop with automatic power normalization |
US6775341B2 (en) * | 2001-11-30 | 2004-08-10 | Motorola, Inc. | Time recovery circuit and method for synchronizing timing of a signal in a receiver to timing of the signal in a transmitter |
US7006557B2 (en) * | 2002-01-31 | 2006-02-28 | Qualcomm Incorporated | Time tracking loop for diversity pilots |
US7372892B2 (en) * | 2002-04-29 | 2008-05-13 | Interdigital Technology Corporation | Simple and robust digital code tracking loop for wireless communication systems |
DE10219360B4 (de) * | 2002-04-30 | 2006-11-09 | Advanced Micro Devices, Inc., Sunnyvale | Leistungsnormierung in Wlan-Empfängern |
EP1376886A1 (en) * | 2002-06-17 | 2004-01-02 | Agilent Technologies, Inc. - a Delaware corporation - | Rake receiver delay line design |
DE10251322B4 (de) * | 2002-11-04 | 2006-10-26 | Advanced Micro Devices, Inc., Sunnyvale | Early-Late-Korrelation zur Timingfehlerkorrektur in Datenkommunikationsempfängern |
ATE426952T1 (de) * | 2002-11-15 | 2009-04-15 | Telecom Italia Spa | Fruh-spat synchronisiereinrichtung mit verringertem zeit-jitter |
JP4030895B2 (ja) * | 2003-02-26 | 2008-01-09 | 株式会社リコー | 電子写真感光体、及び画像形成方法、画像形成装置、画像形成装置用プロセスカートリッジ |
KR100547786B1 (ko) * | 2003-08-09 | 2006-01-31 | 삼성전자주식회사 | 이동통신 시스템에서의 타이밍 에러 검출 방법 및 장치 |
US7006840B2 (en) * | 2003-09-30 | 2006-02-28 | Interdigital Technology Corporation | Efficient frame tracking in mobile receivers |
WO2005086370A1 (en) * | 2004-02-25 | 2005-09-15 | Thomson Licensing S.A. | Method and apparatus for code tracking in code division multipe access (cdma) systems |
US8107512B2 (en) * | 2004-03-08 | 2012-01-31 | Thomson Licensing | Method and apparatus for robust automatic frequency control in CDMA systems with constant pilot signals |
KR100823129B1 (ko) * | 2004-08-18 | 2008-04-21 | 삼성전자주식회사 | 이동통신 시스템의 트랙킹 장치 및 방법 |
US7496138B2 (en) * | 2004-11-08 | 2009-02-24 | Interdigital Technology Corporation | Method and apparatus for estimating the step-size of an adaptive equalizer |
US7369632B2 (en) * | 2005-01-28 | 2008-05-06 | Nokia Corporation | Diversity-mode delay lock loop circuit and associated method for a radio receiver |
US20060262758A1 (en) * | 2005-05-17 | 2006-11-23 | Sumeet Sandhu | Distributed communications for wireless networks |
JP5046953B2 (ja) * | 2005-10-25 | 2012-10-10 | 日本電気株式会社 | 携帯電話機、該携帯電話機に用いられるコーデック回路及び受話音量自動調整方法 |
US7742518B2 (en) * | 2005-11-28 | 2010-06-22 | Honeywell International Inc. | Discriminator function for GPS code alignment |
US8275082B2 (en) * | 2006-12-01 | 2012-09-25 | Broadcom Corporation | Method and system for delay locked loop for rake receiver |
US7738548B2 (en) | 2007-01-08 | 2010-06-15 | Harris Corporation | System and method for communicating at low signal-to-noise ratio using injected training symbols |
US8312551B2 (en) * | 2007-02-15 | 2012-11-13 | Harris Corporation | Low level sequence as an anti-tamper Mechanism |
US7937427B2 (en) * | 2007-04-19 | 2011-05-03 | Harris Corporation | Digital generation of a chaotic numerical sequence |
US8611530B2 (en) * | 2007-05-22 | 2013-12-17 | Harris Corporation | Encryption via induced unweighted errors |
US7921145B2 (en) * | 2007-05-22 | 2011-04-05 | Harris Corporation | Extending a repetition period of a random sequence |
US7995757B2 (en) * | 2007-05-31 | 2011-08-09 | Harris Corporation | Closed galois field combination |
CN101083484B (zh) * | 2007-06-06 | 2010-10-13 | 曼沙尔有限公司 | 码分多址通信系统中的多径跟踪装置及方法 |
US7962540B2 (en) * | 2007-06-07 | 2011-06-14 | Harris Corporation | Mixed radix number generator with chosen statistical artifacts |
US7970809B2 (en) * | 2007-06-07 | 2011-06-28 | Harris Corporation | Mixed radix conversion with a priori defined statistical artifacts |
US7974413B2 (en) * | 2007-06-07 | 2011-07-05 | Harris Corporation | Spread spectrum communications system and method utilizing chaotic sequence |
US7835099B2 (en) | 2007-06-29 | 2010-11-16 | Seagate Technology Llc | Method and system for error checking in a bit-patterned media |
US8005221B2 (en) * | 2007-08-01 | 2011-08-23 | Harris Corporation | Chaotic spread spectrum communications system receiver |
US7995749B2 (en) * | 2007-10-30 | 2011-08-09 | Harris Corporation | Cryptographic system configured for extending a repetition period of a random sequence |
US8180055B2 (en) * | 2008-02-05 | 2012-05-15 | Harris Corporation | Cryptographic system incorporating a digitally generated chaotic numerical sequence |
US8363830B2 (en) * | 2008-02-07 | 2013-01-29 | Harris Corporation | Cryptographic system configured to perform a mixed radix conversion with a priori defined statistical artifacts |
US8040937B2 (en) * | 2008-03-26 | 2011-10-18 | Harris Corporation | Selective noise cancellation of a spread spectrum signal |
US8139764B2 (en) * | 2008-05-06 | 2012-03-20 | Harris Corporation | Closed galois field cryptographic system |
US8320557B2 (en) | 2008-05-08 | 2012-11-27 | Harris Corporation | Cryptographic system including a mixed radix number generator with chosen statistical artifacts |
US8145692B2 (en) * | 2008-05-29 | 2012-03-27 | Harris Corporation | Digital generation of an accelerated or decelerated chaotic numerical sequence |
US8064552B2 (en) * | 2008-06-02 | 2011-11-22 | Harris Corporation | Adaptive correlation |
US8068571B2 (en) * | 2008-06-12 | 2011-11-29 | Harris Corporation | Featureless coherent chaotic amplitude modulation |
US8325702B2 (en) * | 2008-08-29 | 2012-12-04 | Harris Corporation | Multi-tier ad-hoc network in which at least two types of non-interfering waveforms are communicated during a timeslot |
US8165065B2 (en) | 2008-10-09 | 2012-04-24 | Harris Corporation | Ad-hoc network acquisition using chaotic sequence spread waveform |
US8406276B2 (en) * | 2008-12-29 | 2013-03-26 | Harris Corporation | Communications system employing orthogonal chaotic spreading codes |
US8351484B2 (en) * | 2008-12-29 | 2013-01-08 | Harris Corporation | Communications system employing chaotic spreading codes with static offsets |
US8457077B2 (en) * | 2009-03-03 | 2013-06-04 | Harris Corporation | Communications system employing orthogonal chaotic spreading codes |
US8509284B2 (en) * | 2009-06-08 | 2013-08-13 | Harris Corporation | Symbol duration dithering for secured chaotic communications |
US8428102B2 (en) * | 2009-06-08 | 2013-04-23 | Harris Corporation | Continuous time chaos dithering |
US8428103B2 (en) * | 2009-06-10 | 2013-04-23 | Harris Corporation | Discrete time chaos dithering |
US8406352B2 (en) * | 2009-07-01 | 2013-03-26 | Harris Corporation | Symbol estimation for chaotic spread spectrum signal |
US8428104B2 (en) * | 2009-07-01 | 2013-04-23 | Harris Corporation | Permission-based multiple access communications systems |
US8340295B2 (en) * | 2009-07-01 | 2012-12-25 | Harris Corporation | High-speed cryptographic system using chaotic sequences |
US8363700B2 (en) * | 2009-07-01 | 2013-01-29 | Harris Corporation | Rake receiver for spread spectrum chaotic communications systems |
US8379689B2 (en) * | 2009-07-01 | 2013-02-19 | Harris Corporation | Anti-jam communications having selectively variable peak-to-average power ratio including a chaotic constant amplitude zero autocorrelation waveform |
US8369376B2 (en) * | 2009-07-01 | 2013-02-05 | Harris Corporation | Bit error rate reduction in chaotic communications |
US8385385B2 (en) * | 2009-07-01 | 2013-02-26 | Harris Corporation | Permission-based secure multiple access communication systems |
US8369377B2 (en) * | 2009-07-22 | 2013-02-05 | Harris Corporation | Adaptive link communications using adaptive chaotic spread waveform |
US8848909B2 (en) * | 2009-07-22 | 2014-09-30 | Harris Corporation | Permission-based TDMA chaotic communication systems |
US8345725B2 (en) | 2010-03-11 | 2013-01-01 | Harris Corporation | Hidden Markov Model detection for spread spectrum waveforms |
US8995597B2 (en) * | 2010-04-16 | 2015-03-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Digital second-order CDR circuits |
WO2015173928A1 (ja) * | 2014-05-15 | 2015-11-19 | 三菱電機株式会社 | 復調装置 |
WO2016084998A1 (ko) * | 2014-11-27 | 2016-06-02 | 엘지전자 주식회사 | 레이크 수신기 및 그 수신 방법 |
CN111431557B (zh) * | 2020-06-12 | 2020-09-11 | 长沙北斗产业安全技术研究院有限公司 | 适用于多模调制体制的信号跟踪方法及信号跟踪系统 |
USD1043970S1 (en) | 2023-09-28 | 2024-09-24 | Sai Yuvan Gudavalli | IV bag |
Family Cites Families (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2720076B2 (ja) * | 1989-07-17 | 1998-02-25 | 京セラ株式会社 | 直接スペクトラム拡散受信機の自動校正装置 |
US5390207A (en) * | 1990-11-28 | 1995-02-14 | Novatel Communications Ltd. | Pseudorandom noise ranging receiver which compensates for multipath distortion by dynamically adjusting the time delay spacing between early and late correlators |
US5134407A (en) * | 1991-04-10 | 1992-07-28 | Ashtech Telesis, Inc. | Global positioning system receiver digital processing technique |
US5590160A (en) * | 1992-12-30 | 1996-12-31 | Nokia Mobile Phones Ltd. | Symbol and frame synchronization in both a TDMA system and a CDMA |
FI943249A (fi) * | 1994-07-07 | 1996-01-08 | Nokia Mobile Phones Ltd | Menetelmä vastaanottimen ohjaamiseksi ja vastaanotin |
FI99181C (fi) * | 1994-08-16 | 1997-10-10 | Nokia Mobile Phones Ltd | Vastaanotin |
US5659573A (en) * | 1994-10-04 | 1997-08-19 | Motorola, Inc. | Method and apparatus for coherent reception in a spread-spectrum receiver |
US5768323A (en) * | 1994-10-13 | 1998-06-16 | Westinghouse Electric Corporation | Symbol synchronizer using modified early/punctual/late gate technique |
US5579345A (en) * | 1994-10-13 | 1996-11-26 | Westinghouse Electric Corporation | Carrier tracking loop for QPSK demodulator |
ZA965340B (en) | 1995-06-30 | 1997-01-27 | Interdigital Tech Corp | Code division multiple access (cdma) communication system |
US6633255B2 (en) * | 1995-10-09 | 2003-10-14 | Qualcomm Inc. | Method for open loop tracking GPS signals |
KR0150279B1 (ko) | 1995-12-18 | 1998-11-02 | 양승택 | 코드확산 통신시스템의 수신기에서의 코드 추적기 |
US6205167B1 (en) * | 1997-12-23 | 2001-03-20 | Philips Electronics North America Corporation | Apparatus and method for code tracking in an IS-95 spread spectrum communications system |
US6549559B2 (en) * | 1997-12-23 | 2003-04-15 | Koninklijke Philips Electronics N.V. | Apparatus and method for locking onto a psuedo-noise code in an IS-95 spread spectrum communications system |
US6370397B1 (en) | 1998-05-01 | 2002-04-09 | Telefonaktiebolaget Lm Ericsson (Publ) | Search window delay tracking in code division multiple access communication systems |
DE19839018C2 (de) * | 1998-08-27 | 2002-04-04 | Infineon Technologies Ag | Tracking-Verfahren und Anordnung zur Durchführung des Verfahrens |
US6614834B1 (en) * | 1998-09-08 | 2003-09-02 | The Board Of Trustees Of The Leland Stanford Junior University | Communication arrangement and method with fast tracking receiver for spread spectrum signals |
US6201828B1 (en) * | 1998-11-12 | 2001-03-13 | Nortel Networks Limited | Fine estimation of multipath delays in spread-spectrum signals |
GB2349555A (en) * | 1999-04-29 | 2000-11-01 | Roke Manor Research | Delay lock loops |
JP3694201B2 (ja) | 1999-11-09 | 2005-09-14 | 三菱電機株式会社 | スペクトル拡散通信用復調装置 |
US6483867B1 (en) * | 1999-11-22 | 2002-11-19 | Nokia Mobile Phones Ltd. | Tracking loop realization with adaptive filters |
KR100373338B1 (ko) | 2000-06-24 | 2003-02-25 | 주식회사 팬택앤큐리텔 | 부호분할 다중접속 코드 타이밍 추적장치 |
JP2002290279A (ja) | 2001-03-28 | 2002-10-04 | Toshiba Corp | 同期追従装置及び無線通信端末 |
US6456648B1 (en) * | 2001-10-01 | 2002-09-24 | Interdigital Technology Corporation | Code tracking loop with automatic power normalization |
-
2001
- 2001-12-27 US US10/034,867 patent/US6456648B1/en not_active Expired - Lifetime
-
2002
- 2002-04-15 AT AT05025778T patent/ATE423409T1/de not_active IP Right Cessation
- 2002-04-15 AT AT02731342T patent/ATE311698T1/de not_active IP Right Cessation
- 2002-04-15 WO PCT/US2002/011504 patent/WO2003030389A1/en active IP Right Grant
- 2002-04-15 JP JP2003533462A patent/JP4035108B2/ja not_active Expired - Fee Related
- 2002-04-15 DE DE60207747T patent/DE60207747T2/de not_active Expired - Lifetime
- 2002-04-15 MX MXPA04003019A patent/MXPA04003019A/es active IP Right Grant
- 2002-04-15 CN CN02819382.2A patent/CN1561582B/zh not_active Expired - Fee Related
- 2002-04-15 ES ES02731342T patent/ES2250650T3/es not_active Expired - Lifetime
- 2002-04-15 EP EP02731342A patent/EP1433266B1/en not_active Expired - Lifetime
- 2002-04-15 EP EP09002214A patent/EP2056485A1/en not_active Withdrawn
- 2002-04-15 CA CA002462504A patent/CA2462504A1/en not_active Abandoned
- 2002-04-15 DK DK02731342T patent/DK1433266T3/da active
- 2002-04-15 DE DE60231260T patent/DE60231260D1/de not_active Expired - Lifetime
- 2002-04-25 TW TW091108597A patent/TWI247549B/zh not_active IP Right Cessation
- 2002-04-25 TW TW092127573A patent/TWI279094B/zh not_active IP Right Cessation
- 2002-04-25 TW TW098102138A patent/TWI381660B/zh not_active IP Right Cessation
- 2002-04-25 TW TW096107299A patent/TW200805909A/zh unknown
- 2002-04-25 TW TW094134743A patent/TWI306700B/zh not_active IP Right Cessation
- 2002-09-23 US US10/252,640 patent/US6633603B2/en not_active Expired - Fee Related
-
2003
- 2003-10-14 US US10/686,057 patent/US7010020B2/en not_active Expired - Fee Related
-
2004
- 2004-04-21 NO NO20041632A patent/NO20041632L/no not_active Application Discontinuation
-
2006
- 2006-01-24 US US11/338,226 patent/US7529292B2/en not_active Expired - Fee Related
-
2007
- 2007-02-13 JP JP2007032693A patent/JP4227178B2/ja not_active Expired - Fee Related
-
2009
- 2009-05-04 US US12/435,105 patent/US20090213911A1/en not_active Abandoned
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4035108B2 (ja) | 自動パワー規格化を備えたコードトラッキングループ | |
US9525455B2 (en) | Simple and robust digital code tracking loop for wireless communication systems | |
US6606487B2 (en) | Automatic frequency correction method and apparatus for time division duplex modes of 3G wireless communications | |
US7697596B2 (en) | Cluster path processor time alignment for signal suppression/separation in a wireless device | |
US6104747A (en) | Method for determining optimum number of complex samples for coherent averaging in a communication system | |
US7889781B2 (en) | Maximum energy delay locked loop for cluster path processing in a wireless device | |
GB2365269A (en) | Receiver synchronisation | |
KR100557112B1 (ko) | 이동통신시스템의 수신단에서의 주파수 오차를 추정하여 결합하는 장치 | |
EP1638216B1 (en) | Code tracking loop with automatic power normalization | |
US20030108136A1 (en) | Time recovery circuit and method for synchronizing timing of a signal in a receiver to timing of the signal in a transmitter | |
JP2001251218A (ja) | 同期保持回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FG | Grant or registration |