KR970056910A - 수평 동기 신호 발생 회로 및 방법 - Google Patents

수평 동기 신호 발생 회로 및 방법 Download PDF

Info

Publication number
KR970056910A
KR970056910A KR1019960073468A KR19960073468A KR970056910A KR 970056910 A KR970056910 A KR 970056910A KR 1019960073468 A KR1019960073468 A KR 1019960073468A KR 19960073468 A KR19960073468 A KR 19960073468A KR 970056910 A KR970056910 A KR 970056910A
Authority
KR
South Korea
Prior art keywords
signal
horizontal
period
edge detection
circuit
Prior art date
Application number
KR1019960073468A
Other languages
English (en)
Other versions
KR100268143B1 (ko
Inventor
신지 니이지마
Original Assignee
가네꼬 히사시
닛폰 덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가네꼬 히사시, 닛폰 덴키 가부시키가이샤 filed Critical 가네꼬 히사시
Publication of KR970056910A publication Critical patent/KR970056910A/ko
Application granted granted Critical
Publication of KR100268143B1 publication Critical patent/KR100268143B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • H04N5/10Separation of line synchronising signal from frame synchronising signal or vice versa

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)

Abstract

수평 동기 신호 발생 회로는 실제의 수평 동기 신호가 합성비디오 신호에서 검출되지 못하면 수평동기 신호를 자체발생한다. 엣지 검출회로가 실제의 수평 동기 펄스를 검출하는 매번, 카운터및 디코더는 리세트된다. 실제의 수평 동기 신호는 63.5㎲의 주기를 갖는다. 엣지 검출 회로가 실제의 수평 동기신호를 검출하지 못하면, 디코더는 64㎲에서 자체 발생된 수평 동기 신호를 출력하고, 선택기 회로는 약 35㎲ 동안 엣지 검출회로를 불능상태로 만든다. 이와는 대조적으로 엣지 검출회로가 실제의 수평 동기 신호를 검출하면 디코더는 자체 발생된 신호를 출력하기전 리세트되고 선택키는 약60㎲ 동안 엣지 검출회로를 불능상태로 만든다. 따라서 35㎲ 주기가 자체발생된 수평 동기 출력된 엣지 검출신호가 디스에이블 되는 동안에 존재하게 된다. 이러한 디스에이블 주기로 인하여 좁은 펄스신호가 수직 동기 주기동안에 소실될때 수평 동기 입력의 검출이 가능하고, 기수/우스 필드의 차이에도 불과하고 수평동기 입력의 즉각적인 추출이 가능하며 대응의 수평 도익 출력의 출력이 가능하다 .

Description

수평 동기 신호발생 회로 및 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 수평 동기 신호 발생회로의 제1실시예의 블럭도

Claims (25)

  1. 수평 동기 신호 발생 회로에 있어서, 자체 발생된 출력 시간에 대응하는 제1셋팅 및 복수의 제2셋팅을 가지며 상기 제1세팅및 제2셋팅에 부합한 카운트 값을 응답하여 대응의 제1매칭 표시 신호와 복수의 2매칭 표시 신호를 출력하고, 카운트 클리어신호에 응답하여 복수의 매칭표시 신호를 초기화하는 카운트수 디코더와 엣지 검출신호와 입력마스크 신호를 수신하고, 입력마스크신호의 레벨에따라 엣지 검출신호를 인에이블하거나 디스에이블하며, 제1논리 신호를 출력하는 제1논리 회로와, 제1논리신호를 출력하도록 제1매칭 표시신호와 제1논리 신호 사이에서 논리적 연산을 수행하는 제2논리 회로와 상기 입력 마스크 신호로써 출력하도록 상기 매칭 표시 신호들중 하나를 선택하는 선택기를 포함하는 것을 특징으로 하는 수평 동기 신호 발생회로.
  2. 제1항에 있어서, 수평동기 신호와 수직동기 신호를 포함하는 합성동기 신호의 공급에 응답하여 합성동기 신호의 엣지를 검출하고, 상기 엣지검출신호를 상기 제1논리 회로에 출력하는 엣지 검출회로를 더 포함하는 것을 특징으로 하는 수평동기 신호 발생 회로.
  3. 제2항에 있어서, 카운트된 값을 출력하도록 클럭신호를 카운트하고, 카운터 클리어 신호에 응답하여 카운트된 값을 초기화하는 카운터를 더 포함하는 것을 특징으로 하는 수평동기 신호 발생 회로.
  4. 제3항에 있어서, 제2논리 신호에 응답하여 소정의 수평 동기 출력신호를 출력하고, 소정의 시간주기후 소정의 수평동기 출력신호를 종료하고, 수평동기 신호를 발생하도록 합성 동기 신호로부터 수평 동기 신호를 도출하는 출력장치를 더 포함하는 것을 특징으로 하는 수평 동기 신호 발생회로.
  5. 제4항에 있어서, 상기 선택기의 동작을 전환하도록 상기 1매칭 표시 신호와 상기 제1논리신호를 입력하는 선택기 제어기를 더 포함하는 것을 특징으로 하는 수평 동기 신호 발생회로
  6. 제1항에 있어서, 상기 카운터수 디코더는 상기 엣지 검출신호가 소정주기 동안에 디스에이블 되도록 상기 선택기로 디스에이블 신호를 출력하는 것을 특징으로 하는 것을 수평 동기 신호 발생회로
  7. 제6항에 있어서, 상기 엣지 검출신호가 디스에이블되는 상기 소정 주기가 상기 합성 동기 신호가 정상적으로 입력되거나 상기 수평 동기 출력 신호의 자체발생이 비정상 입력에 따라서 수행되는지에 따라서 변화하는 것을 특징으로 하는 수평 동기 신호 발생회로
  8. 제5항에 있어서, 상기 엣지 검출신호는 상기 합성동기 신호가 정상적으로 입력되거나 상기 수평 동기 출력 신호의 자체 발생이 비정상 입력에 응답하여 수행되는지에 따라서 변화하는 것을 특징으로 하는 수평 동기 신호 발생회로
  9. 제5항에 있어서, 상기 엣지 검출 신호가 디스에이블되는 주기는 수평 동기 신호의 주기의 일부분으로 세트되는 것을 특징으로 하는 수평 동기 신호 발생회로
  10. 제9항에 있어서, 상기 주기는 수평동기 신호의 주기의 반으로 세트되는 것을 특징으로 하는 수평동기 신호 발생회로
  11. 제10항에 있어서, 상기 주기는 35㎲인 것을 특징으로 하는 수평동기 신호 발생회로
  12. 제1항에 있어서, 상기 카운터 클리어 신호는 상기 제2논리 신호를 포함하는것을 특징으로 하는 수평 동기 신호 발생회로
  13. 제1항에 있어서, 외부 제어 신호의 공급에 응답하여 상기 카운터 클리어 신호를 발생하는 강제된 카운터 클리어 수단을 더 포함하는 것을 특징으로 하는 수평 동기 신호 발생회로
  14. 제1항에 있어서, 상기 엣지는 상기 합성신호의 상승 구간 및 하강구간의 하나로 이루어지는 것을 특징으로 하는 수평 동기 신호 발생회로
  15. 제1항에 있어서, 상기 제2논리 회로는 논리적 OR연산을 수행하는 것을 특징으로 하는 수평 동기 신호발생 회로.
  16. 수평동기 신호를 자체 발생하는 수평동기 신호 발생회로로, 실제의 수평동기 신호를 출력하는 논리회로와 상기 논리회로에 결합되고, 카운트된 출력에 응답하여 소정시간에서 복수의 펄스를 출력하는 디코더 회로를 포함하며 상기 디코더는, 실제의 수평 동기 펄스 주기보다 큰 주기에서 자체발생된 수평 동기 펄스를 발생하는제1출력 장치와, 상기 제의 수평동기 펄스 주기보다 큰 주기를 갖는 제1엣지 검출회로 디스에이블 신호를 출력하는 제2출력장치와, 상기 실제의 수평동기 펄스 주기의 소정부분을 포함하는 주기를 갖는 제2엣지 검출 회로 디스에이블 신호를 출력하는 제3출력 장치와, 상기 논리회로가 상기 실제의 수평동기 신호를 출력하면, 상기 제1엣지 검출 회로 디스에이블 신호를 선택하고, 상기 논리 회로가 상기 자체 발생된 수평동기신호를 출력하면 상기 제2엣지 검출 회로 디스 에이블 신호를 선택하는 선택기를 포함하는 것을 특징으로 하는 수평 동기 신호 발생회로.
  17. 제16항에 있어서, 상기 실제의 수평 동기 신호를 검출하는 엣지 검출회로와 상기 실제의 수평 동기신호의 검출시 상기 논리 회로에 의해서 리세트되는 카운터를 더포함하며, 상기 제1출력장친는 상기 실제 펄스가 상기 엣지 검출회로에 의해서 검출되지 못하면 상기 자체 발생된 펄스를 출력하는것을 특징으로 하는 수평동기 신호 발생회로
  18. 제16항에 있어서, 상기 소정의 부분은 대략 절반인 것을 특징으로 하는 수평 동기 신호 발생회로
  19. 제18항에 있어서, 상기 소정부분은 거의 35㎲를 이루는 것을 특징으로 하는 수평 동기 신호 발생회로
  20. 실제의 수평 동기 회로가 검출되지 못하면 수평 동기 신호 발생 회로를 자체발생하는 방법으로, 실제의 수평 동기 신호가 존재 하는지 여부를 검출하는 단계와, 소정 시간에서 복수의 펄스를 출력하는 단계를 포함하며, 상기 출력 단계는, 실제의 수평 동기 펄스의 주기보다 큰주기로 자체발생된 수평 동기 펄스를 발생하는 단계에서, 상기 자체 발생된 펄스는 상기 실제 수평동기 신호가 상기 검출단계에서 검출되지못하면 출력되고, 상기 실제의 수평 동기 펄스 주기보다 큰 주기를 갖는 제1엣지 검출회로를 출력하는 단계와 상기 실제의 수평동기 펄스주기의 소정의 부분을 갖는 제2엣지 검출회로 디스에이블 신호를 출력하는 단계와, 상기 실제의 수평동기 신호가 출력되면, 상기 제1엣지 검출 회로 디스에이블 신호를 선택하고 상기 자체발생된 수평동기 신호가 출력되면 상기 제2엣지 검출회로 디스에이블 신호를 선택하는 단계를 포함하는 것을 특징으로 하는 수평 동기 신호 발생 회로를 자체발생 하는 방법.
  21. 제20항에 있어서, 상기 검출단계에 의거하여 상기 실제 수평 동기 신호를 출력하는 것을 특징으로 하는 수평 동기 신호 발생회로를 자체 발생하는 방법
  22. 제21항에 있어서, 상기 실제의 수평동기 신호의 검출시 카운터를 리세트 하는 단계를 더 포함하는 것을 특징으로 하는 수평 동기 신호 발생 회로를 자체 발생하는 방법
  23. 제20항에 있어서, 상기 주기는 상기 합성동기 신호가 정상적으로 입력되거나 상기 수평 동기 신호의 자체 발생이 비정상 입력에 따라서 수행되는지에 따라서 변화하는 것을 특징으로 하는 수평 동기 신호 발생 회로를 자체 발생하는 방법
  24. 제20항에 있어서 상기 소정 부분을 갖는 상기 주기는 상기 주기는 실제의 수평 동기 펄스 주기의 거의 절반 주기인 것을 특징으로 하는 수평 동기 신호 발생 회로를 자체 발생하는 방법
  25. 제24항에 있어서, 상기 소정 부분을 갖는 주기는 35㎲ 것을 특징으로 하는 수평 동기 신호 발생 회로를 자체 발생하는 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960073468A 1995-12-27 1996-12-27 수평 동기 신호 발생 회로 및 방법 KR100268143B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP95-341522 1995-12-27
JP7341522A JP2838995B2 (ja) 1995-12-27 1995-12-27 水平同期信号発生回路

Publications (2)

Publication Number Publication Date
KR970056910A true KR970056910A (ko) 1997-07-31
KR100268143B1 KR100268143B1 (ko) 2000-10-16

Family

ID=18346721

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960073468A KR100268143B1 (ko) 1995-12-27 1996-12-27 수평 동기 신호 발생 회로 및 방법

Country Status (5)

Country Link
US (1) US5900914A (ko)
EP (1) EP0782329B1 (ko)
JP (1) JP2838995B2 (ko)
KR (1) KR100268143B1 (ko)
DE (1) DE69636190T2 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19743125A1 (de) * 1997-09-30 1999-04-08 Ise Interactive Systems Entwic Verfahren zur Bewertung der Qualität eines Fernsehbildes
JP3339620B2 (ja) * 1998-01-29 2002-10-28 日本ビクター株式会社 同期パルス発生装置
IL125271A0 (en) * 1998-07-08 1999-03-12 Galileo Technology Ltd Head of line blocking
TW486909B (en) * 2000-11-06 2002-05-11 Benq Corp Signal converting apparatus
JP3702783B2 (ja) * 2000-12-14 2005-10-05 株式会社日立製作所 ビデオ信号処理装置
JP2002271307A (ja) * 2001-03-09 2002-09-20 Sega Corp 端末同期方法、通信システム及び端末装置
JP2002335421A (ja) 2001-05-10 2002-11-22 Mitsubishi Electric Corp 同期信号処理回路
CN112448563A (zh) * 2020-10-28 2021-03-05 长江三峡能事达电气股份有限公司 一种周期变化范围限制及过采样结合的同步信号抗干扰方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5579583A (en) * 1978-12-12 1980-06-16 Sony Corp Pulse signal sampling circuit
JPS55147077A (en) * 1979-04-20 1980-11-15 Hitachi Ltd Synchronizing signal generator
US4614973A (en) * 1983-04-08 1986-09-30 Tektronix, Inc. Method and apparatus for generating timing pulses
JPH0614692B2 (ja) * 1986-05-02 1994-02-23 ヤマハ株式会社 同期回路
JPH0828829B2 (ja) * 1986-12-23 1996-03-21 株式会社日立製作所 テレビジヨン受像機の同期回路
JPH02246685A (ja) * 1989-03-20 1990-10-02 Matsushita Electric Ind Co Ltd 同期信号発生装置
JPH03245679A (ja) * 1990-02-23 1991-11-01 Sanyo Electric Co Ltd 水平同期信号のゲート方法
DE69129676T2 (de) * 1990-04-27 1998-12-24 Sanyo Electric Co Synchronisierschaltung
JPH07110047B2 (ja) * 1990-06-13 1995-11-22 シャープ株式会社 水平同期信号分離回路
US5208672A (en) * 1990-08-30 1993-05-04 Fuji Photo Film Co., Ltd. Horizontal synchronizing signal generating circuit
JPH04313962A (ja) * 1991-04-08 1992-11-05 Mitsubishi Electric Corp 同期補正回路
GB2268656B (en) * 1992-07-03 1995-10-18 British Broadcasting Corp Synchronising signal separator
WO1995034987A1 (en) * 1994-06-10 1995-12-21 Philips Electronics N.V. Synchronizing arrangement and method
JP3093115B2 (ja) * 1994-09-28 2000-10-03 インターナショナル・ビジネス・マシーンズ・コーポレ−ション 水平同期信号安定化方法及び装置
JPH08256291A (ja) * 1994-12-19 1996-10-01 Samsung Electron Co Ltd 映像重畳装置

Also Published As

Publication number Publication date
US5900914A (en) 1999-05-04
EP0782329B1 (en) 2006-05-31
JP2838995B2 (ja) 1998-12-16
EP0782329A2 (en) 1997-07-02
EP0782329A3 (en) 1999-12-01
DE69636190T2 (de) 2007-03-29
KR100268143B1 (ko) 2000-10-16
DE69636190D1 (de) 2006-07-06
JPH09181938A (ja) 1997-07-11

Similar Documents

Publication Publication Date Title
KR950700665A (ko) 광범위한 위상 허용도를 갖는 보조 비디오 데이타 디코더(auxiliary video data decoder with large phase tolerance)
KR970056910A (ko) 수평 동기 신호 발생 회로 및 방법
JPS5545151A (en) Detection circuit for vertical synchronizing signal
KR930007253A (ko) 온스크린 표시 회로
KR970701474A (ko) 수직 위치 지터 제거 방법 및 회로(Vertical position-jitter elimination)
KR100215849B1 (ko) 파워 서스팬드 처리장치
US5301033A (en) Circuit for preventing false detection of video sync pulses in a video signal which also contains copy guard signals
KR920007430A (ko) 동기회로
US7834933B2 (en) Vertical sync signal generator
KR950703253A (ko) 양호한 노이즈 면역성을 갖는 tv 라인 및 필드 검출 장치(tv line and field detection apparatus with good noise immunity)
KR950005765Y1 (ko) 디지탈 텔레비젼의 수직동기 발생장치
KR910019455A (ko) 촬상시스템의 동기회로 및 카운터
JP2889435B2 (ja) 水平同期信号検出装置
ATE209840T1 (de) Detektor für ein vertikales synchronisationssignal
KR970078578A (ko) 자막위치정보를 이용한 자막신호 위치 조정장치 및 방법
KR910019398A (ko) 텔레비젼 신호의 동기화 성분 평가 장치
KR970009194A (ko) 동기 신호 검출 방법
JP2932967B2 (ja) 映像信号の方式自動判別方法とその装置
KR100215469B1 (ko) 화면의 좌우 경계 검출 장치
KR100419253B1 (ko) 이 쓰리 데이터 프레임 펄스 위치 검출 장치
JPH09149015A (ja) クロック位相調整回路
JP3819359B2 (ja) マルチシンク型表示装置
JP2003005731A (ja) 映像信号判別装置
KR940005087A (ko) 게이트 펄스에 의한 동기 검출회로
KR970019575A (ko) 데이타 세그먼트 동기신호 발생 장치 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070625

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee