KR950005765Y1 - 디지탈 텔레비젼의 수직동기 발생장치 - Google Patents

디지탈 텔레비젼의 수직동기 발생장치 Download PDF

Info

Publication number
KR950005765Y1
KR950005765Y1 KR92008576U KR920008576U KR950005765Y1 KR 950005765 Y1 KR950005765 Y1 KR 950005765Y1 KR 92008576 U KR92008576 U KR 92008576U KR 920008576 U KR920008576 U KR 920008576U KR 950005765 Y1 KR950005765 Y1 KR 950005765Y1
Authority
KR
South Korea
Prior art keywords
synchronization
data
output
signal
counter
Prior art date
Application number
KR92008576U
Other languages
English (en)
Other versions
KR930026740U (ko
Inventor
안정일
춘 이
Original Assignee
이헌조
주식회사 엘지전자
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 주식회사 엘지전자 filed Critical 이헌조
Priority to KR92008576U priority Critical patent/KR950005765Y1/ko
Publication of KR930026740U publication Critical patent/KR930026740U/ko
Application granted granted Critical
Publication of KR950005765Y1 publication Critical patent/KR950005765Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M9/00Parallel/series conversion or vice versa
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K2005/00013Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)

Abstract

내용 없음.

Description

디지탈 텔레비젼의 수직동기 발생장치
제 1 도는 본 고안 디지탈 텔레비젼의 수직동기 발생장치 회로도.
제 2 도는 제 1 도 동기비교부의 상세 회로도.
제 3a 도는 동기비교부의 고유동기 파형도, b는 수직동기 파형도.
제 4 도는 수직동기와 데이타의 흐름도.
* 도면의 주요부분에 대한 부호의 설명
1 : 직렬데이타변환기 2 : 동기비교부
3 : 시프트레지스터부 4 : 카운터부
5 : 연산처리부 6 : 단일펄스발생부
7 : 딜레이부 8 : 병렬데이타변환기
C1∼Cn: 카운터 AND1∼ANDn: 앤드게이트
OR : 오아게이트
본 고안은 디지탈 텔레비젼의 수직동기 발생장치에 관한 것으로, 특히 수직동기가 별도로 존재하지 않는 경우에 영상이 부호화된 데이타 중에서 의사 동기가 존재하더라도 올바른 수직동기를 발생할 수 있도록 한 디지탈 텔레비젼의 수직 동기 발생장치에 관한 것이다.
종래의 아날로그 방식(NTSC, PAL 등)의 텔레비젼 신호에서 동기신호는 영상신호와 일정한 레벨을 유지하므로, 그 레벨을 유지하는 신호를 동기로 검출한다. 그러나 디지탈 방식에서는 영상데이타와 동기가 똑같은 이원화(binary) 형태로 전송되므로 영상데이타와 구분하기 위해 동기데이타를 영상데이타로서 잘 나타나지 않는 패턴을 동기패턴으로 주어지고 이렇게 주어진 동기패턴이 인식되면 동기신호 간주한다.
그러나 간혹 영상데이타 중에 동기패턴과 동일한 데이타 형태의 의사동기(psudo sync)가 나타나는데, 이를 동기신호와 구별하여야 한다. 또한 동기신호와 영상데이타의 형태는 일정한 포맷을 이루어 전송되므로 동기패턴은 주기성을 가지게 된다.
따라서 종래에는 영상이 부호화된 데이타에 의사동기가 존재하지 않는다고 가정하고 그 부호화된 데이타 중에서 동기를 검출하여 일정시간 동안 카운팅한 후 동기가 나타나면, 고유동기로 인식하여 수직동기를 발생시켰다.
그러나 동기단이 별도로 존재하지 않는 경우에 영상이 부호화된 데이타 중에 포함된 동기를 검출하여 수직동기를 발생시켜야 하나, 그 부호화된 데이타 중에 의사동기가 존재하므로 종래의 윈도윙(windowing) 방식만으로는 동기를 제대로 검출할 수 없게 되며, 이에 따라 수직동기의 발생이 불안정하며, 또한 한 필드(field)의 데이타가 손실되는 문제점이 있었다.
본 고안은 이러한 종래의 문제점을 해결하기 위하여, 영상이 부호화된 데이타와 기준동기(고유동기) 값을 비교하여 카운팅한 후 동기가 나타나면 고유동기로 인식하여 올바른 수직동기를 발생하도록 하며, 시프트레지스터를 이용하여 의사동기가 존재하면 출력단을 시프트시켜 의사동기를 체크함으로써 의사동기를 제거할 뿐만 아니라 데이타의 손실을 방지할 수 있도록 한 디지탈 텔레비젼의 수직동기 발생장치를 안출한 것으로, 이를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
제 1 도는 본 고안 디지탈 텔레비젼의 수직동기 발생장치도로서, 이에 도시한 바와 같이 동기 패턴을 구별하기 위해 부호화된 병렬 데이타를 직렬 데이타로 변환하는 직렬데이타변환기(1)와, 그 직렬데이타변환기(1)에서 변환된 직렬데이타의 1필드(field) 내 모든 데이타와 설정된 고유동기값을 비교하여 동일할 때 동기신호로 판정하는 동기비교부(2)와, 그 동기비교부(2)의 동기판정신호에 따라 순차로 출력단을 시프트시키면서 온시키는 시프트레지스터부(3)와, 그 시프트레지스터부(3)의 출력단이 온이 되면 그에 해당하는 카운터(C1∼Cn)로 1필드 기간동안 카운팅하는 카운터부(4)와, 그 카운터부(4)에서 카운팅된 각 출력신호와 상기 동기비교부(2)의 판정신호를 각기 앤드 조합하여 올바른 동기인지 검출하는 연산처리부(5)와, 그 연산처리부(5)의 동기검출 출력신호에 따라 단일펄스인 수직동기를 발생하는 단일펄스발생부(6)와, 그 단일펄스발생부(6)로부터 발생되는 수직동기와 동기비교부(2)에서 출력되는 부호화된 데이타가 일치하도록 동기를 부여하는 딜레이부(7)와, 그 딜레이부(7)로부터 출력되는 데이타를 병렬데이타로 변환하는 병렬데이타변환기(8)로 구성한다.
이와 같이 구성된 본 고안의 작용 및 효과를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
영상이 부호화된 데이타가 직렬데이타변환기(1)로 입력되면, 그 직렬데이타변환기(1)는 그 데이타를 직렬데이타로 변환하여 동기비교부(2)로 출력한다. 이에 따라 동기비교부(2)는 1필드 내의 직렬데이타를 몇 개의 블록으로 나누어 제 2 도에 도시한 바와 같이 비교부(CP1∼CPn)에서 설정된 고유동기값과 각기 비교한 후 그 비교결과 모두 일치하면 앤드게이트(AND1)를 통해 동기판정신호인 고전위신호를 출력한다. 이와 같이 동기판정신호인 고전위신호가 출력되어 시프트레지스터(3)에 입력되면, 그 시프트레지스터부(3)의 첫째단 출력이 온되어 카운터부(4)의 카운터(C1)가 카운트를 시작하여 1필드 기간도안 카운트한 후 고전위신호를 출력하게 된다.
이때, 만약 직렬데이타중의 의사동기가 상기 동기비교부(2)로 입력되면 그 동기비교부(2)에서 상기와 같이 동기판정신호인 고전위 신호가 출력되어 그 시프트레지스터부(3)에 다시 입력되므로 그의 둘째단 출력이 온 되고, 이에 따라 카운터부(4)의 카운터(C2)가 카운트를 시작하여 1필드 기간동안 카운트한 후 고전위신호를 출력하게 된다.
이와 같이 동기비교부(2)에서 동기판정신호인 고전위신호가 출력되어 시프트레지스터부(3)에 입력될 때마다 그의 출력단이 순차적으로 온되고, 이에 따라 그에 대응하는 카운터부(4)의 카운터(C1∼Cn)가 카운트를 시작하여 1필드 기간동안 카운트한 후 고전위신호를 출력하게 된다.
결국, 시프트레지스터부(3)의 출력단수와 카운터부(4)의 카운터(C1∼Cn)의 개수는 의사동기를 찾을 수 있는 능력에 비례하므로, 한 필드(field) 내에서 카운터(C1∼Cn)의 개수만큼 의사동기를 판별할 수 있게 된다.
상기와 같이 카운터부(4)의 카운터(C1∼Cn)에서 1필드기간동안 카운트한 후 출력하는 고전위신호는 연산처리부(5)의 앤드게이트(AND1∼ANDn) 일측 입력단자에 각기 인가되고, 이때 동기비교부(2)의 판정신호가 그 앤드게이트(AND1∼ANDn)의 타측 입력단자에 인가되어 올바른 동기인지 판별할 수 있게 된다. 즉, 고유동기는 1필드마다 발생되는 주기성을 갖게되므로, 동기비교부(2)에서 동기 판성신호가 출력된 후 1필드 후에 동기 판정신호가 다시 출력되면, 연산처리부(5)에서 올바른 동기로 검출할 수 있게 된다.
일예로, 상기의 설명에서와 같이 카운트(C1)에서 1필드기간동안 카운트한 후 고전위신호를 출력할 때 동기비교부(2)에서 고전위의 동기판정신호가 출력되면, 앤드게이트(AND1)에서 고전위신호가 출력되고, 이 고전위신호에 의해 오아게이트(OR1)에서 올바른 동기검출신호인 고전위신호가 출력된다. 따라서, 이때 그 고전위신호를 단일펄스발생부(6)에서 입력받아 제 3b 도에 도시한 바와 같이 단일펄스를 발생하여 수직동기로 출력하게 된다.
그러나, 상기 동기비교부(2)에서 출력되는 고전위의 동기판정신호가 의사동기신호에 의한 것이며, 그 의사동기신호는 제 3a 도에 도시한 바와 같이 주기성을 갖지 못하므로, 상기의 설명에서와 같이 카운트(C1)에서 1필드기간동안 카운트한 후 고전위신호를 출력할 때 동기비교부(2)에서는 저전위신호가 출력되는 상태를 유지하게 되어 앤드게이트(AND1)에서 저전위신호가 출력되고, 또한 이때 앤드게이트(AND2∼ANDn)에서도 저전위신호가 출력되므로 오아게이트(OR1)에서 저전위신호가 출력된다. 따라서, 이때 단일펄스발생부(6)는 동작되지 않아 단일펄스를 발생하지 않게 된다.
한편, 딜레이부(7)는 제 4 도에 도시한 바와 같이 상기 동기비교부(2)를 통해 출력되는 한 필드(field) 내의 데이타들을 상기 단일펄스발생부(6)에서 발생되는 수직동기와 동기시키기 위하여, 그 동기비교부(2)에서 출력되는 데이타를 딜레이시킨다. 즉 단일펄스발생부(6)에서 발생되는 수직동기는 시프트레지스터부(3) 및 카운터부(4)를 거친 후 만들어져 영상데이타와 동기가 일정하지 않으므로, 이를 일치시키기 위하여 시프트레지스터부(3) 및 카운터부(4)의 지연시간만큼 영상데이타를 지연시켜 동일한 타이밍을 갖도록 하는 것이다. 이와 같이 딜레이된 데이타들은 병렬데이타변환기(8)로 입력되어 병렬데이타로 변환되어 출력되어진다.
상기에서 설명한 바와 같이 본 고안은 동기단이 별도로 존재하지 않는 경우에 영상이 부호화된 데이타 중의 모든 동기패턴을 검출하여 의사동기는 제거하고, 올바른 고유동기패턴에 맞는 수직동기를 발생함으로써 데이타의 손실을 방지할 수 있는 유용한 효과가 있게 된다.

Claims (2)

  1. 부호화된 병렬데이타를 직렬데이타로 변환하는 직렬데이타 변환기(1)와, 상기 직렬데이타변환기(1)에서 변환된 직렬데이타의 1필드 내 모든 데이타를 설정된 고유동기값과 비교하여 동일할 때 동기신호로 판정하는 동기비교부(2)와, 상기 동기비교부(2)의 동기판정신호에 따라 출력단을 시프트시키면서 온시키는 시프트레지스터부(3)와, 상기 시프트레지스터부(3)의 출력단이 온이 되며, 1필드 기간동안 카운팅하는 카운터부(4)와, 상기 카운터부(4)의 각 카운트 완료 출력신호와 상기 동기비교부(2)의 판정신호를 앤드조합하여 올바른 동기인지 검출하는 연산처리부(5)와, 상기 연산처리부(5)의 동기 검출 출력신호에 따라 수직동기를 발생하는 단일펄스발생부(6)와, 상기 단일펄스발생부(6)로부터 발생되는 수직동기에 동기되도록 상기 동기비교부(2)를 통해 출력되는 데이타를 딜레이시키는 딜레이부(7)와, 상기 딜레이부(7)의 출력데이타를 병렬데이타로 변환하는 병렬데이타변환기(8)로 구성하여 된 것을 특징으로 하는 디지탈 텔레비젼의 수직동기 발생장치.
  2. 제 1 항에 있어서, 상기 카운터부(4)는 시프트레지스터부(3)의 의사동기를 판별할 수 있을 만큼의 각 출력단에 대응하게 카운터(C1∼Cn)로 구성하여 된 것을 특징으로 하는 디지탈 텔레비젼의 수직동기 발생장치.
KR92008576U 1992-05-19 1992-05-19 디지탈 텔레비젼의 수직동기 발생장치 KR950005765Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR92008576U KR950005765Y1 (ko) 1992-05-19 1992-05-19 디지탈 텔레비젼의 수직동기 발생장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR92008576U KR950005765Y1 (ko) 1992-05-19 1992-05-19 디지탈 텔레비젼의 수직동기 발생장치

Publications (2)

Publication Number Publication Date
KR930026740U KR930026740U (ko) 1993-12-28
KR950005765Y1 true KR950005765Y1 (ko) 1995-07-20

Family

ID=19333359

Family Applications (1)

Application Number Title Priority Date Filing Date
KR92008576U KR950005765Y1 (ko) 1992-05-19 1992-05-19 디지탈 텔레비젼의 수직동기 발생장치

Country Status (1)

Country Link
KR (1) KR950005765Y1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100710984B1 (ko) * 2006-03-02 2007-04-24 (주)대우건설 개구 형성체에 의하여 보강된 개구부를 가지는 무량판 구조물

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6549242B1 (en) * 1997-04-04 2003-04-15 Harris Corporation Combining adjacent TV channels for transmission by a common antenna

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100710984B1 (ko) * 2006-03-02 2007-04-24 (주)대우건설 개구 형성체에 의하여 보강된 개구부를 가지는 무량판 구조물

Also Published As

Publication number Publication date
KR930026740U (ko) 1993-12-28

Similar Documents

Publication Publication Date Title
GB2263028A (en) Detecting odd and even fields of a video signal
KR950005765Y1 (ko) 디지탈 텔레비젼의 수직동기 발생장치
JPH1013796A (ja) 文字多重データサンプリング回路
KR940008492B1 (ko) 문자발생회로의 오동작 방지회로
KR0136568B1 (ko) D2 mac신호의 프레임동기검출방법 및 장치
FI84547C (fi) Signallaosning.
KR20020078344A (ko) 동기 신호 추출 회로
KR960001028B1 (ko) 고선명 텔레비젼용 디지탈 오디오 기기의 동기 신호 검출장치
KR100215461B1 (ko) 동기신호 검출장치 및 그 방법
KR0168361B1 (ko) 영상신호의 수평동기신호 발생장치
KR0166860B1 (ko) 복합영상 신호의 특정라인 위치검출장치
KR0152837B1 (ko) 팔플러스신호의 시작코드검출장치
KR960004815B1 (ko) 모니터의 자막 떨림 방지 회로
KR19980703637A (ko) 수직 동기화 신호 검출기
KR930002893Y1 (ko) 동기 검출 회로
KR0151499B1 (ko) 팔플러스 영상신호의 시작코드 검출장치
JPH07210106A (ja) 等価パルス期間無効判別回路
JPH07135664A (ja) 映像信号判定回路
JP2953402B2 (ja) 垂直同期検出回路
JP3024725B2 (ja) スキューパルス検出回路
JPH08149118A (ja) 同期信号検出装置
JPH04342327A (ja) 同期検出回路
KR930015746A (ko) 주파수 체배회로
KR970058044A (ko) 피디피 티브이(pdp tv)의 영상신호 판별장치
KR940007846A (ko) 디지탈 데이타의 동기신호 제어회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20050623

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee