KR970701474A - 수직 위치 지터 제거 방법 및 회로(Vertical position-jitter elimination) - Google Patents

수직 위치 지터 제거 방법 및 회로(Vertical position-jitter elimination) Download PDF

Info

Publication number
KR970701474A
KR970701474A KR1019960704326A KR19960704326A KR970701474A KR 970701474 A KR970701474 A KR 970701474A KR 1019960704326 A KR1019960704326 A KR 1019960704326A KR 19960704326 A KR19960704326 A KR 19960704326A KR 970701474 A KR970701474 A KR 970701474A
Authority
KR
South Korea
Prior art keywords
pulse
vertical
current
active edge
start pulse
Prior art date
Application number
KR1019960704326A
Other languages
English (en)
Other versions
KR100389774B1 (ko
Inventor
창 오우 흐시엔
첸 치-티엔
디르크 벤 펠르드흐이첸 에버트
Original Assignee
요트.게.아. 롤페즈
필립스 일렉트로닉스 엔. 브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 요트.게.아. 롤페즈, 필립스 일렉트로닉스 엔. 브이. filed Critical 요트.게.아. 롤페즈
Publication of KR970701474A publication Critical patent/KR970701474A/ko
Application granted granted Critical
Publication of KR100389774B1 publication Critical patent/KR100389774B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/44504Circuit details of the additional information generator, e.g. details of the character or graphics signal generator, overlay mixing circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen

Abstract

제1정보(I)는 디스플레이 장치(5)의 디스플레이 스크린에 디스플레이된다. 디스플레이 스크린에서 제1정보(I)의 필드의 수직 및 수평 위치는 수직 시작 펄스(V)및 수평 시작 펄스(H)에 의해 결정된다. 이들 펄스는 제1정보(I)에 대응하거나 이 제1정보로부터 추출되어진다. 디스플레이 스크리에서 제2정보(Oi)의 수직 위치는 특정 개수의 수평 시작 펄스(H)를 카우트함에 의해서 결정된다. 종래 기술에서, 이 카운팅 동작은 수직 펄스(H)의 발생 시간이 수직 시작 펄스(V)의 활성 에지에서 시작된다. 제1정보(I)의 다른 필드에서 수평 시작 펄스(H)의 발생 시간이 수직 시작 펄스(V)의 활성 에지의 발생 시간에 대해서 안정될 필요가 없으므로, 제2정보(Oi)의 수직 위치에서 여전히 지터가 발생할 수 있다. 본 발명에 따라 이 남아있는 지너트를 제거하기 위해서, 시차(Td)는 수직 시작 펄스(V)의 활성 에지와 이 수직 시작 펄스(V)의 활성 에지에 가장 근접한 수평 시작 펄스(H)의 활성 에지 사이로 결정된다. 만약 이 시차(Td)가 어떤 안전한 한계치(Ni)보다 작다면, 가장 근접한 수평 시작 펄스(H)가 수직 시작 펄스(V)의 활성 에지에 너무 가까워서 수직 지터의 발생이 될 것 같다. 위험한 수직 지터 상황을 피하기 위하여, 다음 필드에서 수직 시작 펄스(V)의 활성 에지는 수직 시작 펄스(V)의 활성 에지와, 가장 근저한 수평 펄스(H)의 활성 에지간에 충분한 거리를 얻도록 시프트 주기(Di)를 초과해서 알맞게 시피트된다.

Description

수직 위치 지터 제거 방법 및 회로(Vertical position-jitter elimination)
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1A도 및 제1B도는 종래 기술에서 발생하는 문제점을 설명하기 위한 타이밍도
제2A도는 본 발명에 따른 수직 위치 지터 제거 회로를 포함하는 디스플레이 장치의 블럭도
제2B도, 제2C도 및 제2D도는 본 발명에 따른 수직 위치 지터 제거 회로의 동작을 설명하기 위한 타이밍도
제2E도는 본 발명에 따른 수직 위치 지터 제거 회로의 일부분의 블럭도
제3A도는 본 발명에 따른 수직 위치 지터 제거 회로의 일 실시예의 블럭도
제3B도는 제1실시예의 동작을 설명하기 위한 타이밍도
제5A도는 본 발명에 따른 수직 위치 지터 제거 회로의 제3실시예의 블럭도
제5B도는 제3실시예의 동작을 설명하기 위한 타이밍도
제6도는 본 발명에 따른 수직 위치 지터 제거 회로에 사용하기 위한 프로세싱 회로의 일 실시예도
제7도는 본 발명에 따라 수직 위치 지터를 제거하기 위한 소프트웨어 알고리즘을 설명하기 위한 플로우챠트

Claims (15)

  1. 디스플레이 장치(5)에서 제1정보(I)의 필드의 수직 시작 위치 및 제1정보(I)의 라인의 수평 시작 위치를 각각 제어하도록 수직 시작 펄스(V) 및 수평 시작 펄스(H)를 발생하는 단계(6)와, 디스플레이 장치(5)에서 제2정보(Oi)의 디스플레이(4)를 위해 수직 시작 위치(Vp)를 정의하도록 설정된 수의 수평 시작 펄스(H)를 카운트하는 단계(3)를 포함하고 있고, 디스플레이 장치(5)의 어드레싱을 결정하는 제1정보(I)가 디스플레이된 디스플레이 장치(5)에 디스플레이된 제2정보(Oi)의 수직 위치에서 지터를 제거하는 수직 위치 지터 제거 방법에 있어서, 제1정보(I)의 제1필드에서 그리고 제1수직 시작 펄스(V)의 활성에지에 응답해서, 설정된 제1시프트 주기(Di)를 초과하여 알맞게 시프트된 제1시작 펄스(V)의 활성 에지인 활성 에지를 가지고 있는 제1수직 트리거 펄스(Vt)를 발생하는 단계(2;20,21)와, 수직 트리거 펄스(Vt)의 활성 에지가 현재 시프트 주기(Di)를 초과해서 시프트된 대응하는 수직 시작 펄스(V)의 활성 에지이며, 제1정보(I)의 각 필드에서 대응하는 수직 트리거 펄스(Vt)의 활성 에지에 응답하여 설정된 수의 수평 시작 펄스(H)의 카운팅(3)을 시작하는 단계와, 제1정보(I)의 각 필드에서 그리고 대응하는 수직 시작 펄스(V)의 활성 에지에 응답해서, 상기 현재 시프트 주기(Di)를 초과하여 다음 수직 시작 펄스(V')의 활성 에지에 대해서 시프트된 활성 에지를 갖는 다음 수직 트리거 펄스(Vt')를 발생하는 단계(2;20,21)와, 한편으로는 현재 수직 트리거 펄스(Vt)의 활성 에지와, 다른 한편으로는 현재 수직 트리거 펄스(Vt)의 활성 에지에 가장 근접한 현재 수직 시작 펄스(H)의 활성 에지간의 현재 시차(Td)를 결정하는 단계(1;10,11;10,12,13;14,15); 현재 시차(Td)가 현재 설정값(Ni)보다 작은지의 여부를 검색하는 단계; 만약 현재 시차(Td)가 현재 설정값(Ni)보다 작다면, 현재 시피트 주기(Di)와 동일하지 않은 다음 시프트 주기(Dj)를 발생하는 단계(2;20,21)에 의해서, 제1정보(I)의 설정된 필드에서 대응하는 수직 시작 펄스(V)의 활성 에지에 응답하여 적응된 시프트 주기(Dj)를 발생하는 단계(2;20,21)를 포함하고 있으며, 상기 다음 시프트 주기(Dj)는 한편으로는 상기 다음 시프트 주기(Dj)를 초과해서 시프트함에 의해서 현재 수직 시작 펄스(V)로부터 얻은 가정의 수직 트리거 펄스의 활성 에지와, 다른 한편으로는 상기 가정의 수직 트리거 펄스에 가장 근접한 현재 수직 시작 펄스(H)의 활성 에지간의 시차의 절대값이 현재 설정된 값(Ni)보다 작지 않도록 선택되며, 상기 다음 시프트 주기(Dj)는 제1정보(I)의 다음 필드에 대해 현재 시프트 주기(Dj)를 형성하는 것을 특징으로 하는 수직 위치 지터 제거 방법.
  2. 제1항에 있어서, 현재 시차(Td)를 결정하는 단계(1;10,11;10,12,13;14,15)는 현재 수직 시작 펄스(V)의 활성 에지와 현재 수직 트리거 펄스(Vt)의 활성 에지 이후 제1발생 수평 시작 펄스(H)의 활성 에지간에 경과하는 시간 지속기간을 측정하는 단계(10,11)를 포함하며, 현재 설정된 값(Ni)은 대응하는 수직 시작 펄스(V)의 활성 에지와 현재 수직 트리거 펄스(Vt)의 활성 에지 이후의 어떤 시간 주기(Mi) 간의 시간 주기에 대응하는 것을 특징으로 하는 수직 위치 지터 제거 방법.
  3. 제1항에 있어서, 현재 시차(Td)를 결정하는 단계(1;10,11;10,12,13;14,15)는 현재 수직 시작 펄스(V)의 활성 에지와 현재 수직 트리거 펄스(Vt)의 활성 에지 이후 제1발생 수평 시작 펄스(H)의 활성 에지간에 경과하는 시간 지속기간을 측정하는 단계(10,12,13)를 포함하고 있으며, 현재 설정된 값(Ni)은 현재 수직 트리거 펄스(Vt)의 활성 에지와 현재 수직 트리거 펄스(Vt)의 활성 에지 이후의 어떤 시간 주기(Mi) 간의 시간 주기에 대응하는 것을 특징으로 하는 수직 위치 지터 제거 방법.
  4. 제1항에 있어서, 현재 시차(Td)를 검출하며(1;10,11;10,12,13;14,15), 현재 시차(Td)가 현재 설정값(Ni)보다 작은지의 여부를 검색하는 단계(2;15)는 현재 수직 트리거 펄스(Vt)의 활성 에지와 관련된 윈도우 펄스(W)의 시작 순간을 발행하는 단계(141)에 의해서 윈도우 펄스(W)를 만들어내며(14), 어떤 윈도우 지속시간(Dul)의 윈도우 펄스(W)를 발생하는 단계(140)와, 현재 시차 신호(Td)를 발생하고(15), 만약 현재 수직 트리거 펄스(Vt)의 활성 에지 이후 제1발생 수평 시작 펄스(H)의 활성 에지가 윈도우 펄스(W)동안 발생한다면, 현재 시차(Td)가 활성 상태로 되게 함에 의해서 현재시차(Td)가 현재 설정값(Ni)보다 작은지의 여부를 검색하는 단계(2;15)를 포함하는 것을 특징으로 하는 수직 위치 지터 제거 방법.
  5. 제1항, 제2항 또는 제3항에 있어서, 현재(Di)및 다음(Dj) 시프트 주기는 연속적인 시프트 주기(D1,…,Dn)중에서 선택되며(2), 설정된 값(Ni)은 n개의 연속적인 시프트 주기(D1,…,Dn)에 대응하는 연속적인 설정값(N1,…,Nn)중에서 선택되고(2), 상기 n은 1보다 큰 자연수인 것을 특징으로 하는 수직 위치 지터 제거 방법.
  6. 제5항에 있어서, 다음 필드에서 다음 수직 트리거 펄스(Vt')의 활성 에지는 만약 현재 시차(Td)가 현재 시프트 주기(Di)에 대응하는 현재 설정값(Ni)보다 작지 않다면 현재 시프트 주기(Di)를 초과하여 시프트되고 (2;20,21), 또는 만약 현재 시차(Td)가 현재 설정값(Ni)보다 작다면, 다음 시프트 주기(Dj)는 현재 시프트 주기(Di)에 이어지는 시프트 주기(Di+1)이며, 이어지는 시프트 주기(Di+1)는 i+1이 n보다 클 경우 제1시프트 주기(D1)인 것을 특징으로 하는 수직 위치 지터 제거 방법.
  7. 제4항에 있어서, 다음 시프트 주기(Dj)는 제1시프트 주기(D1)를 초과해서 지연된 수직 시작 펄스(V)에 대응하는 수직 지연된 펄스(Vp), 또는 제2시프트 주기(Du2)를 초과해서 지연된 수직 지연펄스(Vp)에 대응하는 지연된 펄스(Vd)를 발생(21)시킴에 의해서 발생되고(21), 각각 수직 지연된 펄스(Vp)는 제1시프트 주기(D1)를 결정하며, 지연된 펄스(Vd)는 제2시프트 주기(D2)를 결정하며, 다음 필드에서, 다음 수직 트리거 펄스(Vt')의 발생(2;20,21)은 다음 수직 트리거 펄스(Vt')의 활성 에지가 다음 수직 시작 펄스(V')의 활성 에지에 대해서 시프트되는 상기 다음 시프트 주기(Dj)를, 만약 상기 수평 시작 펄스(H)의 제1발생 활성 에지가 윈도우 펄스(W)동안 발생한다면 두 시프트 주기(D1,D2)중 다른 주기로 변환시키는 단계를 포함하고 있고, 만약 수평 시작 펄스(H)의 활성 에지가 윈도우 펄스(W)동안 발생하지 않는다면 상기 다음 시프트 주기(Dj)가 두 시프트 주기(D1,D2)중 다른 주기로 변환되지 않는(20) 것을 특징으로 하는 수직 위치 지터 제거 방법.
  8. 제1항, 제2항, 제3항, 제5항 또는 제6항에 있어서, 클럭 펄스(CLK)를 발생하는 단계(6)를 더 포함하며, 현재 시차(Td)를 결정하는 단계를 클럭 펄스(CLK)를 카운트함에 의해서 카운트값(C)을 결정하는 단계(10,12,13)를 포함하는 것을 특징으로 하는 수직 위치 지터 제거 방법.
  9. 제4항 또는 제7항에 있어서, 클럭 펄스(CLK)를 발생하는 단계(5)와, 윈도우 지속기간(Du1)을 발생하는 단계(140)는 설정된 수의 클럭 펄스(CLK)를 카운트하는 단계(140)를 포함하는 것을 특징으로 하는 수직 위치 지터 제거 방법.
  10. 제1항, 제2항, 또는 제3항에 있어서, 클럭 펄스(CLK)를 발생하는 단계(5)와, 시프트 주기(Di,Dj)를 발생시키도록 설정된 수의 클럭 펄스(CLK)를 카운트하는 단계(2)를 더 포함하는 것을 특징으로 하는 수직 위치 지터 제거 방법.
  11. 제7항에 있어서, 클럭 펄스(CLK)를 발생하는 단계(6)를 더 포함하며, 지연된 펄스(Vd)를 발생하는 단계(6)는 수직 지연된 펄스(Vp)에 의해 초기화된 제2설정된 수의 클럭 펄스(CLK)를 카운트하는 단계(211)를 포함하는 것을 특징으로 하는 수직 위치 지터 제거 방법.
  12. 제8항, 제9항, 제10항 또는 제11항에 있어서, 클럭 펄스(CLK)를 발생하는 단계(6)는 제1정보(I)로부터 수평 동기 펄스(Hs)를 분리시키는 단계(60)와, 어떤 수로 배가된 수평 동기 펄스(Hs)의 반복 주파수와 동일한 클럭 펄스 반복 주파수를 갖는 클럭 펄스(CLK)를 발생시키는 단계(62)와, 재생된 수평 동기 펄스(Hr)를 발생시키도록 클록 펄스(CLK)를 어떤 수로 분할하는 단계(63)와, 재생된 수평 동기 펄스(Hr)의 반복 주파수를 수평 동기 펄스(Hs)에 기록시키기 위해 클럭 펄스 반복 주파수를 제어하도록(62) 제어신호(Vc)를 발생시키기 위해 수평 동기 펄스(Hs) 및 재생된 수평 동기 펄스(Hr)의 위상 및/또는 주파수차를 비교하는 단계(61)를 포함하는 것을 특징으로 하는 수직 위치 지터 제거 방법.
  13. 디스플레이 장치(5)에서 제1정보(I)의 라인 필드의 수직 시작 위치와 라인의 수평 시작 위치를 각각 제어하도록 수직(V) 및 수평(H) 시작 펄스를 발생시키기 위해서 제1정보(I)를 수신하도록 결합된 프로세싱 회로(6)와, 설정된 수의 수평 시작 펄스(H)를 카운트함에 의해서 수직 위치 신호(Vp)를 제공하고, 제2정보(Di)의 디스플레이(5)에서의 수직 시작 위치를 정의하기 위한 타이밍 수단(3)과, 상기 디스플레이 장치(5)에 상기 제2정보(Oi)의 디스플레이를 삽입시키기 위해 상기 수직 위치 신호(Vp)를 수신하도록 결합된 온 스크린 디스플레이 회로(4)를 포함하며, 디스플레이 장치(5)의 어드레싱을 결정하는 제1정보(I)가 디스플레이된 디스플레이 장치(5)상에 디스플레이된 제2정보(Oi)의 수직 위치에서 지터를 제거하는 수직 위치 지터 제거 회로에 있어서, 제1정보(I)의 제1필드에서 제1시프트 주기(Di)를 초과하여 알맞게 시프트된 제1수직 시작 펄스(V)의 활성에지에 대응하는 활성 에지를 갖는 제1수직 트리거 펄스(Vt)를 제공하기 위해서 수직 시간 펄스(V) 및 시프트 주기(Di)에 결합된 시프팅 수단(2;20,21)을 더 포함하고 있고, 타이밍 수단(3)은 제1정보(I)의 각 필드에서 설정된, 수의 수평 시작 펄스(H)의 카운팅(3)을 초기화하기 위해서 수직 시작 펄스(V)를 수신하도록 결합되며, 수직 트리거 펄스(Vt)의 활성 에지는 현재 시트르 주기(Di)를 초과하여 시프트된 대응하는 수직 시작 펄스(V)의 활성 에지이고, 시프팅 수단(2;20,21)은 제1정보(I)의 각 필드에서 현재 시프트 주기(Di)를 초과하여 알맞게 시프트된 다음 수직 시작 펄스(V')의 활성 에지에 대응하는 활성 에지를 갖는 제2수직 트리거 펄스(Vt')를 제공하기 위해서 배열되며, 제1정보(I)의 설정된 필드에서 한편으로 현재 수직 트리거 펄스(Vt)의 활성 에지와, 다른 한편으로는 현재 수직 트리거 펄스(Vt)의 활성 에지에 가장 근접한 현재 수직 시작 펄스(H)의 활성 에지간에 발행하는 시차의 측정치인 현재 시차 신호(Td)를 제공하기 위해서 시작 펄스(V), 수직 트리거 펄스(Vt) 및 수평 시작 펄스(H)를 수신하도록 결합된 시간 검출 수단(1;10,11;10,12,13;14,15)을 더 포함하고 있고, 시프팅 수단(2;20,21)은 상기 제1정보(I)의 설정된 필드에서 현재 시차(Td)가 현재 설정값(Ni)보다 작은지의 여부를 검색하기 위해서 현재 시차 신호(Td), 및 설정된 값(Ni)을 수신하도록 결합되며, 시프팅 수단(2;20,21)은 다음 필드에서 만약 현재 시차(Td)가 현재 설정값(Ni)보다 작다면 현재 시프트 주기(Di)와 동일하지 않은 다음 시프트 주기(Dj)를 발생시키며, 그로써 상기 다음 시트프 주기(Dj)는 한편으로는 상기 다음 시프트 주기(Dj)를 포과하여 시프트함에 의해서 현재 수직 시작 펄스(V)로부터 얻은 가정의 수직 트리거 펄스의 활성 에지와 다른 한편으로는 상기 가정의 수직 트리거 펄스에 가장 근접한 현재의 수평 시작 펄스(H)의 활성에지간의 시차의 절대값이 현재 설정값(Ni)보다 작게 되도록 선택되며, 상기 다음 시프트 주기(Dj)는 제1정보(I)의 다음 필드에 대한 시프트 주기(Dj)를 형성하는 것을 특징으로 하는 수직 위치 지터 제거 회로.
  14. 디스플레이 장치(5)와 제13항의 수직 위치 지터 제거 회로를 포함하는 화상 디스플레이 장치.
  15. 디스플레이 장치(5)에서 제1정보(I)의 필드의 수직 시작 위치와 제1정보(I)의 라인의 수평 시작 위치를 각각 제어하도록 수직 시작 펄스(V) 및 수평 시작 펄스(H)를 발생시키는 단계(6)를 포함하며, 디스플레이 장치(5)의 어드레싱을 결정하는 제1정보(I)가 디스플레이되는 디스플레이 장치(5)에 디스플레이된 제2정보(Oi)의 수직 위치에서 지터를 제거하는 수직 위치 지터 제거 방법에 있어서, 제1정보(I)의 제1필드에서 제1수평 카운트 펄스(Hc) 중 적어도 하나가 설정된 제1시프트 주기(Di)를 초과해서 알맞게 시프트된 대응하는 수평 시작 펄스(H)의 활성 에지인 활성 에지를 가지며, 제1수평 카운트 펄스(Hc)중 적어도 하나가 대응하는 수직 시작 펄스(V)의 활성 에지에 가장 근접한 제1수평 카운트 펄스(Hc)를 제1수평 시작 펄스(H)의 활성 에지에 응답해서 발생시키는 단계(2;20,21)와, 상기 수평 카운트 펄스(Hc)중 적어도 하나의 활성 에지가 현재 시프트 주기(Di)를 초과해서 시프트되는 대응하는 수평 시작 펄스(H)의 활성 에지이며, 상기 수평 카운트 펄스(Hc)의 적어도 하나가 대응하는 수직 시작 펄스(V)의 활성 에지에 가장 근접하고, 제1정보(I)의 각 필드에서 디스플레이 장치(5)상에 제2정보(Oi)의 디스플레이(4)를 위해 수직 시작 위치(Vp)를 정의하도록 대응하는 수직 시작 펄스(V)의 활성 에지에 응답해서 설정된 수의 수평 카운트 펄스(Hc)를 카운트하는 단계(3)와, 제1정보(I)의 각 필드에서, 다음 수평 카운트 펄스(Hc')중 적어도 하나가 상기 현재 시프트 주기(Di)를 초과해서 다음 수평 시작 펄스(H')의 대응하는 하나의 활성 에지에 대해서 시프트되는 활성 에지를 가지며, 상기 다음 수평 카운트 펄스(Hc')의 대응하는 하나의 활성 에지에 대해서 시프트되는 활성 에지를 가지며, 상기 다음 수평 카운트 펄스(Hc')중 적어도 하나가 대응하는 수직 시작 펄스(V)의 활성 에지에 가장 근접한 다음 수평 카운트 펄스(Hc')를 다음 수평 시작 펄스(H')의 활성 에지에 응답해서 발생하는 단계(2;20,21)와, 한편으로는 현재 수직 시작 펄스(V)의 활성 에지와 다른 한편으로는 현재 수직 시작 펄스(V)의 활성 에지에 가장 근접한 현재 수평 카운트 펄스(Hc)의 활성 에지 간의 현재 시차(Td)를 결정하는 단계(1;10,11;10,12,13;14,15), 현재 시차(Td)가 현재 설정값(Ni)보다 작은지의 여부를 검색하는 단계(2;15), 만약 현재 시차(Td)가 현재 설정값(Ni)보다 작다면 혀재 시프트 주기(Di)와 동일하지 않는 다음 시프트 주기(Dj)를 발생시키는 단계(2;20,21)에 의해서 제1정보(I)의 설정된 필드에서 대응하는 수직 시작 펄스(V)의 활성 에지에 응답하여 적용된 시프트 주기 (Dj)를 발생시키는 단계(2;20,21)를 포함하고 있고, 상기 다음 시프트 주기(Dj)는 한편으로는 상기 다음 시프트 주기(Dj)를 초과해서 시프트함에 의해서 대응하는 현재 수평 시작 펄스(H)로부터 얻은, 현재 수직 시작 펄스(V)의 활성 에지에 근접한 가정의 수평 카운트 펄스의 합성 에지와 다른 한편으로는 현재 수직 시작 펄스(V)의 활성 에지간의 시차의 절대값이 현재 설정된 값(Ni)보다 작지 않게 되도록 선택되며, 상기 다음 시프트 주기(Dj)는 제1정보(I)의 다음 필드에 대해 현재 시프트 주기(Di)를 형성하는 것을 특징으로 하는 수직 위치 지터 제거 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960704326A 1994-12-06 1995-11-06 수직위치지터제거회로및정보의수직위치에서지터를제거하는방법,및수직위치지터제거회로와디스플레이장치를포함하는화상디스플레이장치 KR100389774B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP94203542 1994-12-06
EP94203542.9 1994-12-06

Publications (2)

Publication Number Publication Date
KR970701474A true KR970701474A (ko) 1997-03-17
KR100389774B1 KR100389774B1 (ko) 2003-11-01

Family

ID=8217431

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960704326A KR100389774B1 (ko) 1994-12-06 1995-11-06 수직위치지터제거회로및정보의수직위치에서지터를제거하는방법,및수직위치지터제거회로와디스플레이장치를포함하는화상디스플레이장치

Country Status (6)

Country Link
US (1) US5859634A (ko)
EP (1) EP0742982B1 (ko)
JP (1) JP3846735B2 (ko)
KR (1) KR100389774B1 (ko)
DE (1) DE69515024T2 (ko)
WO (1) WO1996018263A1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19801732A1 (de) * 1998-01-19 1999-07-22 Thomson Brandt Gmbh Schaltung zur Aufbereitung von Synchronsignalen
FR2784532B1 (fr) * 1998-10-09 2000-12-22 St Microelectronics Sa Procede de correction de l'effet de tremblement et de scintillement des elements d'image incrustes sur une image video
DE19859678C1 (de) * 1998-12-23 2000-03-16 Grundig Ag Verfahren und Vorrichtung zur Synchronisation der Bildwiederholfrequenz
DE19909756C1 (de) 1999-03-05 2000-08-17 Siemens Ag Verfahren zur Bildeinblendung
US6967688B1 (en) * 2001-07-13 2005-11-22 National Semiconductor Corporation Method and apparatus that reduces jitter in a display by providing temporal hysteresis
TW566036B (en) * 2002-07-25 2003-12-11 Amtran Technology Co Ltd Method and device to adjust the horizontal synchronous signal and vertical synchronous signal
US7133483B1 (en) * 2002-09-24 2006-11-07 National Semiconductor Corporation Apparatus and method for a jitter cancellation circuit
JP2004134974A (ja) 2002-10-09 2004-04-30 Amtran Technology Co Ltd 表示器の水平同期信号と垂直同期信号との調整方法及びその調整装置
JP4456957B2 (ja) * 2004-08-06 2010-04-28 株式会社リコー トナーカートリッジ及び画像形成装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0644818B2 (ja) * 1984-04-13 1994-06-08 日本電信電話株式会社 表示装置
US4677484A (en) * 1985-05-10 1987-06-30 Rca Corporation Stabilizing arrangement for on-screen display
JPS6281174A (ja) * 1985-10-04 1987-04-14 Hitachi Ltd カウントダウン同期方式偏向回路
NL8601062A (nl) * 1986-04-25 1987-11-16 Philips Nv Televisiesynchronisatiesignaalpatrooncorrectieschakeling.
JP2794581B2 (ja) * 1988-11-25 1998-09-10 ソニー株式会社 映像信号処理装置
JPH03236092A (ja) * 1990-02-14 1991-10-22 Sharp Corp オンスクリーン表示回路
EP0562413B1 (en) * 1992-03-25 2008-05-07 THOMSON multimedia Circuit for synchronizing an on-screen-display (OSD) on a picture screen
US5608425A (en) * 1993-08-31 1997-03-04 Zilog, Inc. Technique for generating on-screen display characters using software implementation

Also Published As

Publication number Publication date
WO1996018263A1 (en) 1996-06-13
JP3846735B2 (ja) 2006-11-15
EP0742982B1 (en) 2000-02-09
US5859634A (en) 1999-01-12
KR100389774B1 (ko) 2003-11-01
DE69515024D1 (de) 2000-03-16
DE69515024T2 (de) 2000-09-28
JPH09509266A (ja) 1997-09-16
EP0742982A1 (en) 1996-11-20

Similar Documents

Publication Publication Date Title
KR950700665A (ko) 광범위한 위상 허용도를 갖는 보조 비디오 데이타 디코더(auxiliary video data decoder with large phase tolerance)
KR970701474A (ko) 수직 위치 지터 제거 방법 및 회로(Vertical position-jitter elimination)
KR930017441A (ko) 수직 리세트 발생 시스템
KR950006356B1 (ko) 동기회로
EP0975094A3 (en) Synchronous control apparatus and method
JP2936800B2 (ja) 信号発生装置
KR950703253A (ko) 양호한 노이즈 면역성을 갖는 tv 라인 및 필드 검출 장치(tv line and field detection apparatus with good noise immunity)
SU1626247A1 (ru) Измеритель длительности переходного процесса
KR930006484B1 (ko) 임펄스 노이즈 발생장치의 윈도우 펄스 발생회로 및 방법
JPH066835A (ja) 水平周波数測定回路
JP3279140B2 (ja) 水平同期信号保護装置
JP4032540B2 (ja) テレビジョン受像機のタイミング信号発生装置
SU1185649A1 (ru) Устройство дл автоматического фазировани кадра телекинопроекционной системы
KR970078578A (ko) 자막위치정보를 이용한 자막신호 위치 조정장치 및 방법
KR910007193Y1 (ko) 자화면의 디스플레이 스타트 포인트 가변회로
KR200208540Y1 (ko) 티브이 스케일 조정장치
KR940003367A (ko) 줌 및 패닝 특징을 갖는 수직 편향 장치
SU1075445A1 (ru) Устройство дл формировани осциллограмм телевизионных сигналов
JPH0654225A (ja) フィールド判別装置
JPH0876734A (ja) 水平同期信号周波数判別回路
KR940012296A (ko) 기록매체의 무신호영역 검출회로
KR940010679A (ko) 복합동기신호 생성방법 및 그 장치
KR950030606A (ko) 캠코더의 자동 초점 조절장치
JPH07276697A (ja) レーザビームを用いた電子写真式プリンタのビデオクロック生成回路及び水平同期信号生成回路
JPH09270935A (ja) 同期信号発生回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Re-publication after modification of scope of protection [patent]
FPAY Annual fee payment

Payment date: 20090612

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee