KR200208540Y1 - 티브이 스케일 조정장치 - Google Patents

티브이 스케일 조정장치 Download PDF

Info

Publication number
KR200208540Y1
KR200208540Y1 KR2019940013513U KR19940013513U KR200208540Y1 KR 200208540 Y1 KR200208540 Y1 KR 200208540Y1 KR 2019940013513 U KR2019940013513 U KR 2019940013513U KR 19940013513 U KR19940013513 U KR 19940013513U KR 200208540 Y1 KR200208540 Y1 KR 200208540Y1
Authority
KR
South Korea
Prior art keywords
output
signal
unit
value
scale
Prior art date
Application number
KR2019940013513U
Other languages
English (en)
Other versions
KR960000484U (ko
Inventor
이광재
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR2019940013513U priority Critical patent/KR200208540Y1/ko
Publication of KR960000484U publication Critical patent/KR960000484U/ko
Application granted granted Critical
Publication of KR200208540Y1 publication Critical patent/KR200208540Y1/ko

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

본 고안은 컴퓨터(PC)로부터의 넌 인터래이스(Non Interace)방식의 영상신호 출력을 인터래이스방식으로 전환하여 티브이로 출력할때 영상신호 출력이 티브이의 유효화면안에 알맞게 디스플레이 되도록하는 티브이 스케일(Scale) 조정장치에 관한것이다.
종래 컴퓨터의 영상신호를 티브이에 출력시키는 장치는 컴퓨터의 대표적인 영상모드인 가로세로의 화소의 수가 640*480해상모드에서 컴퓨터의 영상데이터를 티브이로 디스플레이 하는경우 티브이의 유효화면 즉, 약 400∼450라인안에 컴퓨터의 영상데이터가 모두 디스플레이 되지않아 컴퓨터의 영상데이터 약30라인이상이 티브이 화면에 디스플레이 되지않는 문제점이 있었다.
본 고안은 이러한 종래의 문제점을 해결하기 위하여 영상램에 저장되어있는 영상데이터를 티브이로 출력시 사용자가 입력한 적정한 라인 간격으로 1라인의 데이타를 빼주므로서, 컴퓨터의 영상데이터를 티브이 유효화면안에 모두 출력할수있도록 한것이다.

Description

티브이 스케일 조정장치
본 고안은 컴퓨터(PC)로부터의 넌 인터레이스(Non Intelace)방식의 영상신호 출력을 인터레이스방식으로 전환하여 티브이로 출력할때 영상신호 출력이 티브이의 유효화면안에 알맞게 디스플레이 되도록하는 티브이 스케일(Scale) 조정장치에 관한것이다.
종래 컴퓨터의 영상신호를 티브이에 출력하는 장치의 구성은 제1도에 도시된 바와같이 디스플레이 모드 데이터를 VGA콘트롤러(32)에 출력하는 중앙처리부(31)와, 상기 중앙처리부(31)에서 출력된 디스플레이 모드 데이터를 입력받아, 입력받은 모드에 맞는 타이밍(Timing)으로 영상 램(Video Memory)(34)에 저장되어 있는 영상데이터를 순차적으로 읽어들여 라인메모리부(35)로 출력하고, 또한 디스플레이 제어신호를 출력하는 VGA콘트롤러(32)와, 영상데이터를 저장하는 영상 램(34)과, 프로그램이 저장되어있는 프로그램메모리부(33)와, 상기 VGA콘트롤러(32)에서 인가된 영상데이터를 저장하는 라인메모리부(35)와, 라인메모리부(35)에 저장되어 있는 영상데이터가 티브이(39)의 주사방식에 알맞게 출력되도록 동기신호를 출력하는 동기발생부(36)와, 라인메모리부(35)에서 출력된 영상데이터를 VGA콘트롤러(32)에 의해 먼저 입력되어있는 R, G, B값으로 전환한후 디지탈신호를 아날로그신호로 변환하는 램D/A변환부(37)와, 상기 램D/A변환부(37)에서 출력신호를 엔코딩하여 복합영상신호를 티브이(39)로 출력하는 엔코더(38)와, VGA콘트롤러(32)에서 출력된 영상데이터를 R, G, B값으로 전환한후 디지탈신호를 아날로그신호로 변환하여 모니터(41)로 출력하는 램D/A변환부(40)로 구성된다.
이와같이 구성된 종래 컴퓨터의 영상신호를 티브이에 디스플레이하는 장치는 컴퓨터의 중앙처리부(31)에서 해상도, 칼러등과같은 디스플레이 모드정보를 VGA콘트롤러(32)에 인가하면, VGA콘트롤러(32)는 상기 중앙처리부(31)는 상기 중앙처리부(31)에서 추력된 디스플레이모드에 맞는 타이밍으로 영상 램(34)에 저장된 영상데이터를 읽어들여 라인메모리부(35)에 출력하고, 동기발생부(36)에 제어신호를 출력한다.
라인메모리부(35)에서는 VGA콘트롤러(32)에서 출력된 영상신호를 저장하고 램D/A변환부(37)에 출력하고 동기발생부(36)에서는 티브이(39) 주사방식에 맞게 출력하기위하여 동기신호를 출력시키면 램D/A변환부(37)에서 상기 라인메모리부(35)에서 출력한 영상데이터를 VGA콘트롤러(32)에 지정되어있는 R, G, B값으로 변환한후, 변환된 디지탈신호를 아날로그신호로 변환하고, 상기 램D/A변환부(37)에서 출력된 영상신호데이터를 엔코더(38)에서 엔토딩하여 티브이(39)에 출력하여 디스플레이하게 된다.
그러나 종래 컴퓨터의 영상신호를 티브이(39)에 출력시키는 장치는 컴퓨터의 대표적인 영상모드인 가로 세로의 화소의 수가 640*480 해상도 모드에서 컴퓨터의 영상데이터를 티브이(39)로 디스플레이 하는경우 티브이(39)의 유효화면 즉, 약 400∼450라인안에 컴퓨터의 영상데이터가 모두 디스플레이 되지않아 컴퓨터의 영상데이터 약30라인이상이 티브이(39) 화면에 디스플레이 되지않는 문제점이 있었다.
본 고안은 이러한 종래의 문제점을 해결하기 위하여 영상 램에 저장되어있는 영상데이터를 티브이로 출력시 적정한 라인당 한라인씩 데이터를 건너띄도록 하여, 컴퓨터의 영상데이터를 티브이 유효화면에 모두 출력할수있도록 한것으로 첨부된 도면에 의하여 그 구성 및 작용효과를 설명하면 다음과같다.
제1도는 종래 컴퓨터의 영상데이터를 티브이에 디스플레이하는 장치의 구성을 보인 블록도.
제2도는 본 고안 티브이 스케일조정장치의 구성을 보인 블록도.
제3도는 본 고안 스케일조정장치의 스케일조정부의 상세 구성블록도.
제4도는 라스신호와 어드레스신호의 타이밍관계를 보인 도면.
제5도는 영상 램에 저장딘 영상데이터와 이에 대응하는 티브이화면의 스캔라인의 관계를 보인 도면.
* 도면의 주요부분에 대한 부호의 설명
2 : VGA콘트롤러 3 : 스케일조정부
4 : 영상 램 5 : 라인메모리부
6 : 동기발생부 7, 10 : 램D/A변환부
8 : 엔코더 9 : 티브이
11 : 모니터
본 고안의 구성은 제2도에 도시된 바와같이 중앙처리부에서 출력된 디스플레이 모드 데이터를 입력받아, 입력받은 모드에 맞는 타이밍으로 영상 램(4)에 저장되어있는 영상데이터를 순차적으로 읽어들이고, 또한 디스플레이 제어신호를 출력하는 VGA콘트롤러(2)와, 영상데이터를 저장하고 스케일조정부(3)의 제어에의해 영상신호를 라인메모리부(5)에 출력하는 영상 램(4)과, 상기 영상메모리부에서 인가된 영상데이터를 저장하는 라인메모리부(5)와, 상기 VGA콘트롤러(2)에서 출력된 제어신호를 인가받아 키이입력부(21)에서 사용자가 입력한 제어신호에의해 티브이(9)의 스케일을 조정하는 스케일조정부(3)와, 사용자가 티브이(9) 스케일값을 조정하는 키이입력부(21)와, 메모리에 저장되어있는 영상데이터가 티브이(9)의 주사방식에 알맞게 출력되도록 동기신호를 출력하는 동기발생부(6)와, 라인메모리부(5)에서 출력된 영상데이터를 VGA콘트롤러(2)에 의해 먼저 입력되어있는 R, G, B값으로 전환한후 디지탈신호를 아날로그신호로 변환하는 램D/A변환부(7)와, 상기 램D/A변환부(7)에서 출력된 신호를 엔토딩하여 복합영상신호를 티브이(9)로 출력하는 엔코더(8)와, VGA콘트롤러(2)에서 출력된 영상데이터를 R, G, B값으로 전환한후 디지탈신호를 아날로그신호로 변환하여 모니터(11)로 출력하는 램D/A변환부(10)로 구성된다.
그리고 상기 스케일조정부(3)는 제3도에 도시된 바와 같이, VGA콘트롤러(2)에서 출력된 라스(RAS; ROW Address Strobe)신호를 클럭으로 다음 라스(RAS)신호가 입력될때까지 어드레스(ADDR)신호를 유지 및 출력하는 래치부(12)와, 래치부(12)에서 출력되는 어드레스(ADDR)신호값이 사용자가 키이입력부(21)에 입력한 값의 배수가 되는가를 검출(Detect)하여 배수가 될때마다 펄스를 카운터(15)에 출력하는 배수검출부(Detector)(13)아 래치부(12)에서 출력된 어드레스(ADDR)신호값을 검출하여 영상 램(4)의 마지막 행(ROW)을 지정하는 값과 같을경우 펄스를 발생하여 카운터(15)를 초기화시키는 전라인검출부(14)와, 배수검출부(13)에서 출력되는 펄스의 갯수를 카운트하여 가산기(16)로 출력하는 카운터(15)와, 래치부(12)에서 출려곧는 어드레스(ADDR)신호값과 카운터(15)에서 출력되는 값을 더하여 스위치부(17)와 비교기(19)로 출력하는 가산기(16)와, 가산기(16)에서 출력되는 어드레스(ADDR)신호의 타이밍과 라스(RAS)신호를 동기시키기위해 일정시간 지연시키는 지연부(18)와, VGA콘트롤러(2)에서 출력되는 출력제어신호(OE; Output Enable)의 레벨에 따라 영상 램(4)으로 출력된 라스(RAS)신호와 어드레스(ADDR)신호를 결정하는 스위치부(17)와, 가산기(16)에서 출력되는 어드레스(ADDR)신호가 영상 램(4)의 마지막 행(ROW)라인값보다 큰가를 비교하는 비교기(19)와, 비교기(19)에서 출력되는 신호와 VGA콘트롤러(2)에서 출력되는 출력제어신호(OE)와 논리곱하는 앤드게이트(20)로 구성된다.
이와같이 구성된 본 고안의 동작을 제2도 내지 제5도를 참조하여 설명하면 다음과 같다.
VGA콘트롤러(2)에서 영상 램(4)에 카스(CAS; Column Address Storbe)신호를 인가하고, 래치부(12)에 라스(RAS)신호와, 어드레스(ADDR)신호를 인가하면 래치부(12)에서는 라스(RAS)신호를 클럭으로 다음 라스(RAS)신호가 입력될때까지 어드레스(ADDR)값을 유지출력한다.
배수검출부(13)에서는 상기 래치부(12)에서 출력된 어드레스(ADDR)신호값이 사용자가 키이입력부(21)를 통하여 입력한값의 배수가 되는가를 검출하여 배수가되면 펄스를 발생하여 카운터(15)에 출력한다.
이때, 전라인디텍터(14)에서는 래치부(12)에서 출력된 어드레스(ADDR)신호값이 영상 램(4)의 마지막행(ROW)을 지정하는 라인값과 같은가를 검출하여 같을경우 펄스를 발생시켜 카운터(15)를 초기화시킨다.
이후 카운터(15)는 배수검출부(13)에서 출력되는 펄스의 갯수를 카운트하여, 카운트의 결과를 가산기(16)로 출력하면, 가산기(16)는 래치부(12)에서 출력된 어드레스(ADDR)신호값과 상기 카운터(15)에서 출력된 값을 더하여 스위치부(17)와 비교기(19)로 출력하게 되고, 또한 지여부(18)에서 VGA콘트롤러(2)에서 출력된 라스(RAS)신호를 지연시켜 제4도와같은 가산기(16)에서 출력돈 어드레스(ADDR)신호의 타이밍과 라스(RAS)신호의 타이밍을 동기 시키게되고, 스위치부(17)에서 VGA콘트롤러(2)에서 출력된 출력제어신호(OE)의 레벨에 따라 영상 램(4)으로 출력할 라스(RAS)신호와 어드레스(ADDR)신호를 결정하게 된다.
여기서, 상기와 같이 스위치부(12)의 동작을 제어하는 출력제어신호(OE)는 티브이(9)로 디스플레이하고자 키이입력부(21)를 통한 사용자의 키이입력이 있을 경우 VGA콘트롤러(2)에서 발생하게 되는 바, 상기 출력제어신호(OE)가 하이이면, 티브이(9)로 디스플레이하고자 지연부(18)에서 지연된 라스(RAS)신호와 가산기(16)에서 출력되는 어드레스(ADDR)신호가 영상 램(4)으로 출력되고, 이러한 신호를 이용하여 영상 램(4)의 저장주소가 지정되어 티브이(9)로 디스플레이 된다.
이때, 스위치부(17)에서는 출력제어신호(OE)가 없을 경우 즉, 로우일 경우에는 VGA콘트롤러(2)에서 출력되는 라스(RAS)신호와 어드레스(ADDR)신호를 그대로 바이패스시키게 된다.
한편, 비교기(19)에서는 가산기(16)에서 추력되는 어드레스(ADDR)신호가 영상 램(4)의 마지막 행(ROW)라인값보다 큰가를 비교하여 클경우에는 로우신호를 출력하여 앤드게이트(20)에서 출력제어신호(OE)와 논리곱하여 영상 램(4)으로 출력하게 하므로써, 영상 램(4)에서 라인메모리부(5)로 불필요한 데이터를 출력하지 않게 하는 것이다.
이후 라인메모리부(5)에서는 영상메모리에서 출력된 영상신호를 저장하고 램D/A변환부(7)에 출력하면 동기발생부(6)에서는 티브이(9) 주사방식에 맞게 출력하기위하여 동기신호를 출력시키고 램D/A변환부(7)에서 상기 라인메모리부(5)에서 출력한 영상데이터를 VGA콘트롤러(2)에 지정되어 있는 R, G, B값으로 변환한 후, 변환된 디지털신호를 아날로그신호로 변환하고, 상기 램D/A변환부(7)에서 출력된 영상신호데이터를 엔코딩하여 티브이(9)에 출력하여 티브이(9)에 디스플레이하게되는바, 다음의 표 1은 사용자가 키이입력부(21)를 통해 '3'을 입력하였을 경우에 따른 해당부의 출력 및 출력제어신호(OE)가 하이일 경우의 어드레스(ADDR)를 나타낸 도표이다.
[표 1]
이와 같이, 키이입력부(21)에 사용자가 '3'을 키이입력시켰을 경우, 도표에서 보는 바와 같이, 티브이(9)로 디스플레이시 어드레스(ADDR)중 3, 7, 11,... 순으로 제외되면서, 출력됨을 알 수 있다.
따라서, 컴퓨터의 해상도가 640*480이라 가정하면 제5도와같이 영상 램(4)에 저장되어있는 영상데이터(A)가 160라인(=480/3)이 빠지게 되므로, 티브이화면(B)에는 매 프레임마다 320라인(=480-160)의 영상데이터가 디스플레이 되는것이다.
이상에서 설명한 바와같이 영상 램(4)에 저장되어있는 영상데이터를 티브이(9)로 출력시 사용자가 입력한 적정한 라인 간격으로 1라인의 데이터를 빼주므로서, 컴퓨터의 영상데이터를 티브이(9)의 유효화면안에 모두 출력할수있도록 한것이다.

Claims (2)

  1. 사용자가 티브이(9) 스케일값을 조정하기 위한 키이를 포함하는 키이입력부(21)와, 중앙처리부에서 출력된 디스플레이모드 데이터를 입력받아 입력받은 모드에 맞는 타이밍으로 영상 램(4)에 저장되어있는 영상데이터를 순차적으로 읽어들이고, 또한 키이입력부(21)를 통한 사용자의 스케일값 입력여부에 따른 디스플레이 출력제어신호를 출력하는 VGA콘트롤러(2)와, 영상데이터를 저장하고 스케일조정부(3)의 제어에 의해 영상신호를 라인메모리부(5)에 출력하는 영상 램(4)과, 티브이에 디스플레이하기 위하여 상기 영상 램(4)으로 부터 인가된 영상데이터를 저장하는 라인메모리부(5)와, 상기 VGA콘트롤러(2)의 출력제어신호에 따라서 인에이블동작하여 키이입력부(21)를 통해 사용자가 입력한 스케일값에 따라 영상 램(4)의 출력 영상데이터를 결정하여 티브이(9)의 스케일을 조정하는 스케일조정부(3)를 포함하여 구성되는 것을 특징으로 하는 티브이 스케일 조정장치.
  2. 제1항에 있어서, 상기 스케일조정부(3)는 VGA콘트롤러(2)에서 출력된 라스(RAS)신호를 클럭으로 다음 라스(RAS)신호가 입력될때까지 어드레스(ADDR)신호를 유지 및 출력하는 래치부(12)와, 래치부(12)에서 출력되는 어드레스(ADDR)신호값이 사용자가 키이입력부(21)에 입력한 스케일값과 배수가 되는가를 검출(Detect)하여 배수가 될때마다 펄스를 카운터(15)에 출력하는 배수검출부(13)와, 래치부(12)에서 출력된 어드레스(ADDR)신호값을 검출하여 영상 램(4)의 마지막 행(ROW)을 지정하는 값과 같을경우 펄스를 발생하여 카운터(15)를 초기화시키는 전라인검출부(14)와, 배수검출부(13)에서 출력되는 펄스의 갯수를 카운트하여 가산기(16)로 출력하는 카운터(15)와, 래치부(12)에서 출력되는 어드레스(ADDR)신호값과 카운터(15)에서 출력되는 값을 더하여 스위치부(17)와 비교기(19)로 출력하는 가산기(16)와, 가산기(16)에서 출력되는 어드레스(ADDR)신호의 타이밍과 라스(RAS)신호를 동기시키기위해 일정시간 지연시키는 지연부(18)와, VGA콘트롤러(2)에서 출력되는 출력제어신호(OE)의 레벨에 따라 영상 램(4)으로 출력될 라스(RAS)신호와 어드레스(ADDR)신호를 결정하는 스위치부(17)와, 가산기(16)에서 출력되는 어드레스(ADDR)신호가 영상 램(4)의 마지막 행(ROW)라인값보다 큰가를 비교하는 비교기(19)와, 비교기(19)에서 출력되는 신호와 VGA콘트롤러(2)에서 출력되는 출력제어신호(OE)와 논리곱하는 앤드게이트(20)로 구성된것을 특징으로 하는 티브이 스케일 조정장치.
KR2019940013513U 1994-06-10 1994-06-10 티브이 스케일 조정장치 KR200208540Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019940013513U KR200208540Y1 (ko) 1994-06-10 1994-06-10 티브이 스케일 조정장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019940013513U KR200208540Y1 (ko) 1994-06-10 1994-06-10 티브이 스케일 조정장치

Publications (2)

Publication Number Publication Date
KR960000484U KR960000484U (ko) 1996-01-17
KR200208540Y1 true KR200208540Y1 (ko) 2001-02-01

Family

ID=60861660

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019940013513U KR200208540Y1 (ko) 1994-06-10 1994-06-10 티브이 스케일 조정장치

Country Status (1)

Country Link
KR (1) KR200208540Y1 (ko)

Also Published As

Publication number Publication date
KR960000484U (ko) 1996-01-17

Similar Documents

Publication Publication Date Title
JP2950261B2 (ja) 液晶表示装置
KR100243799B1 (ko) 비디오 신호의 기수/우수 필드 검출기
JPH0686093A (ja) 映像信号の奇数/偶数フィールド検出装置
JPH02115774A (ja) ジッタ・タイミング測定方法
KR970004804A (ko) 와이드비전의 자막데이터 위치제어회로
JPH02223869A (ja) 雑音測定装置
KR200208540Y1 (ko) 티브이 스케일 조정장치
KR970701474A (ko) 수직 위치 지터 제거 방법 및 회로(Vertical position-jitter elimination)
CN1238099A (zh) 延时校正电路
JP2988042B2 (ja) ドットクロック再生回路
US6765620B2 (en) Synchronous signal generation circuit and synchronous signal generation method
JP2000241459A (ja) 波形記録装置
JP3460815B2 (ja) 画面表示位置検出回路
KR960011167B1 (ko) 영상신호의 시간축 오차 검출장치
KR100190653B1 (ko) 프레임그래버의 수평블랭크신호 발생장치
JPH05227449A (ja) 水平同期信号生成回路
KR920009184B1 (ko) 스크램블링 시스템
JP3409844B2 (ja) クロック位相自動調整システムおよび方法
JP2889435B2 (ja) 水平同期信号検出装置
JP2975469B2 (ja) 画像評価装置およびこれを使用した画像表示装置
KR100205471B1 (ko) 프레임 메모리 오동작 검출시스템
KR19990056559A (ko) 노이즈 감소방법 및 그 장치
KR910001516B1 (ko) Pip 텔레비젼의 수직어드레스 발생회로
JPH05336446A (ja) ワイドアスペクトテレビジョンの字幕位置検出方式
JP2807044B2 (ja) イメージセンサ試験用同期信号発生器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20030930

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee