KR970055445A - 노이즈 제거 입력회로 - Google Patents

노이즈 제거 입력회로 Download PDF

Info

Publication number
KR970055445A
KR970055445A KR1019950048595A KR19950048595A KR970055445A KR 970055445 A KR970055445 A KR 970055445A KR 1019950048595 A KR1019950048595 A KR 1019950048595A KR 19950048595 A KR19950048595 A KR 19950048595A KR 970055445 A KR970055445 A KR 970055445A
Authority
KR
South Korea
Prior art keywords
input
noise
signal
semiconductor device
inverter
Prior art date
Application number
KR1019950048595A
Other languages
English (en)
Other versions
KR0166834B1 (ko
Inventor
이용구
Original Assignee
문정환
Lg 반도체 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, Lg 반도체 주식회사 filed Critical 문정환
Priority to KR1019950048595A priority Critical patent/KR0166834B1/ko
Publication of KR970055445A publication Critical patent/KR970055445A/ko
Application granted granted Critical
Publication of KR0166834B1 publication Critical patent/KR0166834B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00346Modifications for eliminating interference or parasitic voltages or currents
    • H03K19/00361Modifications for eliminating interference or parasitic voltages or currents in field effect transistor circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

본 발명은 노이즈 제거 입력회로에 관한 것으로, 특히 반도체 장치의 입력단에 입력되는 정상 입력이 아닌 잡음성 입력, 즉 펄스폭이 적은 노이즈 신호를 제거하여 반도체 장치가 정상적으로 동작하도록 한 노이즈 제거 입력회로에 관한 것이다. 종래 기술에 따른 반도체 장치의 입력회로는 정상입력뿐만아니라 펄스폭이 적은 잡음성 신호의 입력도 출력에 그대로 반도체장치에 전달되어 상기 반도체장치의 오동작을 유발시키는 문제점이 있다.
따라서 본 발명에 따른 노이즈 제거 입력회로는 상기 종래 기술에 따른 문제점을 해결하기 위하여 안출된 것으로 입력되는 입력신호의 인버터를 통해 다음단 인버터와, 타임지연기와, 배타논리합 게이트인 익스클러시브 오아게이트(EX-OR)에 입력되고, 상기 타임지연기를 통한 출력신호는 상기 익스클러시브오아의 또 다른 입력단으로 입력되며, 상기 인버터의 출력은 전달소자의 입력이 되고, 상기 익스클러시브오아의 출력은 상기 전달게이트를 제어하는 전달소자의 게이트단과 인버터에서 인버팅되어 정상적인 노이즈가 제거된 신호를 출력하도록 구성되어 반도체 장치의 입력에 입력되는 신호에 펄스폭이 적은 하이 잡음(High Noise) 또는 로우잡음(Low Noise)에 관계없이 입력회로의 출력신호는 상기 잡음성 노이즈는 제거되고 정상 상태의 신호만 출력하게 함으로써 반도체장치의 오동작을 방지할 수 있는 효과가 있다.

Description

노이즈 제거 입력회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 노이즈 제거 입력회로 구성을 나타낸 도면,
제4도는 본 발명에 따른 제3도의 각단 입/출력 타이밍도.

Claims (1)

  1. 입력되는 입력신호의 인버터를 통해 다음단 인버터와, 타임지연기와, 배탄논리합 게이트인 익스클러시브 오아게이트(EX-OR)에 입력되고, 상기 타임지연기를 통한 출력신호는 상기 익스클러시브오아의 또 다른 입력단으로 입력되며, 상기 인버터의 출력은 전달소자의 입력이 되고, 상기 익스클러시브오아의 출력은 상기 전달 게이트를 제어하는 전달소자의 게이트단과 인버터를 통해 상기 전달소자에 입력되며 상기 전달소자의 출력신호는 래치회로를 통해 인버터에서 인버팅되어 정상적인 노이즈가 제거된 신호를 출력하도록 구성함을 특징으로 하는 노이즈 제거 입력회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950048595A 1995-12-12 1995-12-12 노이즈 제거 입력회로 KR0166834B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950048595A KR0166834B1 (ko) 1995-12-12 1995-12-12 노이즈 제거 입력회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950048595A KR0166834B1 (ko) 1995-12-12 1995-12-12 노이즈 제거 입력회로

Publications (2)

Publication Number Publication Date
KR970055445A true KR970055445A (ko) 1997-07-31
KR0166834B1 KR0166834B1 (ko) 1999-03-20

Family

ID=19439186

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950048595A KR0166834B1 (ko) 1995-12-12 1995-12-12 노이즈 제거 입력회로

Country Status (1)

Country Link
KR (1) KR0166834B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100471402B1 (ko) * 1997-12-23 2005-07-07 주식회사 하이닉스반도체 노이즈에의한오동작을방지하기위한입력버퍼

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100471402B1 (ko) * 1997-12-23 2005-07-07 주식회사 하이닉스반도체 노이즈에의한오동작을방지하기위한입력버퍼

Also Published As

Publication number Publication date
KR0166834B1 (ko) 1999-03-20

Similar Documents

Publication Publication Date Title
US5184032A (en) Glitch reduction in integrated circuits, systems and methods
KR930003556A (ko) 점진적 턴-온 특성의 cmos 구동기
KR950001761A (ko) 반도체 집적회로의 데이타 출력버퍼
KR920013441A (ko) 반도체집적회로
KR950034256A (ko) 반도체 장치의 입력회로
KR850008567A (ko) 반도체 집적회로
KR960009408A (ko) 노이즈 감소 출력 버퍼
KR970055445A (ko) 노이즈 제거 입력회로
KR890015285A (ko) 반도체집적회로의 오동작방지회로
KR860009551A (ko) 반도체 집적 회로 장치
KR970701397A (ko) Ic 카드 제어 회로 및 ic 카드 제어 시스템(ic card control circuit and ic card control system)
KR950024433A (ko) 데이타 출력 회로 및 반도체 기억 장치
KR930005784Y1 (ko) 어드레스 변환 검출회로
KR100219052B1 (ko) 셋업/홀드 시간을 갖는 반도체 장치
KR950006887Y1 (ko) 펄스 모서리 검출회로
KR930005367A (ko) 잡음제거회로
KR970013725A (ko) 시간지연을 이용한 글리치(glitch)제거회로
KR960024820A (ko) 전류소모를 줄인 신호 입력버퍼
KR970002549A (ko) 마이크로 콘트롤러의 전력소비를 감소시키는 모듈별 슬립모드 제어회로
JPH0795018A (ja) パルス幅延長回路
KR970019079A (ko) 클럭버퍼(Clock Buffer)회로
KR960036334A (ko) 가변형 지연회로
KR960027338A (ko) 암 쇼트 보호장치
KR0117109Y1 (ko) 글리치 제거회로
KR930001172Y1 (ko) Cmos 논리소자 집적회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060818

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee