KR970013725A - 시간지연을 이용한 글리치(glitch)제거회로 - Google Patents

시간지연을 이용한 글리치(glitch)제거회로 Download PDF

Info

Publication number
KR970013725A
KR970013725A KR1019950023976A KR19950023976A KR970013725A KR 970013725 A KR970013725 A KR 970013725A KR 1019950023976 A KR1019950023976 A KR 1019950023976A KR 19950023976 A KR19950023976 A KR 19950023976A KR 970013725 A KR970013725 A KR 970013725A
Authority
KR
South Korea
Prior art keywords
delay
output
signal
glitch
delay means
Prior art date
Application number
KR1019950023976A
Other languages
English (en)
Inventor
김찬
강훈
Original Assignee
양승택
한국전자통신연구소
이준
한국전기통신공사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 한국전자통신연구소, 이준, 한국전기통신공사 filed Critical 양승택
Priority to KR1019950023976A priority Critical patent/KR970013725A/ko
Publication of KR970013725A publication Critical patent/KR970013725A/ko

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

본 발명은 상기한 바와 같이 클럭과 상관없이 분포하는 글리치에 대해서 원하는 극성과 폭을 가진 글리치를 간단하게 회로를 제공하는데 그 목적이 있으며, 하이 글리치를 제거하기 위한 본 발명은 신호 입력단의 신호를 지연시켜 출력하는 지연기(1)와, 신호입력단의 신호와 상기 지연기(1)의 출력을 논리곱 처리하여 출력하는 앤드(AND) 게이트(2)를 구비한다. 또한, 로우 글리치를 제거하기 위한 본 발명은 신호입력단의 신호를 지연시켜 출력하는 지연기(3)와, 신호입력단의 신호와 상기 지연기(3)의 출력을 논리합하여 출력하는 오아(OR) 게이트(2)를 구비한다.
따라서, 본 발명은 동기회로 등의 오동작을 제거하는 효과가 있다.

Description

시간지연을 이용한 글리치(glitch)제거회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음

Claims (10)

  1. 입력단의 신호를 지연시켜 출력하는 지연수단과, 상기 입력단이 신호와 상기 지연수단의 출력을 논리곱 처리하여 출력하는 논리곱 처리수단을 구비한 것을 특징으로 하는 글리치 제거회로.
  2. 제1항에 있어서, 상기 지연수단은 입력되는 신호에 대해 없애고자 하는 글리치의 최대폭 보다 길게 지연시켜 출력하도록 구성되는 것을 특징으로 하는 글리치 제거회로.
  3. 입력단의 신호를 지연시켜 출력하는 지연수단과, 상기 입력단의 신호와 상기 지연수단의 출력을 논리합하여 출력하는 논리합 처리수단을 구비하는 것을 특징으로 하는 글리치 제거회로.
  4. 제4항에 있어서, 상기 지연수단은 입력되는 신호에 대해 없애고자 하는 글리치의 최대폭 보다 길게 지연시켜 출력하도록 구성되는 것을 특징으로 하는 글리치 제거회로.
  5. 입력단의 신호를 지연시켜 출력하는 제1 지연수단과, 상기 입력단의 신호와 상기 제1 지연수단의 출력을 논리곱 처리하여 출력하는 논리곱 처리수단과, 상기 논리곱 처리수단의 출력을 지연시켜 출력하는 제2 지연수단, 및 상기 논리곱 처리수단의 출력과 상기 제2 지연수단의 출력을 논리합하여 출력하는 논리합 처리수단을 구비하는 것을 특징으로 하는 글리치 제거회로.
  6. 제5항에 있어서, 상기 제1 지연수단은 입력되는 신호에 대해 없애고자 하는 글리치의 최대폭 보다 길게 지연시켜 출력하도록 구성되는 것을 특징으로 하는 글리치 제거회로.
  7. 제6항에 있어서, 상기 제2 지연수단은 입력되는 신호에 대해서 상기 제1지연수단에서의 지연시간 보다 2배 이상 길게 지연시켜 출력하도록 구성된 것을 특징으로 하는 글리치 제거회로.
  8. 입력단의 신호를 지연시켜 출력하는 제1 지연수단과, 상기 입력단의 신호와 상기 제1 지연수단의 출력을 논리합 처리하여 출력하는 논리합 처리수단과, 상기 논리합 처리수단의 출력을 지연시켜 출력하는 제2 지연수단, 및 상기 논리합 처리수단의 출력과 상기 제2 지연수단의 출력을 논리곱하여 출력하는 논리곱 처리수단을 구비하는 것을 특징으로 하는 글리치 제거회로.
  9. 제8항에 있어서, 상기 제1 지연수단은 입력되는 신호에 대해 없애고자 하는 글리치의 최대폭 보다 길게 지연시켜 출력하도록 구성되는 것을 특징으로 하는 글리치 제거회로.
  10. 제9항에 있어서, 상기 제2 지연수단은 입력되는 신호에 대해서 상기 제1 지연수단에서의 지연시간 보다 2배이상 길게 지연시켜 출력하도록 구성된 것을 특징으로 하는 글리치 제거회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950023976A 1995-08-03 1995-08-03 시간지연을 이용한 글리치(glitch)제거회로 KR970013725A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950023976A KR970013725A (ko) 1995-08-03 1995-08-03 시간지연을 이용한 글리치(glitch)제거회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950023976A KR970013725A (ko) 1995-08-03 1995-08-03 시간지연을 이용한 글리치(glitch)제거회로

Publications (1)

Publication Number Publication Date
KR970013725A true KR970013725A (ko) 1997-03-29

Family

ID=66541939

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950023976A KR970013725A (ko) 1995-08-03 1995-08-03 시간지연을 이용한 글리치(glitch)제거회로

Country Status (1)

Country Link
KR (1) KR970013725A (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100437833B1 (ko) * 2001-12-28 2004-06-30 주식회사 하이닉스반도체 클럭신호 스위치 회로
KR100445003B1 (ko) * 2002-07-24 2004-08-21 삼성전자주식회사 글리치 제거방법 및 장치
KR100908528B1 (ko) * 2007-12-24 2009-07-20 주식회사 하이닉스반도체 잡음 제거 장치
KR101235522B1 (ko) * 2006-10-23 2013-02-20 엘지전자 주식회사 디지털 신호의 노이즈 제거 장치 및 이를 이용한 동기신호보정장치

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100437833B1 (ko) * 2001-12-28 2004-06-30 주식회사 하이닉스반도체 클럭신호 스위치 회로
KR100445003B1 (ko) * 2002-07-24 2004-08-21 삼성전자주식회사 글리치 제거방법 및 장치
KR101235522B1 (ko) * 2006-10-23 2013-02-20 엘지전자 주식회사 디지털 신호의 노이즈 제거 장치 및 이를 이용한 동기신호보정장치
KR100908528B1 (ko) * 2007-12-24 2009-07-20 주식회사 하이닉스반도체 잡음 제거 장치
US7830180B2 (en) 2007-12-24 2010-11-09 Hynix Semiconductor Inc. Noise protector

Similar Documents

Publication Publication Date Title
KR970008876A (ko) 펄스폭 변조(pulse width modulation)회로
KR970013725A (ko) 시간지연을 이용한 글리치(glitch)제거회로
KR920001830A (ko) 입력가중형 트랜스 버셜필터
KR920001829A (ko) 입력가중형 트랜스버셜필터
JPS5632824A (en) Pulse eliminating circuit
JPH06132791A (ja) ノイズ除去回路
KR950004638B1 (ko) 노이즈 펄스 제거 회로
KR970024510A (ko) 지연형 fm 복조회로
KR970055520A (ko) 신호 지연회로
KR960027271A (ko) 에프아이알(fir)구조형태를 갖는 디지탈 필터
KR970066859A (ko) 피엘씨 인터럽트 모듈의 노이즈 제거장치
KR0149582B1 (ko) 노이즈 필터 회로
KR960043518A (ko) 디지탈 회로의 글리취 제거회로
KR920013104A (ko) 3단계 파이프 라인을 사용한 마이크로 프로세서에서 데이타의 상관성 충돌방지회로
KR970008878A (ko) 클럭 스위칭 회로
KR960008595A (ko) 고속 루프 가산기
KR950006887Y1 (ko) 펄스 모서리 검출회로
JPH05191226A (ja) スパイクノイズ除去回路
KR100266643B1 (ko) 입력신호의 에지 검출회로
KR100209717B1 (ko) 반도체 메모리의 출력버퍼
KR970064050A (ko) 디지털 신호 처리기 응용회로
KR970072668A (ko) 펄스발생기
JPH01135118A (ja) 半導体集積回路
KR960036348A (ko) 노이즈 제거 회로
KR950035106A (ko) 디지탈 신호 처리 장치 및 방법과, 디서 신호 발생 장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E601 Decision to refuse application