KR950004638B1 - 노이즈 펄스 제거 회로 - Google Patents

노이즈 펄스 제거 회로 Download PDF

Info

Publication number
KR950004638B1
KR950004638B1 KR1019920026137A KR920026137A KR950004638B1 KR 950004638 B1 KR950004638 B1 KR 950004638B1 KR 1019920026137 A KR1019920026137 A KR 1019920026137A KR 920026137 A KR920026137 A KR 920026137A KR 950004638 B1 KR950004638 B1 KR 950004638B1
Authority
KR
South Korea
Prior art keywords
noise
square wave
duty
pulse
generating
Prior art date
Application number
KR1019920026137A
Other languages
English (en)
Other versions
KR940017171A (ko
Inventor
송영규
이준철
조병진
이혁재
Original Assignee
재단법인한국전자통신연구소
양승택
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 재단법인한국전자통신연구소, 양승택 filed Critical 재단법인한국전자통신연구소
Priority to KR1019920026137A priority Critical patent/KR950004638B1/ko
Publication of KR940017171A publication Critical patent/KR940017171A/ko
Application granted granted Critical
Publication of KR950004638B1 publication Critical patent/KR950004638B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/04Shaping pulses by increasing duration; by decreasing duration
    • H03K5/05Shaping pulses by increasing duration; by decreasing duration by the use of clock signals or other time reference signals

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Manipulation Of Pulses (AREA)
  • Pulse Circuits (AREA)
  • Noise Elimination (AREA)

Abstract

내용 없음.

Description

노이즈 펄스 제거 회로
제1도는 본 발명에 따른 블록 구성도
제2도는 본 발명에 따른 세부회로도,
제3도는 제2도의 각부분의 신호 파형도.
* 도면의 주요부분에 대한 부호의 설명
11 : 지연부 12 : 상승쪽 검출부
13 : 구형파 생성부 14,23 : 앤드(AND)게이트
21 : 지연소자 22 : 구형파 발생 집적회로
본 발명은 외부신호와 동기를 갖춰 작업을 지시하는 제어회로의 구성에서 외부신호에 작은 듀티의 노이즈 신호가 섞여 들어와 전체 시스템의 오동작을 발생시키는 것을 막기 위해 노이즈 신호를 제거하는 회로에 관한 것이다.
하나의 동기신호에 의해 어떤일을 처리해야만 하는 시스템에서 동기신호에 노이즈가 섞이면 시스템이 오동작을 하게 된다.
이런 경우, 동기 신호 속의 노이즈를 제거해야만 하는데, 종래에는 입력 동기 신호를 적당한 시간 만큼 지연하고 이를 인버터 게이트를 통과시킨후 원래의 입력신호와 논리곱하여 노이즈를 제거하였다.
그러나, 외부 시스템이 발생시켜 주는 동기 신호의 정상 펄스 폭과 노이즈 펄스의 폭이, 사용될 외부 시스템에 따라 조금씩 차이가 있을 경우에는, 사용 외부 시스템에 따라 하드웨어의 수정이 불가피하다.
따라서, 본 발명은 동기 신호의 정상 펄스의 폭과 노이즈 펄스의 폭이 외부 시스템에 따라 변해도, 하드웨어의 수정없이 구형파 발생부의 카운터 셋팅 값만을 변경하므로써, 노이즈를 효율적으로 제거하는 회로를 제공함에 그 목적이 있다.
상기 목적을 달성하기 위해서 본 발명은 발생 가능한 노이즈 신호의 듀티만큼의 크기를 갖는 구형파를 발생시켜 원래의 신호에서 노이즈 신호를 제거하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명에 본 발명에 따른 일실시예를 상세히 설명한다.
제1도는 본 발명에 따른 개략적인 블록 구성도이다.
제거하고자 하는 노이즈의 듀티를 알면 그 시간보다 약간 긴 시간동안 로우(2진 시스템에서 제로)를 유지하는 구형파를 발생시킬 수 있도록 듀티조정 가능한 구형파 발생부(13)의 카운터를 정한다. 이 구평파 발생부(13)는 입력되는 구형펄스 신호의 상승쪽 검출부(12)와 동기되어 동작하게 된다. 이렇게 하여 발생된 구형과 신호(32)는 이 신호(32)와 입력 구형파의 동기를 맞추기 위해 지연부(11)를 거친 신호(31)와 논리적으로 앤드(AND)하여 노이즈 펄스를 제거하게 된다.
본 발명에서 제2도에서와 같이 입력신호의 상승쪽에서 기준클럭(25)에 맞춰 듀티 조정이 가능한 구형파를 발생시키는 구형파 발생 집적회로(22)를 이용하여 노이즈를 제거하는 회로를 보여준다. 만일, 노이즈의 듀티를 알지 못할 경우에는 워하는 입력 구형 펄스의 듀티보다 약간 작은 수치를 카운터에 셋팅하면 그 시간 이하의 듀티를 갖는 모든 노이즈를 제거할 수 있다.
제3도를 통해서 제2도의 동작을 살펴보면, 노이즈가 섞인 구형파 입력(41)에서(A)부분이 노이즈 성분이 된다. 이 노이즈의 듀티 tl 시간보다 약간 큰(t2 시간) 로우(2진범에서 제로) 스테이트를 갖는 구형파가 발생 될 수도 있도록 카운터(24)를 셋팅하여 발생된 구형파가 (32)부분의 신호(43)가 된다. 이 신호는 원래 입력 신호가 지연된(42) 신호와 논리적으로 앤드(AND)하여 (A)부분의 노이즈를 제거시킬 수 있다.
상기와 같은 발명은 듀티를 가변하는 구형파 발생 회로를 이용하여 여러성질의 노이즈 신호를 제거하는데 손쉽게 할 수 있다.

Claims (5)

  1. 외부로부터 구형파 펄스에 노이즈가 신형구형파를 입력받아 소정시간의 롱우 스테이트를 갖는 구형파를 발생하는 듀티 조정이 가능한 구형파 발생수단(22,24,25) ; y상기 노이즈가 섞인 구형파를 입력받아 약간 지연시켜 출력하는 지연수단(21) ; 및 상기 구형파 발생수단(22,24,25)으로 부터의 출력과 상기 지연수단(21)으로 부터의 출력을 입력받아 노이즈가 제거된 구형파를 출력하는 논리곱 연산 수단(23)을 구비하는 것을 특징으로 하는 노이즈 펄스 제거 회로.
  2. 제1항에 있어서, 상기 구형파 발생수단(22,24,25)은, 기준 클럭을 발생하는 클럭 발생 수단(25); 구형파의 듀티를 조정하기 위한 데이터를 출력하는 카운팅 수단(24) ; 및 상기 클럭 발생 수단(25)의 기준 클럭과 상기 카운팅 수단(24)의 출력 데이터를 입력 받고, 상기 노이즈가 섞인 구형파를 입력받아 상기카운팅 수단(24)의 출력 데이터 만큼의 로우 스테이트를 갖는 구형파를 발생하는 구형파 발생 집적회로(22)를 구비하는 것을 특징으로 하는 노이즈 펄스 제거회로.
  3. 제1항에 있어서, 상기 논리곱 연산 수단(23)은, 앤드(AND) 게이트인 것을 특징으로 하는 노이즈 펄스 제거회로.
  4. 제1항에 있어서, 상기 지연 수단(21)은, 상기 구형파 발생 수단(22,23,25)과 동기되도록 구동된 것임을 특징으로 하는 노이즈 펄스 제거 회로.
  5. 제2항에 있어서, 상기 카운팅(24)은, 노이즈 듀티를 알지 못할 경우에는 원하는 입력 구형 펄스의 듀티보다 약간\ 작은 수치를 듀티를 조정하기 위한 데이터로 출력하고 노이즈의 듀티를 알 경우에는 노이즈의 듀티보다 약간 큰 수치를 듀티를 조정하기 위한 데이터로 출력하도록 구성한 것임을 특징으로 하는 노이즈 펄스 제거 회로.
KR1019920026137A 1992-12-29 1992-12-29 노이즈 펄스 제거 회로 KR950004638B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920026137A KR950004638B1 (ko) 1992-12-29 1992-12-29 노이즈 펄스 제거 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920026137A KR950004638B1 (ko) 1992-12-29 1992-12-29 노이즈 펄스 제거 회로

Publications (2)

Publication Number Publication Date
KR940017171A KR940017171A (ko) 1994-07-26
KR950004638B1 true KR950004638B1 (ko) 1995-05-03

Family

ID=19347279

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920026137A KR950004638B1 (ko) 1992-12-29 1992-12-29 노이즈 펄스 제거 회로

Country Status (1)

Country Link
KR (1) KR950004638B1 (ko)

Also Published As

Publication number Publication date
KR940017171A (ko) 1994-07-26

Similar Documents

Publication Publication Date Title
KR970704264A (ko) 집적된 테스트 및 컨트롤을 갖는 디지탈 펄스폭 변조기
KR940017438A (ko) 집적된 파정형(waveshaping)회로
KR100244466B1 (ko) 클럭 위상 비교기
KR0151261B1 (ko) 펄스폭 변조 회로
KR920022677A (ko) 주파수 체배기
KR950004638B1 (ko) 노이즈 펄스 제거 회로
US5821785A (en) Clock signal frequency multiplier
KR0136619B1 (ko) 노이즈 제거 회로
EP1618660B1 (en) Enabling method to prevent glitches in waveform
KR930013926A (ko) 복수개의 서브-회로 및 클럭신호 재생회로를 구비하는 회로장치
KR100259090B1 (ko) 노이즈 제거 및 노이즈레벨 검출회로
KR970013725A (ko) 시간지연을 이용한 글리치(glitch)제거회로
KR100392337B1 (ko) 최소 온/오프 펄스폭 생성회로
KR0147680B1 (ko) 클럭지연회로
KR930006657B1 (ko) 엣지 검출 기능을 갖는 펄스 발생회로
KR19990023303A (ko) 디지탈 신호의 처리 방법 및 회로 장치
JPH06132791A (ja) ノイズ除去回路
KR100229119B1 (ko) 동기형 메모리장치의 타이밍 제어회로
KR100471144B1 (ko) 펄스 발생 회로
JPH06303114A (ja) パルス発生回路
KR19980056142A (ko) 주파수 체배기를 이용한 신호 지연회로
KR0167250B1 (ko) 시스템 클럭신호 생성회로
JPH11144468A (ja) アドレス遷移検出回路
RU2044406C1 (ru) Селектор импульсов заданной длительности
KR930004267B1 (ko) 잡음펄스 억제회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19990430

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee