KR970050016A - 모니터의 디가우스 제어신호 발생 장치 - Google Patents
모니터의 디가우스 제어신호 발생 장치 Download PDFInfo
- Publication number
- KR970050016A KR970050016A KR1019950051071A KR19950051071A KR970050016A KR 970050016 A KR970050016 A KR 970050016A KR 1019950051071 A KR1019950051071 A KR 1019950051071A KR 19950051071 A KR19950051071 A KR 19950051071A KR 970050016 A KR970050016 A KR 970050016A
- Authority
- KR
- South Korea
- Prior art keywords
- power
- output
- signal
- control signal
- input
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/12—Picture reproducers
- H04N9/16—Picture reproducers using cathode ray tubes
- H04N9/29—Picture reproducers using cathode ray tubes using demagnetisation or compensation of external magnetic fields
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G1/00—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
- G09G1/06—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows
- G09G1/14—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/066—Adjustment of display parameters for control of contrast
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0666—Adjustment of display parameters for control of colour parameters, e.g. colour temperature
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Radar, Positioning & Navigation (AREA)
- Remote Sensing (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Video Image Reproduction Devices For Color Tv Systems (AREA)
Abstract
본 발명은 모니터에 있어서, 전원 온/오프(Power ON/OFF) 동작시 화면의 색상이 깨끗하지 못하거나 명암 차이가 심할때 깨긋하고 균일한 색상을 갖도록 하기 위해 디가우스 제어 신호를 발생하는 모니터의 디가우스 제어신호 발생 장치에 관한 것이다.
이를 위해 본 발명은 외부로부터 입력되는 클럭 신호와 전원 온 리세트(Power ON Reset) 신호를 입력으로 전원 온 여부를 판단하고 일정 시간 동안 카운트하여 전원 온 제어 신호를 출력하는 전원 온 판별부, 상기 전원 온 리세트 신호와 클럭 신호와 무신호가 다른 신호로 변화할때 입력되는 오프 모드 제어신호를 입력으로 오프 모드 여부를 판단하고 일정 시간 동안 카운트하여 오프 모드 제어 선택 신호를 출력하는 오프 모드 제어 선택 판별부, 및 상기 전원 온 판별부로부터 출력되는 전원 온 제어 신호와 오프 모드 제어 선택 판별부로부터 출력되는 오프 모드 제어 선택 신호에 따라 디가우스 제어 신호를 출력하는 디가우스 제어 신호 발생부로 구성된다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 디가우스 제어 신호 발생 장치의 블럭도,
제2도는 본 발명에 의한 디가우스 제어 신호 발생 장치의 세부 구성을 나타낸 회로도.
Claims (6)
- 외부로부터 입력되는 클럭 신호(CLK)와 전원 온 리세트(Power On Reset) 신호(RSTB)를 입력으로 전원 온 여부를 판단하고 일정 시간 동안 카운트하여 전원 온 제어 신호를 출력하는 전원 온 판별부(1), 상기 전원 온 리세트 신호(RSTB)와 클럭 신호(CLK)와 무신호가 다른 신호로 변화할때 입력되는 오프 모드 제어신호(OMC)를 입력으로 오프 모드 여부를 판단하고 일정 시간 동안 카운트하여 오프 모드 제어 선택 신호를 출력하는 오프 모드 제어 선택 판별부(2), 및 상기 전원 온 판별부(1)로부터 출력되는 전원 온 제어 신호와 오프 모드 제어 선택 판별부(2)로부터 출력되는 오프 모드 제어 선택 신호에 따라 디가우스 제어 신호를 출력하는 디가우스 제어 신호 발생부(3)를 포함하여 구성되는 것을 특징으로 하는 모니터의 디가우스 제어신호 발생 장치.
- 제1항에 있어서, 상기 전원 온 판별부(1)는 외부로부터 입력되는 클럭 신호(CLK)와 전원 온 리세트(Power On Reset) 신호(RSTB)를 입력으로 전원 온 여부를 판단하여 4.6초 내지 5.2초 동안 카운트하여 전원 온 제어 신호를 출력하는 것을 특징으로 하는 모니터의 디가우스 제어신호 발생 장치.
- 제1항에 있어서, 상기 오프 모드 제어 선택 판별부(2)는 상기 전원 온 리세트 신호(RSTB)와 클럭신호(CLK)와 무신호가 다른 신호로 변화할때 입력되는 오프 모드 제어신호(OMC)를 입력으로 오프 모드 여부를 판단하고 4.6초 내지 5.2초 동안 카운트하여 오프 모드 제어 선택 신호를 출력하는 것을 특징으로 하는 모니터의 디가우스 제어 신호 발생 장치.
- 제2항에 있어서, 상기 전원 온 판별부(1)는 상기 클럭 신호(CLK)를 일입력으로 하는 앤드 게이트(11), 상기 전원 온 리세트 신호(RSTB)에 따라 리세트되고 상기 앤드 게이트(11)의 출력을 클럭 입력으로 하여 카운팅하는 카운터(12), 상기 전원 온 리세트 신호(RSTB)에 따라 리세트되고 상기 카운터(12)의 일출력(Q4)을 반전시켜 클럭 입력으로 하는 D플립플롭(13), 및 상기 D플립플롭(13)의 출력(Q5)과 상기 카운터(12)의 타출력(Q1)을 입력으로 부정 논리곱하여 상기 앤드 게이트(11)의 타입력단과 디가우스 제어 신호 발생부(3)로 출력하는 낸드 게이트(14)를 포함하여 구성되는 것을 특징으로 하는 모니터의 디가우스 제어 신호 발생부(3)로 출력하는 낸드 게이트(14)를 포함하여 구성되는 것을 특징으로 하는 모니터의 디가우스 제어 신호 발생 장치.
- 제3항에 있어서, 상기 오프 모드 제어 선택 판별부(2)는 상기 전원 온 리세트 신호(RSTB)를 일입력으로 하는 제1앤드 케이트(21), 상기 제1앤드 게이트(21)의 출력에 따라 리세트되고 상기 오프 모드 제어신호(OMC)를 반전시켜 클럭 입력으로 하는 제1D플립플롭(23), 상기 클럭 신호(CLK)를 일입력으로 하는 제2앤드게이트(24), 상기 제1D플립플롭(23)의 출력(Q0)에 따라 리세트되고 상기 제2앤드 게이트(24)의 출력을 클럭 입력으로 하여 카운팅하는 카운터(25), 상기 제1D플립플롭(23)의 출력(Q0)에 따라 리세트되고 상기 카운터(25)의 입출력(Q14)을 반전시켜 클럭 입력으로 하는 제2D플립플롭(26), 및 상기 제2D플립플롭(26)의 출력(Q15)과 상기 카운터(25)의 타출력(Q11)을 입력으로 부정 논리곱하여 상기 제1 및 제2앤드 게이트(21, 23)의 타입력단과 디가우스 제어 신호 발생부(3)로 출력하는 낸드 게이트(27)를 포함하여 구성되는것을 특징으로 하는 모니터의 디가우스 제어 신호 발생 장치.
- 제1항에 있어서, 상기 디가우스 제어신호 발생부(3)는 상기 전원 온 판별부(1)로부터 출력되는 전원 온 제어 신호와 오프 모드 제어 선택 판별부(2)로부터 출력되는 오프 모드 제어 선택 신호를 논리합하여 디가우스 제어 신호를 출력하는 오아 게이트(31)를 포함하여 구성되는 것을 특징으로 하는 모니터의 디가우스 제어신호 발생 장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950051071A KR0173950B1 (ko) | 1995-12-16 | 1995-12-16 | 음극선관 모니터의 디가우스 제어 신호 발생 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950051071A KR0173950B1 (ko) | 1995-12-16 | 1995-12-16 | 음극선관 모니터의 디가우스 제어 신호 발생 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970050016A true KR970050016A (ko) | 1997-07-29 |
KR0173950B1 KR0173950B1 (ko) | 1999-04-01 |
Family
ID=19440825
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950051071A KR0173950B1 (ko) | 1995-12-16 | 1995-12-16 | 음극선관 모니터의 디가우스 제어 신호 발생 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0173950B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100850272B1 (ko) | 2007-01-25 | 2008-08-04 | 삼성전자주식회사 | 반도체 메모리 장치의 전압 발생회로 및 사용 전압공급방법 |
-
1995
- 1995-12-16 KR KR1019950051071A patent/KR0173950B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR0173950B1 (ko) | 1999-04-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920001518A (ko) | 반도체 집적회로 | |
KR0151261B1 (ko) | 펄스폭 변조 회로 | |
KR950015367A (ko) | 동기랜덤액세스 메모리장치 | |
KR100280481B1 (ko) | 엠씨유의테스트모드설정회로 | |
KR920018640A (ko) | Lcd 구동회로 | |
KR970050016A (ko) | 모니터의 디가우스 제어신호 발생 장치 | |
KR970701397A (ko) | Ic 카드 제어 회로 및 ic 카드 제어 시스템(ic card control circuit and ic card control system) | |
JPH0362611A (ja) | クロック発生回路 | |
KR100200345B1 (ko) | 수직 동기 신호의 극성 판별 및 정극성 신호 발생 장치 | |
JP2001111395A (ja) | 警報変化点検出回路 | |
KR19980066705A (ko) | 노이즈 차단 기능을 갖는 리셋 회로 | |
KR100429861B1 (ko) | 온 스크린 디스플레이 시스템의 정적 메모리를 위한 프리 차지 신호 발생장치 | |
KR970004648A (ko) | 클럭신호 선택 출력회로 | |
JPH03121612A (ja) | 入力パルスコントロール回路 | |
KR940003188A (ko) | 동기식 카운터회로 | |
KR970019365A (ko) | 동기신호 안정화 회로 | |
KR970071443A (ko) | 액정표시장치의 출력인에이블 신호 발생회로 | |
JPH0690144A (ja) | レジスタ | |
KR910018929A (ko) | 그래픽 시스템의 16/256 컬러 스위칭 장치 | |
KR950009490A (ko) | 다이나믹 번인 테스트 스크리닝 동작을 할 수 있는 마이크로프로그램된 마이크로컴퓨터 | |
KR960027961A (ko) | 모닝콜기능을 갖는 전화기 | |
KR960039647A (ko) | 가변 지연소자를 가진 펄스 발생기 | |
KR970050696A (ko) | 플로피 디스크 구동 시스템의 헤드 선택 회로 | |
KR19990031076A (ko) | 단일 펄스 발생 회로 | |
KR950026122A (ko) | 프로그래머블 분주기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20061030 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |