KR970031298A - 딜레이 회로 - Google Patents
딜레이 회로 Download PDFInfo
- Publication number
- KR970031298A KR970031298A KR1019950040724A KR19950040724A KR970031298A KR 970031298 A KR970031298 A KR 970031298A KR 1019950040724 A KR1019950040724 A KR 1019950040724A KR 19950040724 A KR19950040724 A KR 19950040724A KR 970031298 A KR970031298 A KR 970031298A
- Authority
- KR
- South Korea
- Prior art keywords
- delay circuit
- delay
- source
- present
- signal source
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Abstract
인가되는 전압에 의해 딜레이 특성을 변동시킬 수 있는 개선된 딜레이 회로에 관한 것이다.
본 발명에 따른 딜레이 회로는 직렬로 연결된 두 개의 인버터; 및 상기 인버터를 연결시키는 라인에 그의 게이트가 접속되고, 그의 소오스와 드레인이 공통 접속되어 소정의 신호원에 접속되는 적어도 하나의 모오스 트랜지스터를 포함함을 특징으로 한다.
본 발명에 따른 딜레이 회로는 회로의 구성이 완료된 후에도 딜레이 타임을 임의로 조정할 수 있다는 효과를 갖는다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 딜레이 회로를 보이는 회로도이다.
Claims (2)
- 딜레이 타임의 조정이 가능한 딜레이 회로에 있어서 직렬로 연결된 두 개의 인버터; 및 상기 인버터를 연결시키는 라인에 그의 게이트가 접속되고, 그의 소오스와 드레인이 공통 접속되어 소정의 신호원에 접속되는 적어도 하나의 모오스 트랜지스터를 포함하는 딜레이 회로.
- 제1항에 있어서, 상기 신호원에는 펄스 신호가 인가되는 것을 특징으로 하는 딜레이 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950040724A KR970031298A (ko) | 1995-11-10 | 1995-11-10 | 딜레이 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950040724A KR970031298A (ko) | 1995-11-10 | 1995-11-10 | 딜레이 회로 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR970031298A true KR970031298A (ko) | 1997-06-26 |
Family
ID=66587524
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950040724A KR970031298A (ko) | 1995-11-10 | 1995-11-10 | 딜레이 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR970031298A (ko) |
-
1995
- 1995-11-10 KR KR1019950040724A patent/KR970031298A/ko not_active Application Discontinuation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900002328A (ko) | 감지회로 | |
KR930003556A (ko) | 점진적 턴-온 특성의 cmos 구동기 | |
KR900013380A (ko) | 전압 제어회로 | |
KR900002558A (ko) | 출력회로 | |
KR900002457A (ko) | 출력버퍼회로 | |
KR900002552A (ko) | 출력회로 | |
KR910021019A (ko) | 지연회로 | |
KR970031298A (ko) | 딜레이 회로 | |
KR960019978A (ko) | 펄스 발생기 | |
KR970024538A (ko) | 아날로그 지연회로 | |
KR940020422A (ko) | 반도체 메모리 장치의 출력 버퍼회로 | |
KR950015749A (ko) | 반도체메모리장치의 전원 지연회로 | |
KR960036334A (ko) | 가변형 지연회로 | |
KR970019082A (ko) | 배타적 논리합 연산장치 | |
KR920001841A (ko) | 파워 온 리셋트 회로 | |
KR880012012A (ko) | 논리회로 | |
KR970055476A (ko) | 입력 버퍼 회로 | |
KR900001129A (ko) | 고전압 스위칭회로 | |
KR970013792A (ko) | 펄스 신장 회로 | |
KR890013887A (ko) | 출력 버퍼회로 | |
KR910017626A (ko) | 전계효과트랜지스터회로 | |
KR970051161A (ko) | 워드라인 구동장치 | |
KR910015115A (ko) | 고전압 제너레이터의 클램핑회로 | |
KR920011063A (ko) | 반도체 장치의 잡음신호 제거회로 | |
KR900001112A (ko) | 씨모스(cmos)출력버퍼 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Withdrawal due to no request for examination |