KR970005220B1 - 텔레비젼 편향 장치 및 동기 입력 신호에 동기된 출력 신호를 발생하는 텔레비젼 장치 - Google Patents

텔레비젼 편향 장치 및 동기 입력 신호에 동기된 출력 신호를 발생하는 텔레비젼 장치 Download PDF

Info

Publication number
KR970005220B1
KR970005220B1 KR1019890003711A KR890003711A KR970005220B1 KR 970005220 B1 KR970005220 B1 KR 970005220B1 KR 1019890003711 A KR1019890003711 A KR 1019890003711A KR 890003711 A KR890003711 A KR 890003711A KR 970005220 B1 KR970005220 B1 KR 970005220B1
Authority
KR
South Korea
Prior art keywords
signal
phase
frequency
generating
deflection
Prior art date
Application number
KR1019890003711A
Other languages
English (en)
Other versions
KR890015566A (ko
Inventor
베실 렌더로 제프리
Original Assignee
알 씨 에이 라이센싱 코포레이션
유진 엠. 휘태커
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 알 씨 에이 라이센싱 코포레이션, 유진 엠. 휘태커 filed Critical 알 씨 에이 라이센싱 코포레이션
Publication of KR890015566A publication Critical patent/KR890015566A/ko
Application granted granted Critical
Publication of KR970005220B1 publication Critical patent/KR970005220B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronizing For Television (AREA)
  • Details Of Television Scanning (AREA)

Abstract

내용 없음.

Description

텔레비젼 편향 장치 및 동기 입력 신호에 동기된 출력 신호를 발생하는 텔레비젼 장치
편향 권선에서의 편향 전류를 위상 제어하는 본 발명 실시예의 장치를 통해 위상 제어 루프 회로에 결합된 위상 동기 루프 회로를 도시한 도면.
* 도면의 주요부분에 대한 부호의 설명
20 : 위상 동기 루프 회로(PLL) 31 : 전압 제어 발진기
32 : 주파수 분할기 33 : 수평 구동기
35 : 고전압 공급원 38 : 비교기
58 : 지연 및 펄스 형성 회로망 70 : 위상 제어 루프 회로(PCL)
본 발명은 텔레비젼 장치에 있어서의 편향 동기 장치에 관한 것이다.
텔레비젼 신호 화상의 디스플레이는 화상관 관람 스크린의 표면에 전자빔을 반복 주사함으로써 실현된다. 상기 전자빔의 강도는 디스플레이될 화상이 표시되는 스크린면에 영상을 형성하는 영상 신호로 조절된다. 디스플레이 정보와 전자빔의 주사를 동기시키기 위해서는, 주시 회로 또는 편향 회로가 복합 영상 신호에서 영상 정보와 결합된 동기 신호에 동기된다. 수신시, 이 동기 신호는 전기 잡음 형태의 왜곡을 포함할 수도 있다.
전송할 때 이 동기 신호 펄스는 안정한 비율로 반복한다. 전기 잡음 때문에, 발진기를 이용하여 수평 동기 신호 펄스에 수평 편향 회로를 동기시키는 것이 일반적으로 실시되어 왔다. 발진기는 위상 동기 루프(phase-lock loop ; PLL)에 포함되어 그의 제어를 받는다. 발진기는, 예컨대 동기 신호 주파수 fH의 높은 배수배와 같은 주파수로 신호를 발생한다. PLL의 동작으로 인하여, 예컨대 하나의 동기 펄스가 잡음에 의해 불명료해질 때조차도 발진기의 비율은 실제로 변하지 않으며, 편향 회로는 규칙적인 편향 제어 펄스의 수신을 계속한다.
위에서 언급한 바와 같이, PLL의 안정성을 위해 fH보다 고주파수에서 동작하는 발진기를 사용하는 것이 바람직할 수도 있다. 이러한 발진기의 다음에는 주파수 분할기가 뒤따르며, 여기에서 높은 안정성을 갖는 수평-비율 출력 신호를 발진기 신호로부터 발생시킨다. 수평-비율 출력 신호는 PLL에 의해 수신된 동기 신호의 위상에 고정될 수도 있다.
이러한 PLL은, 예컨대 도시바 회사(Toshiba co.) 제품인 TA7777과 같이 집적 회로의 내부에 구성될 수도 있다. 이러한 IC 또는 이와 유사한 집적 회로는 대응하는 출력 단자 쌍에서 수평 주파수 fH의 제1출력 신호와, 수평 주파수 fH의 32배인 발진기 주파수의 제2출력 신호를 각기 발생시킨다. 제1출력 신호는 텔레비젼 수신기에서 수평 비율 편향 전류를 발생하는데 이용될 수도 있다.
텔레비젼 수신기의 정상 동작에서, 수평 편향 회로 출력단은, 고전압 리트레이스 펄스를 발생한다. 고전압을 정류하고 필터링함으로써 텔레비젼 수신기의 키네스코프 동작에 필요한 높은 울터(ultor) 전압을 유도하는 것이 통상적이다.
편향 권선에서의 편향 전류의 타이밍과 수평 편향 회로 출력단에 의해 발생된 리트레이스 펄스의 타이밍은, 울터 전압 발생 회로의 부하에 좌우되는 방식으로 변할 수도 있다.
예컨대, 이러한 부하는 키네스코프상에 디스플레이 되고 있는 영상의 밝기에 좌우된다. 불리하게도 수평 리트레이스 펄스의 타이밍에 있어서의 이러한 변동은 디스플레이되는 영상의 왜곡을 유발시킬 수도 있다.
동기 신호에 대한 편향 전류 타이밍에서 변동의 발생을 방지하기 위해, 2중 궤한 루프 장치가 이용될 수도 있다.
상기 장치에 있어서, 수평 발진기는 예컨대 수평 주파수보다 고주파수인 신호를 발생한다. 발진기에서 발생된 신호는 주파수 분할기에서 분할되어, 수평 주파수에서 출력 신호가 발생된다. 비교적 긴 시간 상수를 갖는 PLL은 발진기를 제어하여 출력 신호를 수평 동기 신호의 주파수 및 위상에 동기시킨다. 주파수 분할기는 PLL내에 포함될 수도 있다. 수평 편향 전류의 타이밍에서 부하에 좌우되는 변동을 보상하기 위해, 위상 제어 루프 회로(PCL; Phase-Control Loop)가 이용될 수도 있다.
PCL은 위상 검출기와, PLL의 출력에 접속된 제1입력 단자 및, 리트레이스에 응답하기 위해 편향회로 출력단에 접속된 제2입력 단자를 포함한다. 위상 검출기는 제1입력 단자와 제2입력 단자의 신호 사이의 위상차를 표시하는 신호를 발생한다. 루프 필터는 제어 신호를 만들기 위해 위상 검출기의 출력측에 접속된다. 제어 가능한 위상 시프터(shifter)는, 빔전류 부하의 변동이 발생하더라도 리트레이스 펄스를 PLL 출력 신호에 동기시키는 가변 위상에서 수평-비율 구동 펄스를 발생하는 루프 필터에 의해 발생된 제어 신호에 응답한다. PLL은 PLL의 수평 비율 출력 신호에 대응하여 선정된 일정한 위상에서 수평 주파수의 다양한 배수배의 주파수인 PCL 내부 동작 타이밍 신호들을 필요로 할 수도 있다. 이러한 타이밍 신호의 각각은 예를들면 PLL에서 발생되어 수평 주파수의 수십배, 예컨대 32배인 제2출력 신호로부터 발생될 수도 있다.
PCL은 제2출력 신호를 발생하는 제1집적 회로와는 분리된 제2집적 회로 내부에 배치될 수도 있다. 앞서 언급했듯이, 제2출력 신호는 32×fH와 같은 기본 주파수를 가진다. 32×fH의 기본 주파수를 가진 신호 성분과 함께 제2출력 신호는 제2출력 신호의 파형을 이상적인 구형파로부터 이탈시키는 불필요한 고차의 고조파(harmonics)를 포함할 수도 있다. 이러한 불필요한 고조파는 제2집적 회로의 PCL을 동기하는데 있어 방해를 유발한다.
PLL로부터의 고차 고조파가 제2집적 회로에서 PCL의 동작에 불리한 영향을 미치지 않도록 하기 위해 제1집적 회로로부터의 32×fH신호를 커플링 장치를 통해 제2집적 회로에 결합시키는 것이 바람직할 수도 있다.
예컨대, 사용자가 시청을 위해 새로운 텔레비젼 채널을 선택할 때, 제1집적 회로에서 PLL에 의해 발생된 32×fH주파수의 제2출력 신호는 수평 동기 신호의 손실의 결과로서 천이 간격동안 심각한 방해를 받을 수도 있다. 이러한 방해는 PCL에 의해 발생된 구동 신호의 일시적인 손실을 야기시켜, 편향 회로 출력단에서 일시적인 차단(shutdown)을 발생시킬 수도 있다. 이러한 현상을 제2집적 회로에서 PCL에 의해 발생된 구동 신호가 손실될 때, 텔레비젼 수신기를 동작시키는데 필요한 울터 전압 및 다른 활동 전압을 출력단이 발생시키지 않기 때문이다. 또한, 만일 구동 신호가 공칭 주파수 fH보다 상당히 낮은 주파수에서 실수로 발생되었다면, 울터 전압은 고전압 보호 회로가 완전한 차단을 발생시킬 정도의 수준으로 증가될 수도 있다. 따라서 상기 방해를 받는 동안에 제2출력 신호가 심각한 방해를 받는다면, 약 32×fH주파수의 신호를 제2집적 회로내의 PCL에 공급하는 것이 바람직하다.
본 발명의 특징에 따라서, 제2집적 회로는 양의 궤환을 갖는 재생 증폭기단을 포함한다. 정상 안정 상태 동작중에, 32×fH주파수인 제1집적 회로의 PLL의 제2출력 신호는 탱크 회로에 용량적으로 결합된다. 탱크 회로는, 제1집적 회로의 제2출력 신호에 동기된 제2집적 회로에서 재생 증폭기단의 출력 신호를 유지하기 위해 증폭기단의 입력 단자에 결합된다. 재생 증폭기단이 출력 신호는 PCL에 결합된다. 재생 증폭기단의 출력 신호 파형은 탱크 회로의 소자에 의해 결정된다. 재생 증폭기단에서 양의 궤환은, 제2출력 신호의 불필요한 고조파가 재생 증폭기단의 출력 신호 파형에 불리한 영향을 미치지 않도록 하는 히스테리시스를 제공한다.
정상 동작중에, 재생 증폭기단의 출력 신호를 PLL인 제2출력 신호에 동기시킴으로써 PLL의 제2출력 신호는 재생 증폭기단의 출력 신호의 위상을 제어한다. 또한 이것은 불필요한 고조파에 의해 야기된 제2출력 신호에서의 신호 방해가 재생 증폭기단 출력 신호의 파형에 영향을 못 미치도록 한다.
발명의 또 다른 특징에 따르면, 재생 증폭기단은 발진기로서 동작되도록 설계될 수도 있다. 제1집적 회로의 PLL의 제2출력 신호가 예컨대, 텔레비젼 수신기에서 채널 선택의 변경에 의해 심각하게 방해를 받을 때, 발진기로서 동작하는 재생 증폭기는 공칭 주파수에 근접한 주파수로 구동 신호를 간섭없이 발생시킬 수 있다. 이와 같은 방식으로, 예컨대 편향 회로 출력단내의 고전압 전력 공급의 차단이 방지된다.
본 발명의 한 양상에 따르면, 텔레비젼 편향 장치는 편향 주파수에 관련된 주파수를 가진 동기 입력 신호원과, 공진 회로 및, 상기 입력 신호에 응답하는 제1발진기를 포함하는 위상 동기 루프 회로를 포함한다. 발진기는 편향 주파수와 관련된 주파수의 제1신호를 발생한다. 제1신호는 공진 회로에 결합된다. 공진 회로는 제1신호에 동기된 제2신호를 발생하도록 조정되고, 불필요한 고차 고조파는 제2신호로부터 필터링되어 제거된다. 재생적인 궤환과 제2신호에 접속된 입력 단자를 갖는 증폭기단은 대응하는 주파수에서 제3신호를 발생한다. 제3신호에 응답하는 램프(ramp) 발생기는, 제3신호의 위상에 의해 결정된 위상에서 톱니 파형을 갖는 램프 신호를 발생한다. 제어 신호에 응답하는 편향 회로 출력단은 제어 신호의 위상에 의해 결정된 위상에서 편향 권선내의 편향 전류를 발생하고, 또한 편향 전류의 위상을 표시하는 위상 표시 신호를 발생한다. 동기 신호의 위상 표시 신호에 응답하는 위상 검출기는 위상 표시 신호와 동기 신호 사이의 위상차에 따라 위상차 표시 신호를 발생한다. 위상차 표시 신호와 램프 신호에 응답하는 위상 시프트 장치는 위상차 표시 신호에 따라 변하는 위상을 갖는 제어 신호를 발생한다.
도면은 편향 권선에서 편향 전류의 위상을 제어하는 본 발명이 실현된 장치를 통해 위상-제어-루프 회로에 접속된 위상-동기-루프 회로를 도시한다.
도면의 수평 편향 회로에서, 주기 H(NTSC에서 63.51 sec)와 대응하는 fH(NTSC에서 15.75KHz)를 갖는 수평 동기 펄스 SH는 텔레비젼 수신기의 종래의 동기 분리기(도시되지 않음)로부터 위상 검출기(30)의 입력 단자(30a)에 접속된다. 안정 상태 동작이 주파수 fH에서 발생하는 동안, 신호 OH는 커패시터 CC를 경유하여 위상 검출기(30)의 제2입력 단자(30b)에 접속된다. 위상 검출기(30)에서 발생되며 신호 SH와 신호 OH사이의 위상차를 표시하는 위상차 표시 신호 PH는, 전압 제어 발진기(31)의 주파수 제어 입력 단자(31a)에 접속된다. 발진기(31)는, 유도성-용량성이고 주파수 결정 공진 소자인 수정 XTL에 따라 주파수 32×fH인 출력 신호를 O32H를 발생한다. 신호 O32H는 신호 OH를 생성하기 위해 주파수 분할기(32)에서 주파수가 32으로 나누어진다. 검출기(30), 발진기(31) 및 주파수 분할기(32)는, 예컨대 앞서 언급된 도시바 회로 제품 IC와 같이 제1집적 회로(100)로 구성된 위상 동기 루프 회로(PLL)를 만든다. PLL(20)의 동작은 신호 CH, O32H가 신호 SH에 동기되도록 한다.
제2집적 회로(200)에 내장될 수 있는 제어부를 갖는 위상 제어 루프(PCL; 70)는, 본 발명의 한 양상을 실현한 파형 및 동기 장치(300)에 의해 발생된 주파수 32×fH인 신호 O32H´에 응답한다.
장치(300)는 차동 증폭기로서 결합된 트랜지스터(Q49,Q50)를 갖는다. 트랜지스터(Q62)는 트랜지스터(Q49,Q50)의 에미터 전극에 접속된 콜렉터 전류를 공급한다. 에미터 플로워로서 동작하는 트랜지스터(Q51)는 트랜지스터(Q50)의 베이스 전극에 결합된 에미터 전극을 갖는다. 트랜지스터(Q51)의 에미터 저류는 트랜지스터(Q63)에 의해 공급되며, 이 트랜지스터(Q63)의 콜렉터 전극은 트랜지스터(Q50)의 베이스와 트랜지스터(Q51)의 에미터 사이의 접점에 결합된다. 전압 공급원 Vcc와 트랜지스터(Q49)의 베이스 전극 사이에 다이오드로서 결합된 트랜지스터(Q48)는, 트랜지스터(Q51)의 에미터-베이스 접합의 온도 종속 변동에 대한 온도 보상을 한다. 따라서, 차동 증폭기의 임계치는 전압 Vcc와 거의 같다.
트랜지스터(Q49)의 베이스와 트랜지스터(Q48)의 에미터 사이의 접점에 결합된 트랜지스터(Q64)는 트랜지스터(Q48)의 에미터 전류를 공급한다. 각 트랜지스터(Q61,Q62,Q63)의 각각의 베이스 전극은, 도면에 도시하지는 않았지만 공지된 방식에 의해 각 트랜지스터의 콜렉터 전류가 전체 동작 온도 범위에 걸쳐 온도에 독립적이도록 만드는 장치에 의해 생성되는 온도 보상 전압 V의 제어를 받는다. 트랜지스터(Q49)의 콜렉터 전극은 트랜지스터(Q51)의 베이스 전극에 접속되어 차동 증폭기에 양의 궤환을 제공한다. 충분한 양의 궤환을 가짐으로써 증폭기가 히스테리시스를 갖는 재생 증폭기로서 동작하도록 할 수도 있다. 트랜지스터(Q51)의 베이스 전극은 IC(200)의 입력 단자인 핀(7)에 결합된다. 인덕터 L, 저항 R, 커패시터 C1을 이용하여 외부적으로 접속된 병렬 장치는 약 32×fH에 동조된 공진 탱크 회로를 만든다. 커패시터 C2는 동기시키는 공진 탱크 회로에 신호 O32H를 접속한다. 저항 R은 탱크 회로의 Q를 제어한다.
트랜지스터(Q50)의 콜렉터는, 플립-플롭(40)의 입력 단자(40a)에서 신호 O32H´를 형성하기 위해 트랜지스터(Q998,Q999)를 포함하는 제1전류 미러 장치와, 트랜지스터(Q996,Q997)를 포함하는 제2전류 미러 장치 및 게이트(990)를 경유하여 접속된다.
본 발명의 특징에 따르면, 레지스터 R값을 충분히 크게 함으로써, 양의 궤환은 약 32×fH에서 공주 발진기(free running oscillator)로서 작동되도록 설계된 장치(300)에서 연결된다. 발진기로서 작동하는 장치(300)의 정상적인 작동중에 발진기는, DC 블록킹 커패시터 C2를 통해 탱크 회로에 접속된 신호 O32H에 동기되거나 흡인된다. 동기가 될 경우, 장치(300)는 슬레이브(slave) 모드에서 발진기로서 동작하여, PLL(20)가 장치(300)의 위상 및 주파수를 제어하는 마스터가 된다. 또는 보다 작은 값의 레지스터 R을 선택함으로써, 차동 증폭기는 발진을 지속함이 없이 동작하도록 설계될 수도 있다.
신호 O32H는, 예컨대 도시된 파형에서 스파이크(111)를 형성하는 불필요한 고차의 고조파를 포함할 수도 있다. 불필요한 고조파는, 앞서 언급된 도시바 제품 IC의 핀(63)에서 신호 O32H를 얻을 때 발생하는 것과 같이, PLL(20)의 VOC(31)에서 발생될 수도 있다. 고차의 고조파 각각의 위상은 기본 주파수 32×fH인 신호 O32H의 신호 성분의 위상에 비례하여 변할 수 있다. 이러한 변화는, 예컨대 PLL(20)이 신호 SH로 고정되는 동작의 천이 모드인 동안 발생될 수도 있다. 고조파 각각의 위상 변동은 신호 O32H´에서 위상 지터(jitter)의 원인이 된다. 또한 상기 위상 변동은 신호 O32H´의 듀티 사이클(duty cycle)이 공칭치(nominal value)의 50% 정도 벗어나도록 한다. 듀티 사이클의 공칭치로부터의 이탈은 이하에서 상세하게 서술된 PCL(70)의 작동에 부정적인 영향을 미친다.
인덕터 L, 커패시터 C1 및 레지스터 R로 구성된 탱크 회로는, 핀(7)에서 IC(200)의 입력 신호로부터 기본 주파수 32×fH와 상이한 주파수의 유사 신호 성분을 잘 여파한다. 또한 트랜지스터(Q49)의 콜렉터를 포함하는 양의 궤환 경로에 의해 제공되는 히스테리시스는 트랜지스터(Q49,Q50)에서 스위칭 천이 시간의 영향으로부터 불필요한 고차의 고조파를 배제시킨다. 상기 천이 시간은 PLL(20)에서 발생한 필요한 위상 정보를 PCL(70)에 공급한다.
차동 증폭기의 히스테리시스 특성 및/또는 탱크 회로의 필터링 효과는 신호 O32H´가 50%의 듀티 사이클을 가진 구형파가 되도록 한다. 50%의 듀티 사이클은 이하에서 서술된 PCL(70)에 포함된 디지털 회로의 최적 작동에 바람직하다.
PCL(70)은 주파수 fH인 신호 DH를 발생한다. 신호 DH는 인버터(133)를 경유하여 신호(33a)를 발생하고 스위칭 트랜지스터 Q1의 베이스 전극에 결합된 수평 구동기(33)에 접속된다. 트랜지스터 Q1는, 예컨대, 종래의 수평 출력단(99)을 포함한다. 출력단(99)은, 플라이백 변압기(TO)의 권선내에서, 단자(35a)에 울터 전압 U을 발생하는 고전압 공급원(35)에서 사용되는 고전압 상태의 리트레이스 펄스를 발생한다. 고전압 U은, 도면에서 도시하지는 않았지만, 텔레비젼 수신기의 음극선관의 울터 전극에 결합된다. PCL(70)은, 이하에서 서술된 방식과 같이 권선(34)에 부하를 주는 빔 전류 부하의 변동에는 불구하고 편향 권선 LY의 편향 전류 iY가 신호 OH에 대해 일전한 위상 관계를 유지하는 방식으로 신호 OH에 동기된다.
앞서 서술된 바와 같이, 장치(300)은 발진기로서 동작하도록 설계될 수도 있다. 본 발명의 상기 실시예에 있어서, 장치(300)는 신호 O32H가 없을 때에도 신호 O32H´를 발생하는데 이것은 장치를 발진기로서 동작시키는 트랜지스터(Q49)의 콜렉터를 경유하는 양의 궤환 때문이다. 따라서, 신호 O32H가, 예컨대, 새로운 텔레비젼 채널을 수신하기 위해 텔레비젼을 동조시키는 결과에 따른 방해를 받을 경우, VCO(31)이 신호 SH에 위상 동기될 때까지 계속되는 대응하는 일시적 간격동안 동작을 계속하며 울터 전압 U를 발생한다.
IC(200)는 주파수 분할 장치(45)를 포함한다. 장치(45)는 주파수 32×fH인 신호 O32H´를 수신하는 클럭 수신 입력 단자(40a)를 갖는 플립-플롭(40)을 갖는다. 플립-플롭(40)은 신호 O32H´의 클럭 에지가 발생하는 각 시간에 상태를 토글(toggle)하거나 변경하는 출력 신호 El6H를 발생한다. 신호 E16H는 신호 O32H주파수의 절반인 16×fH이다. 플립-플롭(40)은 플립-플롭(40 내지 44)를 갖는 5-단 종속 접속 주파수 분할 장치(45)의 제1단을 형성한다. 장치(45)는 플립-플롭(40 내지 44)의 각 출력 단자에서, 주파수 16×fH, 8×fH, 4×fH, 2×fH및 fH에 대응하는 출력 신호 E16H, E8H, E4H, E2H및 EH을 발생한다. 적정 동작을 위해 장치(45)는 전술한 방식으로 발생된 50%의 듀티 사이클을 가진 O32H´를 요구한다.
수평 비율 신호 OH는, AND 게이트(52)를 경유하여 신호 E16H, E8H, E4H, E2H및 EH의 각각의 위상을 절대적으로 리세트시키는 플립-플롭(40 내지 44)의 대응하는 리세트 펄스 수신 단자 RESET에 접속되어 상기 신호들의 위상이 신호 OH의 위상에 일치되도록 한다. 상기 신호들의 위상을 리세트하는 것은, 이하에서 서술하겠지만 신호 OH의 상승 에너지가 발생할 때 플립-플롭(40 내지 44)의 각각에 갑자기 거짓(FALSE) 상태를 유발시킴으로써 수행된다. 이와 같은 방식으로 하여, 플립-플롭(40 내지 44)은 초기화된다. 플립-플롭(40 내지 44)을 초기화하는 것은, 이 플립-플롭들이 PLL(20)의 궤환 루프밖에 있기 때문에 필요하다. 플립-플롭(40 내지 44)이 초기화되지 않았다면, 플립-플롭(40 내지 44)의 출력 신호들 각각의 위상이 선정되지 않아 PCL(70)의 오동작을 초래할 것이다.
플립-플롭(51)은 신호 OH를 약 1μsec 동안 지연시켜서 지연 및 반전된 신호(51a)를 형성한다. 1μsec 지연 시간은 플립-플롭(51)을 클럭시키기 위해 신호 O32H´의 천이 에지를 사용함으로써 유발된다. 이러한 에지는 주파수 분할기(32)를 클럭시키기 위해 사용되는 천이 에지들 사이에서 발생한다. AND 게이트(52)의 입력 단자(52a)에 결합된 지연 신호(51a)는 신호 OH이 상승 에지 OHa이후 1μsec 동안 게이트(52)를 디스에이블 시킨다. 따라서 펄스(50)은 신호(51a) 및 (OH)가 동시에 대응하는 참(TRUE) 상태일 때, 전도체(49)상에서 발생된다. 약 1μsec의 동안 지속되고 수평 비율 fH이 펄스(50)는 신호 OH에 동기된다. 펄스(50)가 발생될 때, 플립-플롭(40 내지 44)의 각각은 초기화 되어, 예컨대 거짓 상태와 같은 대응하는 선정된 상태에서 그에 대응하는 출력 신호를 제공한다.
플립-플롭(40 내지 44)의 출력 신호 각각은 신호 OH또는 신호(50)의 주파수 fH로 주기적이다. 따라서, PLL(20)의 신호 OH, O32H´에 특별한 위상 혼란만 없다면, 플립-플롭(40 내지 44)의 각 대응 출력 신호는 신호 OH에 대해 대응하는 일정한 위상 관계를 유지할 것이다.
신호 E16H, E8H, E4H, E2H및 EH를 신호 OH에 동기시킴으로써 이 신호들은 신호 OH의 각 주기 H 중 선정된 순간에 에지가 발생하는 타이밍 신호를 제공하는데 사용될 수 있다. 각각의 상기 타이밍 펄스 또는 신호가 제공됨으로써 신호 O32H또는 O32H´의 주기가 결정된다. PCL(70)에서 톱니파 기준 신호를 발생하기 위해 사용되는 플립-플롭(53)의 출력 단자(53a)에서 발생된 수평 비율 신호(36)가 상기 타이밍 신호에 대한 대표적인 예이다.
신호(36)를 발생하기 위해서, 신호 E4H, E2H및 EH는 AND 게이트(54)의 해당 입력 단자에 접속되고, 상기 AND 게이트(54)는 상기 신호들이 동시에 참(TRUE) 상태에 있을 때 참 상태를 갖는 신호(54a)를 발생한다. 신호(54a)는 플립-플롭(53)의 데이터 입력 수신 단자(53c)에 접속된다. 신호 E8H는 플립-플롭(53)의 클럭 입력 수신 단자(53b)에 접속된다. 플립-플롭(53)은, 신호(36)를 만들기 위해 신호 E8H에 의해 결정되는 시간 간격동안 신호(54a)를 지연시킨다. 신호(36)는 약 8μsec동안 참 상태에 있고, 주기 H의 리세트 동안 거짓 상태에 있다. AND 게이트(54) 및 플립-플롭(53)에 의해, 신호(36)는 선정된 지연 시간, 예를들면 신호 E4H, E2H및 EH에 의해 결정되는 4μsec만큼 신호 OH에 비해 지연된다. 신호(36)는 이하에서 서술된 바와 같이 PCL(70)에 사용되는 IC(200)의 램프(ramp) 발생기(37)의 타이밍을 제어하기 위해 사용된다.
램프 발생기(37)는 전압 비교기(38)의 입력 단자(38a)에 접속된 톱니파 신호(37a)를 발생한다. 발생기(37)는 IC(200)의 외부에 있을 수 있는 커패시터 C37에 접속된 전류원 ics를 포함한다. 발생기(37)의 스위치(37b)는, 수평 비율 제어 신호(36)가 참 상태에 있는 동안 커패시터 C37를 방전시킨 후에 이 커패시터 C37양단의 톱니파 신호(37a)를 일정한 레벨로 유지하기 위해 커패시터 C37양단에 저속된다. 신호(36)가 거짓 상태에 있을때, 전류원 ics는 신호(37a)의 상승 경사 부분(37c)을 형성하기 위해 커패시터(C37)를 충전한다.
신호 OH는 플립-플롭(39)을 경유하여 제2위상 검출기(57)의 입력 단자(57a)에 접속된다. 플립-플롭(39)은 신호 E8H에 의해 클럭되어, 신호 OH에 대해 약 41μsec 지연된 지연 신호(39a)를 공급된다. 4μsec지연을 이용하는 목적은 이하에서 서술된 지연 및 펄스 형성 회로망(58)에서처럼 PCL(70)내의 다양한 지연을 보상하기 위해서이다. 플라이백 변압기(TO)의 권선(136)에서 발생한 FH는 지연 및 펄스 형성 회로망(58)을 경유하여 위상 검출기(57)의 제2입력 단자(57b)에 결합된다. 신호 FH는 편향 권선 Ly의 편향 전류 iy의 위상을 표시한다. 신호(39a)와 신호 FH사이의 위상차를 표시하는 검출기(57)의 출력 신호(59)는, 비교기(38)의 제2입력 단자(38b)에서 제어 신호(66a)를 형성하기 위해 커패시터(66)에서 샘플링되어 유지된다.
만일 소정의 주기 H중 신호(37a)의 경사 부분(37b)이 비교기(38)의 단자(38b)에서의 신호(66a)보다 커지면, 비교기(38)는 원-쇼트(one-shot) 플립-플롭(61)의 트리거 입력 단자(61a)에 접속된 출력 신호(60)의 신호 천이 에지를 발생한다.
그러면 플립-플롭(61)은, 트랜지스터(Q1)을 비도전 되도록 하기 위해 수평 구동기(33)에 접속된 일정한 시간을 갖는 펄스 DHa를 발생한다. 비교기(38)는, 신호 FH가 신호 OH에 대해 일정한 위상 관계를 가지는 방식으로 신호 OH의 위상에 대해 펄스 DHa의 위상을 변화시킨다. 따라서, 신호 FH의 위상에 변화를 유발시키는 고전압 공급원(35)의 단자(35a)에서 울터 부하의 변화는, 부궤환 방식의 펄스 DH의 지연에서 위상을 변화시키는 제어 신호(66a)의 대응하는 변화를 초래한다. 펄스 DHa의 위상 변화는, 신호 FH의 위상 변화에도 불구하고, 신호 OH에 대해 신호 FH위상 및 편향 전류 iy의 위상을 일정하게 유지할 것이다.
리트레이스 신호 FH이 위상 변화에 대한 PCL(70)내의 트랙킹 응답 시간은, 동기 입력 신호 SH의 위상 변화에 대한 PLL(20)내의 대응하는 트랙킹 응답보다도 빠르다, 이것은 전자빔 전류의 빠른 변화 때문에 발생할 수도 있는 출력단(99) 내의 신속한 스위칭 시간 변화를 수용하는데 PCL(70)이 능률적으로 이용되는 반면, 신호 SH에서 동기 펄스를 동반하는 잡음 또는 지터를 배제시키는데 PLL(20)이 능률적으로 이용되기 때문이다.
예컨대, 시청을 위해 새로운 텔레비젼 채널이 선택된 직후에 일어나는 록-인(look-in) 간격동안, 기본 주파수에서의 신호 O32H의 신호 성분의 위상은 신호 SH의 위상에 비례하여 변할 수도 있다. 동시에, 신호 O32H의 고조파 성분의 위상도 기본 주파수의 위상에 비례하여 변할 수 있다. 이것은 록-인 간격 동안 신호 O32H의 파형의 변화를 초래한다. 장치(300)가 작동하지 않는다면, 신호 O32H의 파형 변화는 신호 O32H의 듀티 사이클을 공칭치로부터 50%정도 벗어나도록 한다. 듀티 사이클내의 이러한 이탈은, 플립-플롭(51)을 포함하는 분할기(45) 및 초기화 회로가 오류 상태를 취하여 PCL(70)내에서 불필요한 천이 상태를 초래하기 때문에 바람직하지 않다. PCL(70)내의 이러한 불피요한 천이 상태는 예컨대, 도면에 도시하지는 않았지만 고전압 보호 회로를 트리거시킨다. 상기의 불필요한 천이 상태를 방지하기 위해, 장치(300)은 50% 듀티 사이클 상태로 신호 O32H'를 유지시키며, 신호 O32H'의 위상을 기본 주파수 32×fH인 신호 O32H의 신호 O32H의 신호 성분에 대해 동일하게 유지시킨다.

Claims (15)

  1. 편향 주파수와 관련된 주파수의 동기 입력 신호원을 갖는 텔레비젼 편향 장치에 있어서, 공진 회로(L,C1) ; 상기 공진 회로(L,C1)에 결합되며, 상기 입력 신호(SH)에 응답하여 상기 편향 주파수와 관련된 주파수에서 제1신호(O32H)를 발생하는 제1발진기를 포함하는 위상 동기 루프 회로(20)를 포함하며; 상기 공진 회로(L,C1)는 상기 제1신호(O32H)와 동기된 제2신호(O32H´)를 발생하여 상기 제2신호(O32H´)로부터 불필요한 고차의 고조파 성분을 필터링시키고; 대응하는 주파수에서 제3신호(36)를 발생하기 위해 재생 궤환과, 상기 제2신호(O32H´)에 접속된 입력 단자(Q51의 베이스)를 갖는 증폭기(Q49,Q50,Q51)와, 상기 제3신호에 응답하여 상기 제3신호(36)의 위상에 의해 결정된 위상에서 톱니파 파형을 갖는 램프 신호(37a)를 발생하는 램프 발생기(37)와 ; 제어 신호(33a)에 응답하여 상기 제어 신호(33a)에 의해 결정된 위상에서 편향 권선(LY)내의 편향 전류(iY)를 발생하고 상기 편향 전류(iY)의 상기 위상을 표시하는 위상 표시 신호(FH)를 발생하는 편향 회로 출력단(99)과 ; 상기 동기 신호(SH) 및 상기 위상 표시 신호(FH)에 응답하여 상기 위상 표시 신호(FH)와 상기 동기 신호(SH) 사이의 위상차에 따라 위상차 표시 신호(59)를 발생하는 위상 검출기(57) 및 ; 상기 위상차 표시 신호(59) 및 상기 램프 신호(37a)에 응답하여 상기 위상차 표시 신호(59)에 따라 변하는 위상을 갖는 상기 제어 신호(33a)를 발생하는 위상 시프트 수단(38)을 구비하는 것을 특징으로 하는 텔레비젼 편향 장치.
  2. 제1항에 있어서, 상기 제1신호(O32H)를 상기 공진 회로(L,C1)에 용량적으로 접속하는 커패시턴스(C2)를 구비하는 것을 특징으로 하는 텔레비젼 편향 장치.
  3. 제1항에 있어서, 상기 공진 회로(L,C1)와 상기 재생 증폭기단(Q49,Q50,Q51)이 제2발진기를 형성하여 상기 공진 회로(L,C1)가 상기 제2발진기의 공주 주파수를 결정하는 것을 특징으로 하는 텔레비젼 편향 장치.
  4. 제3항에 있어서, 천이 간격중 상기 제1신호(O32H)가 현저하게 방해를 받을 때, 상기 제3신호(36)의 주파수는 상기 제1신호(O32H)의 주파수 대신에 상기 제2발진기의 공주 주파수에 의해 결정되는 것을 특징으로 하는 텔레비젼 편향 장치.
  5. 제1항에 있어서, 상기 제1신호(O32H)는 제1집적 회로(IC; 100)에서 발생되고, 상기 재생 증폭기단(Q49,Q50,Q51)은 제2집적 회로(IC ; 200)에 포함되며, 이 때 상기 증폭기단은 상기 제1신호(O32H)에 포함된 불필요한 고조파 신호를 제거하여 상기 제2신호(O32H´)의 파형에 영향을 미치지 않도록 하는 것을 특징으로 하는 텔레비젼 편향 장치.
  6. 제1항에 있어서, 상기 증폭기단은 차동 증폭기 장치로서 접속된 트랜지스터의 쌍(Q49,Q50)을 가지며, 둘중 하나의트랜지스터(Q50)의 콜렉터는 나머지 트랜지스터(Q49)의 베이스에 접속되는 것을 특징으로 하는 텔레비젼 편향 장치.
  7. 제1항에 있어서, 상기 증폭기단은 50% 듀티 사이클로 상기 제3신호(36)를 발생하는 것을 특징으로 하는 텔레비젼 편향 장치.
  8. 제1항에 있어서, 상기 제3신호에 응답하여, 상기 램프 신호(37a)의 상기 위상을 제어하기 위해 상기 램프 발생기(37)에 접속되는 대응하는 타이밍 신호를 발생하는 주파수 분하기 장치(45)를 구비하는 것을 특징으로 하는 텔레비젼 편향 장치.
  9. 제1항에 있어서, 상기 위상 동기 루프 회로(20)가 상기 제3신호(36)의 주파수보다 작은 주파수에서 제4신호(OH)를 발생하는 제1주파수 분할기(32)를 포함하고, 이 때 상기 제4신호(OH)는 상기 위상차 표시 신호(59)를 발생하는 상기 위상 검출기(57)에 접속된 것을 특징으로 하는 텔레비젼 편향 장치.
  10. 동기 입력 신호원과 ; 공진 주파수 결정 소자를 구비하고, 제어 신호에 응답하여 상기 제어 신호가 변할 때 따라서 변하는 고조파 신호 성분을 포함함과 동시에 상기 입력 신호의 주파수보다 높은 기본 주파수를 갖는 제1신호를 발생하는 제어가능한 발진기와 ; 상기 입력 신호와 상기 제1신호에 응답하여, 상기 두 신호 사이의 위상차에 따라 상기 제어 신호를 발생하는 수단을 구비하며 ; 상기 발진기와 상기 제어 신호 발생 수단은 위상 동기 루프 회로를 구성하는 동기 입력 신호에 동기된 출력 신호를 발생하는 텔레비젼 장치에 있어서, 상기 제1신호(O32H)에 접속되고, 상기 제1신호(O32H)의 기본 주파수에서 고조파 신호 성분을 상당히 감소시킨 필터링된 제2신호(O32H´)를 발생시키기 위해 상기 고조파 신호 성분(111)을 필터링하는 동조된 필터링 회로(L,C1)와 ; 상기 필터링된 제2신호(O32H´)에 응답하여 상기 출력 신호(DH)를 발생하는 수단(45) 및 ; 상기 출력 신호 발생 수단(45)에 접속되고, 상기 제2신호(O32H´)와 출력 신호(36)에 응답하여 상기 출력 신호(DH)를 상기 제2신호(O32H´)에 동기시키는 위상 제어 루프 회로(70)를 구비하는 것을 특징으로 하는 동기 입력 신호에 동기된 출력 신호를 발생하는 텔레비젼 장치.
  11. 제10항에 있어서, 상기 동조된 필터는 병렬 접속된 커패시턴스(C1)와 인덕턴스(L)를 구비하는 것을 특징으로 하는 동기 입력 신호에 동기된 출력 신호를 발생하는 텔레비젼 장치.
  12. 제10항에 있어서, 상기 동조된 필터링 회로는 상기 커패시턴스(C2)를 경유하여 상기 발진기(31)에 용량적으로 접속되는 것을 특징으로 하는 동기 입력 신호에 동기된 출력 신호를 발생하는 텔레비젼 장치.
  13. 제10항에 있어서, 상기 위상 제어 루프 회로(70)는 상기 필터링된 제2신호(O32H´)에 응답하여 제2신호(O32H´)의 주파수보다 작은 주파수에서 제3신호(36)를 발생하는 주파수 분할기(45)와, 상기 제3신호(36)를 발생하는 주파수 분할기(45)와, 상기 제3신호(36)에 응답하여 상기 출력 신호(DH)를 발생하기 위해 상기 제3신호(36)를 위상 이동시키는 위상 시프트 수단'(38)을 구비하는 것을 특징으로 하는 동기 입력 신호에 동기된 출력 신호를 발생하는 텔레비젼 장치.
  14. 제10항에 있어서, 상기 동조된 필터링 회로(L,C1)에 접속된 입력 단자(Q51의 베이스)와, 상기 증폭기단의 상기 출력 단자에서 제3신호를 발생하는 출력 단자(Q50이 콜렉터)를 갖는 재생 증폭기단(Q49,Q50,Q51)을 구비하는 것을 특징으로 하는 동기 입력 신호에 동기된 출력 신호를 발생하는 텔레비젼 장치.
  15. 편향 주파수와 관련된 주파수의 동기 입력 신호원을 갖는 텔레비젼 편향 장치에 있어서, 공진 회로(L,C1)와 ; 상기 입력 신호(SH)에 응답하여, 상기 공진 회로에 접속된 상기 편향 주파수와 관련된 주파수에서 제1신호(O32H)를 발생하는 제1발진기(31)를 포함하는 위상 동기 루프 회로(20)를 구비하며 ; 상기 공진 회로는 상기 제1신호(O32H)에 동기된 제2신호(O32H´)를 발생하여 상기 제2신호(O32H´)로부터 불필요한 고차의 고조파 성분을 필터링시키고 ; 대응하는 주파수에서 제3신호(36)를 발생하기 위해 재생 궤환과, 상기 제2신호(O32H´)에 접속된 입력 단자(Q51의 베이스)를 갖는 증폭기단(Q49,Q50,Q51)과, 상기 제3신호(36)에 응답하여, 상기 제3신호(36)의 위상에 의해 결정되는 위상에서 톱니파 파형을 갖는 램프 신호(37a)를 발생하는 램프 발생기(37)와 ; 편향 권선(LY)과 ; 제어 신호(33a)에 응답하여, 상기 제어 신호(33a)의 위상에 의해 결정단 위상에서 상기 편향 권선(LY)내에 편향 전류(iY)를 발생하고, 상기 편향 전류(iY)의 상기 위상을 표시하는 위상 표시 신호(FH)를 발생하는 편향 회로 출력단(99)과 ; 상기 동기 신호(SH) 및 상기 위상 표시 신호(FH)에 응답하여, 상기 위상 표시 신호(FH)와 상기 동기 신호(SH) 사이의 위상차에 따라 위상차 표시 신호(59)를 발생하는 위상 검출기(57) 및 ; 상기 위상차 표시 신호(59) 및 상기 램프 신호(37a)에 응답하여, 상기 위상차 표시 신호(59)에 따라 변하는 상기 위상을 갖는 상기 제어 신호(32a)를 발생하는 위상시프트 수단(38)을 구비하는 것을 특징으로 하는 텔레비젼 편향 장치.
KR1019890003711A 1988-03-29 1989-03-24 텔레비젼 편향 장치 및 동기 입력 신호에 동기된 출력 신호를 발생하는 텔레비젼 장치 KR970005220B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US07/174,928 US4855828A (en) 1988-03-29 1988-03-29 Television synchronizing arrangement
US174,928 1988-03-29
US174928 1993-12-29

Publications (2)

Publication Number Publication Date
KR890015566A KR890015566A (ko) 1989-10-30
KR970005220B1 true KR970005220B1 (ko) 1997-04-14

Family

ID=22638107

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890003711A KR970005220B1 (ko) 1988-03-29 1989-03-24 텔레비젼 편향 장치 및 동기 입력 신호에 동기된 출력 신호를 발생하는 텔레비젼 장치

Country Status (8)

Country Link
US (1) US4855828A (ko)
JP (1) JP2944676B2 (ko)
KR (1) KR970005220B1 (ko)
CA (2) CA1309169C (ko)
DE (1) DE3909086C2 (ko)
FR (1) FR2629657B1 (ko)
GB (1) GB2217126B (ko)
HK (1) HK87897A (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04150382A (ja) * 1990-10-11 1992-05-22 Nec Ic Microcomput Syst Ltd 自動周波数制御回路
DE4137656B4 (de) * 1991-11-15 2004-07-22 Deutsche Thomson-Brandt Gmbh Zeilenablenkschaltung für einen Fernsehempfänger
KR100320461B1 (ko) * 1999-08-13 2002-01-12 구자홍 모니터의 동기신호 처리장치 및 방법
US6470049B1 (en) * 2000-05-31 2002-10-22 Next Level Communications, Inc. Method for dealing with missing or untimely synchronization signals in digital communications systems

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3575666A (en) * 1969-07-07 1971-04-20 Gen Telephone & Elect Television synchronizing system using a phase controlled gyrator filter
US3891800A (en) * 1971-03-16 1975-06-24 Philips Corp Line time base in a television receiver
GB2050730B (en) * 1979-05-09 1983-06-15 Rca Corp Television horizontal oscillator synchronizing phase detector
US4292654A (en) * 1979-12-20 1981-09-29 Rca Corporation Deflection system and switched-mode power supply using a common ramp generator
US4266245A (en) * 1980-01-29 1981-05-05 Rca Corporation Differential amplifier current repeater
US4317133A (en) * 1980-09-29 1982-02-23 Rca Corporation Two-loop horizontal AFPC system
US4396948A (en) * 1981-02-11 1983-08-02 Rca Corporation Dual mode horizontal deflection circuit
US4660080A (en) * 1985-12-24 1987-04-21 Rca Corporation Synchronization circuit responsive to time-multiplexed signals
US4769705A (en) * 1987-06-30 1988-09-06 Rca Licensing Corporation Deflection synchronizing apparatus

Also Published As

Publication number Publication date
CA1309169C (en) 1992-10-20
JP2944676B2 (ja) 1999-09-06
DE3909086A1 (de) 1989-10-12
GB8906806D0 (en) 1989-05-10
CA1317670C (en) 1993-05-11
KR890015566A (ko) 1989-10-30
JPH0211066A (ja) 1990-01-16
FR2629657A1 (fr) 1989-10-06
GB2217126A (en) 1989-10-18
DE3909086C2 (de) 2003-10-23
FR2629657B1 (fr) 1994-03-04
US4855828A (en) 1989-08-08
HK87897A (en) 1997-06-27
GB2217126B (en) 1992-07-29

Similar Documents

Publication Publication Date Title
JP2982810B2 (ja) 信号発生回路
JP2511917B2 (ja) 映像表示装置
KR970005220B1 (ko) 텔레비젼 편향 장치 및 동기 입력 신호에 동기된 출력 신호를 발생하는 텔레비젼 장치
JP2010233248A (ja) 水平周波数信号発生器、同期回路、およびビデオ表示装置
GB2034137A (en) Dual phase-control loop horizontal deflection synchronizing circuit
KR100673912B1 (ko) 수평 주파수 발생 장치
FI104775B (fi) Tahdistettu vaakapyyhkäisy vaakataajuuden monikerroilla
TW425815B (en) Control of horizontal frequency selection
KR970005221B1 (ko) 텔레비젼 고장보호장치
JP2794693B2 (ja) 水平偏向回路
KR830000983B1 (ko) 이중 위상-제어루프 수평 편향 동기회로
RU2215372C2 (ru) Система горизонтального отклонения
KR940004390Y1 (ko) 프로젝션 텔레비젼 화상의 수평위치 조정회로
KR820000207B1 (ko) 시간 교정 수평 편향 회로
JP3257439B2 (ja) 水平位置調整回路
JPH08331407A (ja) 映像ブランキング回路
KR20010020399A (ko) 전하 제어형 래스터 보정 회로
KR19990001545A (ko) 영상처리 시스템에서의 동기신호 발생장치
JPS6055769A (ja) テレビジョン受像機の水平afc装置
MXPA99007294A (en) Horizon frequency generation
KR19990088244A (ko) 수평동기회로및화면표시장치
JPH01228222A (ja) 同期回路
MXPA99007296A (en) Inspected phase cycle with answer select
JPH05304615A (ja) 高圧発生回路

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060315

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee