JP2982810B2 - 信号発生回路 - Google Patents

信号発生回路

Info

Publication number
JP2982810B2
JP2982810B2 JP63162375A JP16237588A JP2982810B2 JP 2982810 B2 JP2982810 B2 JP 2982810B2 JP 63162375 A JP63162375 A JP 63162375A JP 16237588 A JP16237588 A JP 16237588A JP 2982810 B2 JP2982810 B2 JP 2982810B2
Authority
JP
Japan
Prior art keywords
signal
frequency
phase
deflection
generating
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP63162375A
Other languages
English (en)
Other versions
JPS6425674A (en
Inventor
バジル レンダーロ ジエフリー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
RCA Licensing Corp
Original Assignee
RCA Licensing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=22080323&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JP2982810(B2) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by RCA Licensing Corp filed Critical RCA Licensing Corp
Publication of JPS6425674A publication Critical patent/JPS6425674A/ja
Application granted granted Critical
Publication of JP2982810B2 publication Critical patent/JP2982810B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising
    • H04N5/126Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising whereby the synchronisation signal indirectly commands a frequency generator
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/081Details of the phase-locked loop provided with an additional controlled phase shifter
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/22Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop
    • H03L7/23Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop with pulse counters or frequency dividers

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Details Of Television Scanning (AREA)

Description

【発明の詳細な説明】 〔発明の分野〕 この発明はテレビジヨン装置用の偏向同期装置に関す
るものである。
〔発明の背景〕
テレビジヨン信号は映像管の観察スクリーンの表面を
電子ビームで繰り返し走査することによつて表示され
る。ビーム強度が表示されるべき映像を表わす映像をス
クリーン上に形成するためにビデオ信号によつて変調さ
れる。ビームの走査を表示情報に同期させるために、走
査回路、即ち、偏向回路は合成ビデオ信号中で画像情報
と組合わされている同期信号に同期化される。この同期
信号は、受信された時には、電気的ノイズの形で歪みを
含んでいる可能性がある。
送信の際は、同期信号パルスは安定した周波数(率)
で繰り返し発生する。ノイズがあるために、水平偏向回
路の水平同期信号パルスに対する同期は、発振器を用い
て行われる。この発振器は位相ロツクループ(PLL)中
に設けられ、これによつて制御される。発振器は、例え
ば、同期信号周波数fHの大きな倍数に等しい周波数の信
号を発生する。PLL動作のために、例えば、1つの同期
パルスがノイズによつて不鮮明になつても、発振器の周
波数は実質的に変化せず、偏向回路は正規の偏向制御パ
ルスを受信し続ける。
PLLを安定化させるために、fHよりも高い周波数で動
作する発振器を用い、この発振器の後に、発振器からの
信号から高安定性の水平周波数の出力信号を生成する分
周装置を使用することが望ましい場合がある。水平周波
数の出力信号はPLLによつて、入来する同期信号の平均
位相にロツクされる。
このようなPLLは、例えば、(株)東芝製の集積回路
(IC)TA7777(以下、東芝ICと呼ぶ)中に設けられてい
る。この東芝ICあるいは他の同様の集積回路は、対応す
る一対の出力端子に、水平周波数fHの第1の出力信号と
水平周波数fHの32倍の第2の出力信号を生成する。第1
の出力信号は水平周波数の偏向電流を発生させるために
テレビジヨン受像機で使用することができる。
テレビジヨン受像機の通常動作においては、水平偏向
回路出力段が高電圧のリトレースパルスを生成する。受
像機の映像管の動作に必要な高いアルタ電圧はこの高電
圧パルスを整流濾波して取出すのが普通である。
偏向巻線中の偏向電流と水平偏向回路出力段により生
成されるリトレースパルスのタイミングはアルタ電圧発
生回路への負荷状態に左右されるような形で変動する可
能性がある。例えば、この負荷は映像管上に表示されて
いる画像の明るさに左右される。この水平リトレースパ
ルスのタイミングの変動は表示画像を歪ませてしまう可
能性がある。
同期信号に対する偏向電流の遅延に変動が生じないよ
うにするために、二重帰還ループ構成を採用することが
ある。この構成では、水平発振器が、例えば、水平周波
数よりも高い周波数の信号を発生する。この発振器によ
つて生成された信号は分周器によつて分周されて、ほぼ
水平周波数を有する出力信号が得られる。比較的長い時
定数を持つたPLLが水平同期信号に対する出力信号の周
波数及び位相同期関係が維持されるように発振器を制御
する。分周器は、例えば、PLL中に含ませることができ
る。水平偏向回路出力段の遅延の負荷に応じた変動を補
償するために、位相制御ループ回路(PCL)を用いるこ
とが出来る。PCLは位相検出器を含んでおり、この位相
検出器の第1の入力端子はPLLの出力に、また、その第
2の入力端子はリトレースパルスに応答するように偏向
回路の出力段に結合されている。位相検出器は第1と第
2の入力端子の信号から位相差を表わす信号を生成す
る。位相検出器の出力にはループフイルタが結合されて
いて、制御信号を形成する。このループフイルタが生成
する制御信号に応答する可制御移相器(フエーズシフ
タ)が可変の遅延を有する水平周波数の駆動パルスを発
生し、これによつて、リトレースパルスは、ビーム電流
負荷の変動が生じた場合でも、PLLの出力信号と同期す
ることができる。
幾つかの構成においては、PCLはそれ自体の内部の動
作のために、PLLの水平周波数出力信号に対してそれぞ
れ対応する所定の一定位相を持つた、水平周波数の複数
の倍数周波数のタイミング信号を必要とする。このタイ
ミング信号の各々を、例えば、PLLで生成された水平周
波数の大きな倍数の周波数の信号から取出すことが望ま
しい。
〔発明の概要〕
本発明のテレビジョン装置における信号発生回路は、
相異なる波形を有し互いに同期した複数の信号を発生す
るものであり;その信号発生回路は;偏向周波数の同期
入力信号(SH)の信号源と;この同期入力信号に応答し
て、この同期入力信号と同期したかつこの同期入力信号
の周波数の倍数の周波数(32fH)を有する第1の信号
(O32H)を、第1の端子に発生する手段(31)と;第1
の信号に応答して、偏向周波数の第2の信号(OH)を第
2の端子に発生する第1の分周手段(32)と;第1の信
号に応答して、第2の信号と同期したかつ第2の信号の
波形とは異なる波形を有する偏向周波数の第3の信号
(36)を発生する第2の分周手段(45)と;第2の分周
手段(45)を初期化する初期化手段(51、52)と;を具
えている。その初期化手段は、第2の信号(OH)に応答
して、第2の分周手段(45)に結合され第3の信号(3
6)の位相を第2の信号(OH)の位相に対応するように
調整する位相初期化信号(50)を生成する。
この発明の一態様によれば、テレビジヨン装置は偏向
周波数に関係した周波数の同期入力信号の信号源を備え
ている。この入力信号に同期した第1の信号が入力信号
の周波数に関係した周波数で第1の端子に生成される。
この第1の信号に応答する第1の分周手段が偏向周波数
に関係し第1の周波数よりも低い第2の周波数の第2の
信号を第2の端子に発生する。また、第1の信号に応答
する第2の分周手段が第1の周波数より低い周波数で第
2の信号と同相の第3の信号を発生する。この第2の分
周手段に結合される位相初期化信号が生成される。この
位相初期化信号は、第3の信号の位相を第2の信号の位
相に対応するように変化させて、第2の分周手段を初期
化する。第2と第3の信号は利用回路に結合される。利
用回路はその適正動作のために、第3の信号の位相が第
2の信号の位相に対応することを必要とする形式の回路
である。
〔実施例の説明〕
周期H(NTSC方式では63.5μ秒)とそれに対応する周
波数fHを有する水平同期パルスSHが、例えば、テレビジ
ヨン受像機の通常の同期分離器(図示せず)から位相検
出器(位相検波器)30の入力端子30aに結合される。定
常動作状態では周波数fHを有する信号OHがキヤパシタCC
を通して位相検出器30の第2の入力端子30bに供給され
ている。信号SHとOHの間の位相差を表わす位相差表示信
号PHが位相検出器30によつて生成され、電圧制御発振器
(VCO)31の周波数制御入力端子31aに供給される。発振
器31は周波数が32xfHの出力信号O32Hを発生する。信号O
32Hは分周器32で32分の1に分周されて信号OHが生成さ
れる。検出器30、発振器31及び分周器32は、例えば前記
東芝ICのような第1の集積回路IC100に含まれるような
位相ロツクループ回路(PLL)20を形成する。PLL20の動
作により信号OHとO32Hは信号SHと同期する。
例えば第2の集積回路IC200内に設けられるような制
御部を有する位相制御ループ(PCL)70が周波数fHの信
号DHを生成する。信号DHはインバータ133を介して、ス
イツチングトランジスタQ1のベース電極に結合される信
号33aを発生する水平駆動回路33に供給される。トラン
ジスタQ1は、例えば、通常の水平出力段99に含まれてい
る。出力段99はフライバツク変成器T0の巻線34に高電圧
のリトレースパルスを発生し、この高電圧リトレースパ
ルスは高電圧電源35の端子35aにアルタ電圧Uを生成す
るために用いられる。電圧Uは陰極線管(図示せず)の
アルタ電極に供給される。PCL70は、後述するような態
様で巻線34に負荷を与えるビーム電流負荷に変動があつ
ても偏向巻線LY中の偏向電流iYが信号OHに対して一定の
位相関係を維持するように、信号OHに同期させられる。
IC200はこの発明の一態様を実施した分周構成45を含
む。分周構成45は32fHの周波数の信号O32Hを受けるクロ
ツク受取り端子40aを有するフリツプフロツプ40を含ん
でいる。フリツプフロツプ40は、信号O32Hのクロツク端
縁が現われるごとにトグルする、即ち、状態を変える出
力信号E16Hを発生する。信号E16Hは信号O32Hの周波数の
2分の1である16xfH(16fH)の周波数を持つ。フリツ
プフロツプ40は、フリツプフロツプ40〜44を含む5段カ
スケード接続分周構成45の第1段を構成する。分周構成
45の分周段のいずれのものも分周器32のどの段とも共通
していない点が重要である。分周構成45はフリツプフロ
ツプ40〜44のそれぞれの対応出力端子に周波数がそれぞ
れ、16fH、8fH、4fH、2fH及びfHの対応する出力信号E
16H、E8H、E4H、E2H及びEHを発生する。
この発明の一態様を実施するにあたつて、水平周波数
の信号OHがANDゲート52を通してフリツプフロツプ40〜4
4の各々のリセツトパルス受取り端子RESETに加えられ
て、信号E16H、E8H、E4H、E2H及びEHの位相が信号OH
位相に対応するように、これらの信号の位相を急速にリ
セツトする。これらの信号の位相のリセツトはフリツプ
フロツプ40〜44の各々に、後述するように、信号OHの前
縁OHaが現われた時に急速に「偽(FALSE)」状態をとら
せることにより行われる。このようにして、フリツプフ
ロツプ40〜44が初期化される。フリツプフロツプ40〜44
の初期化は、これらのフリツプフロツプがPLL20の帰還
ループの外にあるために必要となる。フリツプフロツプ
40〜44を初期化しない場合には、フリツプフロツプ40〜
44の出力信号の各々の位相は予め決めることができな
い。フリツプフロツプ40〜44の出力信号の位相が予め定
められなければ、PCL70の動作も不適正なものとなつて
しまう。
フリツプフロツプ51が信号OHを約1μ病だけ遅延さ
せ、遅延された信号51aを形成する。この信号は反転さ
れている。この1μ秒の遅延時間は分周器32をクロツク
するために用いられる遷移縁部相互間に現われる信号O
32Hの遷移縁を用いてフリツプフロツプ51をクロツクす
ることにより形成される。ANDゲート52の入力端子52aに
結合される遅延を受けた信号51aは信号OHの前縁OHaの1
μ秒後にゲート52を不動作状態にする。このようにし
て、信号51aとOHの両方が同時に対応する「真(TRU
E)」状態にある時に、パルス50が導体49上に生成され
る。約1μ秒の持続時間を持つ水平周波数fHのパルス50
は信号OHに同期化されている。パルス50が現われると、
フリツプフロツプ40〜44の各々が初期化され、対応する
所定の状態、例えば、「偽」状態の対応出力信号を供給
する。パルス50によつて初期化動作が行われなければ、
フリツプフロツプ40〜44の出力端子における信号の位相
は所定の位相とならなくなつてしまう。
フリツプフロツプ40〜44の出力信号の各々は、また信
号OH及び50の周波数fHを持つ周期性の信号である。従つ
て、PLL20の信号OHとO32Hに大きな位相の乱れが生じな
ければ、一度信号50によつて初期化されると、フリツプ
フロツプ40〜44の対応する出力信号の各々は、それ以後
の周期Hの各々において、信号OHに対して対応する一定
の位相関係を維持する。フリツプフロツプ40〜44、51及
びゲート52はPLL20の帰還ループの外部にあることに注
目する必要がある。
この発明の一態様によれば、信号E16H、E8H、E4H、E
2H及びEHを信号OHに同期させたことにより、これらの信
号を、信号OHの各周期H内の所定の時点で現われる縁部
(エツジ)を持つたタイミング信号を供給するために用
いることができる。このようなタイミング信号、即ち、
タイミングパルスの供給の分解能(精細度)は信号O32H
の周期によつて決まる。PCL70で鋸歯状基準信号の発生
に用いられるフリツプフロツプ53の出力端子53aに生成
される水平周波数の信号36が上述したタイミング信号の
代表例である。
信号36を発生するために、信号E4H、E2H及びEHがAND
ゲート54の対応する入力端子に供給され、このANDゲー
ト54は、これらの信号の各々が同時に「真」状態の時に
「真」状態をとる信号54aを発生する。信号54aはフリツ
プフロツプ53のデータ入力受取り端子53cに供給され
る。信号E8Hがフリツプフロツプ53のクロツク入力受取
り端子53bに供給される。フリツプフロツプ53は信号54a
に、信号E8Hによつて決まる時間を持つた期間の遅延を
与えて、信号36を形成する。信号36は約8μ秒の間
「真」状態をとり、周期Hの残りの間は「偽」状態をと
る。ゲート54とフリツプフロツプ53を用いることによ
り、信号36は信号OHに対して、信号E8H、E4H、E2H及びE
Hによつて決まる所定の遅延時間、例えば、4μ秒だけ
遅延させられる。信号36は、後述するように、PCL70に
よつて用いられるIC200のランプ発生器37のタイミング
の制御に用いられる。
ランプ発生器37は電圧比較器38の入力端子38aに供給
される鋸歯状信号37aを発生する。ランプ発生器37のス
イッチ37bはキヤパシタC37の両端間に接続されてキヤパ
シタC37を放電させ、また、その後、キヤパシタC37の両
端間の鋸歯状信号37aを、水平周波数の制御信号36が
「真」状態にある限り、一定のレベルに維持する。信号
36が「偽」状態の場合は、電流源iCSがキヤパシタC37
充電して信号37aの上方へのランプ(アツプランプ)部
分を形成させる。
信号OHはフリツプフロツプ39を通して第2の位相検出
器57の入力端子57aにも供給される。フリツプフロツプ3
9は信号E8Hによつてクロツクされて、信号OHから約4μ
秒遅延した信号39aを生成する。4μ秒の遅延を用いる
目的は、PCL70内での種々の遅延、例えば、後述する遅
延・パルス整形回路網58における遅延等を補償するため
である。フライバツク変成器T0の巻線136に現われる信
号FHが遅延・パルス整形回路網58を通して第2の位相検
出器57の第2の入力端子57bに供給される。信号FHは偏
向巻線LY中の偏向電流iYの位相を表わす。信号39aと信
号FHの間の位相差を表わす第2の位相検出器57の出力信
号59は低域通過フイルタ66を通して比較器38の第2の入
力端子38bに制御信号66aとして供給される。
ある1つの周期Hの間、信号37aのランプ部分37cが比
較器38の端子38bにおける信号66aよりも大きくなると、
比較器38はワンシヨツト・フリツプフロツプ61のトリガ
入力端子61aに供給される出力信号60の信号遷移縁を発
生する。すると、フリツプフロツプ61は、例えば、一定
した持続時間を持つパルスDHaを発生し、このパルスDHa
はインバータ133を通して水平駆動回路33に供給され
て、トランジスタQ1を、例えば、非導通にする。比較器
38は、信号FHが信号OHに対して一定した位相関係を持つ
ように、信号OHの位相に対するパルスDHaの位相を変化
させる。パルスDHaの位相の変化によつて、信号FHの位
相が変化しても、この信号FHと偏向電流iYの信号OHに対
する位相は一定に保持される。
PCL70における、リトレース信号FHの位相変動に対す
る追随応答時間は、PLL20における同期入力信号SHの位
相変動に対する追随応答時間よりも速い。なぜなら、PC
L70は、急速に変化する電子ビーム電流のために生ずる
可能性のある出力段99における急速なスイツチング時間
の変動にも対処できるようにされているためである。PL
L20は信号SH中の同期パルスが伴つているノイズあるい
はジツタが排除できるように構成されている。
このようにして、PLL20の帰還ループの外側に配置さ
れた分周構成45が分周器32によつて生成された信号OH
対して所定位相関係を維持したタイミング信号を発生す
る。前述したように、分周器32はPLL20の帰還ループ中
に含まれている。分周構成45のタイミング信号の位相の
維持は、この発明の一態様に従えば、分周構成45のフリ
ツプフロツプ40〜44を初期化するパルス50を用いて行わ
れる。
【図面の簡単な説明】
図は偏向巻線中の偏向電流の位相を制御する、この発明
を実施した、位相ロツクループ回路と位相制御ループ回
路を示す回路図である。 SH……同期入力信号、fH……偏向周波数、20……第1の
信号を発生する手段、O32H……第1の信号、32……第1
の分周手段、45……第2の分周手段、54a……第3の信
号、51、52……位相初期化信号発生手段、99……利用回
路。
───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 昭56−96578(JP,A) 特開 昭62−159980(JP,A) 特開 昭62−122394(JP,A) 特公 昭62−12713(JP,B2) 米国特許3819955(US,A)

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】テレビジョン装置における、相異なる波形
    を有し互いに同期した複数の信号を発生する信号発生回
    路であって、 偏向周波数の同期入力信号の信号源と、 上記同期入力信号に応答して、この同期入力信号と同期
    したかつこの同期入力信号の周波数の倍数の周波数を有
    する第1の信号を、第1の端子に発生する手段と、 上記第1の信号に応答して、上記偏向周波数の第2の信
    号を第2の端子に発生する第1の分周手段と、 上記第1の信号に応答して、上記第2の信号と同期した
    かつ上記第2の信号の波形とは異なる波形を有する上記
    偏向周波数の第3の信号を発生する第2の分周手段と、 上記第2の分周手段を初期化する初期化手段と、 を具え、 上記初期化手段は、上記第2の信号に応答して、上記第
    2の分周手段に結合され上記第3の信号の位相を上記第
    2の信号の位相に対応するように調整する位相初期化信
    号を生成するものである、 信号発生回路。
JP63162375A 1987-06-30 1988-06-29 信号発生回路 Expired - Fee Related JP2982810B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US07/068,085 US4769705A (en) 1987-06-30 1987-06-30 Deflection synchronizing apparatus
US068085 1987-06-30

Publications (2)

Publication Number Publication Date
JPS6425674A JPS6425674A (en) 1989-01-27
JP2982810B2 true JP2982810B2 (ja) 1999-11-29

Family

ID=22080323

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63162375A Expired - Fee Related JP2982810B2 (ja) 1987-06-30 1988-06-29 信号発生回路

Country Status (9)

Country Link
US (1) US4769705A (ja)
EP (1) EP0297847B1 (ja)
JP (1) JP2982810B2 (ja)
KR (1) KR970005217B1 (ja)
CN (1) CN1016929B (ja)
CA (1) CA1259128A (ja)
DE (1) DE3878492T2 (ja)
FI (1) FI86021C (ja)
HK (1) HK1002136A1 (ja)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0793709B2 (ja) * 1987-09-30 1995-10-09 株式会社日立製作所 テレビジョン受像機
US4855828A (en) * 1988-03-29 1989-08-08 Rca Licensing Corp. Television synchronizing arrangement
JP2714112B2 (ja) * 1989-03-10 1998-02-16 株式会社日立製作所 テレビジョン受像機
CA2038780C (en) * 1990-03-26 1995-10-24 Todd J. Christopher Adjustable video/raster phasing for horizontal deflection system
US5345270A (en) * 1990-06-01 1994-09-06 Thomson Consumer Electronics, Inc. Managing letterbox signals with logos and closed captions
US5351135A (en) * 1990-06-01 1994-09-27 Thomson Consumer Electronics, Inc. Managing letterbox signals with logos
US5486871A (en) * 1990-06-01 1996-01-23 Thomson Consumer Electronics, Inc. Automatic letterbox detection
GB9012326D0 (en) * 1990-06-01 1990-07-18 Thomson Consumer Electronics Wide screen television
US5249049A (en) * 1990-06-01 1993-09-28 Thomson Consumer Electronics, Inc. Managing letterbox displays
US5162910A (en) * 1990-10-03 1992-11-10 Thomson Consumer Electronics, Inc. Synchronizing circuit
US5309234A (en) * 1991-05-29 1994-05-03 Thomson Consumer Electronics Adaptive letterbox detector
JPH05207327A (ja) * 1992-01-27 1993-08-13 Mitsubishi Electric Corp 水平同期回路
JPH06334894A (ja) * 1993-05-19 1994-12-02 Toshiba Corp 水平同期装置
JP3571467B2 (ja) * 1996-08-06 2004-09-29 浜松ホトニクス株式会社 光波形測定装置
DE69835118T2 (de) * 1997-04-02 2007-03-01 Koninklijke Philips Electronics N.V. Integrierte Schaltung mit Phasenregelschleife

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3819955A (en) 1971-07-26 1974-06-25 F Hilbert Counter circuit using current source

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58707B2 (ja) * 1976-10-27 1983-01-07 日本電気株式会社 垂直同期信号検出方法および回路
US4327376A (en) * 1978-10-05 1982-04-27 Rca Corporation Dual phase-control loop horizontal deflection synchronizing circuit
SE440436B (sv) * 1978-10-05 1985-07-29 Rca Corp Horisontalsynkroniseringsanordning for en televisionsbildapparat
US4282549A (en) * 1979-12-11 1981-08-04 Rca Corporation Pulse generator for a horizontal deflection system
US4317133A (en) * 1980-09-29 1982-02-23 Rca Corporation Two-loop horizontal AFPC system
US4351001A (en) * 1980-12-29 1982-09-21 Motorola, Inc. Horizontal phase lock loop for television
US4396948A (en) * 1981-02-11 1983-08-02 Rca Corporation Dual mode horizontal deflection circuit
JPS61145969A (ja) * 1984-12-20 1986-07-03 Toshiba Corp 同期信号再生回路
JPH0621050B2 (ja) * 1985-07-11 1994-03-23 尚子 浮田 フケ取りシヤンプ−
JPS62122394A (ja) * 1985-11-21 1987-06-03 Canon Inc Pal用同期信号発生装置
US4634939A (en) * 1985-12-24 1987-01-06 Rca Corporation Circuit synchronized by a signal at a deflection frequency

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3819955A (en) 1971-07-26 1974-06-25 F Hilbert Counter circuit using current source

Also Published As

Publication number Publication date
DE3878492D1 (de) 1993-03-25
FI883053A (fi) 1988-12-31
EP0297847A1 (en) 1989-01-04
EP0297847B1 (en) 1993-02-17
FI86021B (fi) 1992-03-13
JPS6425674A (en) 1989-01-27
FI86021C (fi) 1992-06-25
CA1259128A (en) 1989-09-05
HK1002136A1 (en) 1998-07-31
KR970005217B1 (ko) 1997-04-14
CN1016929B (zh) 1992-06-03
US4769705A (en) 1988-09-06
FI883053A0 (fi) 1988-06-23
DE3878492T2 (de) 1993-08-26
CN1030335A (zh) 1989-01-11
KR890001351A (ko) 1989-03-20

Similar Documents

Publication Publication Date Title
JP2982810B2 (ja) 信号発生回路
JP3120993B2 (ja) 複合規格オン・スクリーン表示を有する映像制御装置
JPH0414558B2 (ja)
JP2963459B2 (ja) ビデオ装置用偏向回路
KR100210996B1 (ko) 비디오 신호의 시간 스케이링 장치
GB2034137A (en) Dual phase-control loop horizontal deflection synchronizing circuit
US4855828A (en) Television synchronizing arrangement
JPH084323B2 (ja) ビデオ装置用同期回路
EP0979000B1 (en) Phase lock loop with selectable response
KR100256160B1 (ko) 다중 주사 비율 동작을 위한 수평 블랭킹 신호 발생 장치
US4797771A (en) Television fault detection and protection apparatus
JP2794693B2 (ja) 水平偏向回路
JP4540246B2 (ja) 偏向回路
JP2884643B2 (ja) 位相同期クロック生成装置
JP3068847B2 (ja) 垂直同期信号分離回路
JP2687484B2 (ja) 自動周波数制御回路
JPH0752843B2 (ja) Pll回路
JP3346954B2 (ja) テレビジョン信号処理回路
JPS581006Y2 (ja) 同期回路
JPH08331407A (ja) 映像ブランキング回路
JPH08172545A (ja) 水平同期回路
JP2000106636A (ja) 水平周波数選択の制御装置
JPH04360194A (ja) 表示メモリ制御装置
JPH01132285A (ja) 画像メモリ制御装置
JPH07264481A (ja) 文字発生回路の垂直および水平同期信号発生回路および文字発生回路の垂直および水平同期信号発生方法

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees