JPS6055769A - テレビジョン受像機の水平afc装置 - Google Patents

テレビジョン受像機の水平afc装置

Info

Publication number
JPS6055769A
JPS6055769A JP16441683A JP16441683A JPS6055769A JP S6055769 A JPS6055769 A JP S6055769A JP 16441683 A JP16441683 A JP 16441683A JP 16441683 A JP16441683 A JP 16441683A JP S6055769 A JPS6055769 A JP S6055769A
Authority
JP
Japan
Prior art keywords
circuit
output
horizontal
pass filter
low
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16441683A
Other languages
English (en)
Inventor
Yutaka Miki
豊 三木
Toshiro Nozoe
野添 敏郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP16441683A priority Critical patent/JPS6055769A/ja
Publication of JPS6055769A publication Critical patent/JPS6055769A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising
    • H04N5/126Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising whereby the synchronisation signal indirectly commands a frequency generator

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明の1、テレビジョン受像機の中で用いられる水平
AFC(自動周波数制御)装置に関するものである。
?lE来例の構成とその問題点 テレビジョン受像機において、水平パルスを発生させる
場合、従来は第1図に示すような構成をとっている。第
1図において、1は映像信号人力ψ77、H1′−12
にL同期分肉11回路、3は位相比較回路、4に1、低
域通過フィルタ、5は水平発振回路、6は出力回路、7
は出力端子である。
この第1図において、映像信号入力端子1から人力され
/こ複合映像信号から同期分m11回路2で同期信−シ
3が取り出され、同期信号は位相比較回路3に入力され
る。一方、水平発振回路5の出力は、出力回路6に入力
され、出力回路6の出力は位相比較回路3に入力され、
位相比較回路3では同期信号と出力回路6の出力とを位
相比較し、その出力を低域通過フィルタ4に通す。低域
通過フィルタ4の出力は水平発振回路5に与えられ、発
振を制御する。水平発振回路5の出力は出力回路6に入
力され、出力端子7にめる水平パルスが得られる。
ところが、第1図に示す従来例では次に述べるような問
題点があった。まず、垂直帰線期間において、水平同期
信号Qて比べて幅の広い垂直同期信号が位相比較回路3
に入力されるため、垂直同期信号の期間にわたって位相
比較が行なわれ、位相比較回路3の出力は矢きな誤差電
圧となって現われ、水平発振回路5を制御するだめ、出
力端子7に得られる水平パルスと水平同期信号との位相
は大きくずれる。この位相のずれが第22H以後の映像
表示期間まで残っていると、テレビジョン受像機の陰極
線管(CRT)上で、上部がずれた画像を表示すること
になり、正確な画像を表示できない欠点があった。
ま/こ、文字放送の受像機において、垂直帰線期間内に
挿入されている文字信号(ティジタル信号)を抜き取る
/ζめに、垂直帰線期間内、第10〜21Hの間に位相
の正確な水平パルスが必要であるが、−に述の従来例で
は、上に述べた理由により、水平パルスの位相が不正確
であり、文字信号を正しく抜き取ることができないとい
う欠点があった。
1/こ、文字放送などの受像機において、表示すべき映
像信号を、内部の発振器から得られるクロック信号によ
り発生し表示する場合、1水平周期に正しく回期がとれ
た水平パルスをもとにして表/Jミする/(め、水平パ
ルスの位相が不安定であると、水・11パルスの位相の
ゆらぎに応じて表示画面も水・11方向にゆらいでしま
い、表示画面が見にくいものとなるが、前述の従来例で
は、第1図のへFCループのループゲインを上げること
により水平パルスの位相を安定化させていた。
しかし、一方、特に垂直帰線期間内、第10〜21Hの
間の水平パルスの位相を女定にするためには、AFCル
ーズの過渡特性を良くする。すなわちループゲインを下
げなければならず、このため従来例では、1フイールド
にわたって位相の正確な水平パルスを発生させることは
困難であるという欠点があった。
発明の目的 本発明は、以上に述べた従来の欠点を除去するものであ
り、簡単な構成で、垂直同期信号によるAFCの誤差を
極めて少なくし、AFCループの過渡特性と定常位相誤
差の両方を改善して、1フイールドにわたって位相の正
確な水平パルスを得ることのできる。特にIC化の場合
に有利な水平AFC装置を提供することを目的とするも
のである。
発明の構成 本発明のテレビジョン受像機の水平AFC装置は、映像
信号入力端子と、前記映像信号入力端子に接続された同
期分離回路と、前記同期分離回路に接続された位相比較
回路と、前記映像信号入力端子に接続された制御回路と
、前記制御回路と前記位相比較回路とに接続された低域
通過フィルタと、前記低域通過フィルタに接続された水
平発振回路を具備し、かつ前記位相比較回路は前記水平
発振回路に接続されており、前記低域通過フィルタのフ
ィルタ定数は前記制御回路の出力により1フイールド内
において切換えられるように構成さ7しており、さらに
前記同期分離回路の中に垂直同期信号除去回路を含むよ
うに構成されているため、11r、1α同期信号が除去
された同期信号でAFCをかけることにより垂直帰線期
間におけるAFCの誤差を極めて少なくするとともに、
垂直帰線期間に、j、・ける位相誤差をより少なくする
ために、低域通過フィルタの定数を1フイールドの間に
変化させて、f1″1.相の1館−な水平パルスを発生
させるようにしlCものである。
実施例の説明 以下、本発明の実施例について図面を参照して説明する
。第2図は本発明の一実施例のブロック図である。第2
図において、1〜7は第1図と同様であり、8は制御回
路である。
この第2図において、映像信号入力端子1がら、複合映
像信号は同期分離回路2に入力され、同期信号が位相比
較回路3に入力される。一方、水平発振回路5の出力は
出力回路6に入力され、出力回路6の出力は位相比較回
路3に入力される。位相比較回路3では、同期信号と出
力回路6の出力とを位相比較し、その出力を低域通過フ
ィルタに通す。低域通過フィルタ4の出力は水平発振回
路5に与えられ、発振を制御する。
一方、制御回路8では、映像信号入力端子1に入力され
た複合映像信号から制@1信号を発生し、その出力を低
域通過フィルタ4に入力して低域通過フィルタ4のフィ
ルタ定数を1フイールド内。
垂直同期信号の付近と、それ以外の期間において変化さ
せる。
次に、第3図に本発明の他の実施例のブロック図を示す
。第3図において、1〜8は第2図と同様であり、9は
垂直同期信号除去回路である。この第3図において、映
像信号入力端子1から入力された複合映像信号は同期分
離回路2で同期分離され、その出力は垂直同期信号除去
回路9で垂直同期(ffi号が除去される。一方、水平
発振回路6の出力は出力回路6に入力され、出力回路6
の出力として、一定幅のパルスが出力端子7に得られる
1/こ、出力回路6から、デユーティ比が50%の方形
波が位相比較回路3に入力される。位相比較回路3では
、垂直同期信号除去回路9の出力と、出力回路6の出力
との位相比較を行ない、その結果(Uられる出力を、低
域通過フィルタ4を通して水平発振回路6に与え、発振
周波数の制御を行なう。制御回路11では、映像信号入
力端子1に入力された映像信号から制御信号を発生し、
その制091信)じを低域通過フィルタ4に入力して、
垂直同期イ。号の付近とそれ以外の期間においてフィル
タ定数を変化させる。
出ソ月IJ回路6は水平発振回路5の水平発振出力から
、出力端子7に得られる水平パルスや、位相比較回路3
に入力するデユーティ比50%の方形波を発生するもの
であり、例えば単安定マルチバイブレータ回路を用いた
り、フライバンクトランスの出力を波形整形したりして
必要とする波形を得ることかできる。
第4図に本発明の実施例における各部の主な波形例を示
す。第4図において、横軸は時間を示し、テレビジョン
信号の垂直同期信号の伺近(第1〜9H付近)を示して
おり、(a)は同期分離回路2の出力波形、(b)は垂
直同期信号除去回路9の出力波形、(C)は水平発振回
路5の出力波形、(d)は位相比較回路3に入力される
出力回路6の出力波形、(e)は出力端子7に得られる
出力波形である。
垂直同期信号除去回路9では、同期分離回路2の出力の
同期信号を積分して垂直同期信号を分離し、その垂直同
期信号で同期分離回路2の出力の同期信号にゲートをか
けて垂直同期信号を除去している。なお、第3図(b)
の10は垂直同期信号を分離する時に積分するために残
るパルスである。
水平発振回路6では第3図(c)ののこぎり波を発生す
る。こののこぎり波から出力回路7では、第4図(d)
の方形波を発生して位相比較回路3に入力し、位相比較
回路3では第4図(b)に示す垂直同期信号除去回路9
の出力波形と第4図(d)の方形象を位相比較し、その
出力を低域通過フィルタ4に一1jえ、低域通過フィル
タ4の出力は水平発振回路6に入力されて、発振の周波
数及び位相を制御する。この結果、水平発振回路6の発
振は安定し、その出力〔第4図(C)〕から、出力回路
6によって第3図(、)に示す波形が出力端子7に得ら
れる。こJLがめる水平パルスの波形である。
第4図の波形例かられかるように、第2図に示す本発明
の回路例において、1フイールド内に水平同期信号が存
在するのは第1〜9H以外の期間で、この期間において
のみ、水平同期信号によるAFCが正しく動作している
とみなせる。即ち、第4図(b)に示すように、第1〜
3H期間および第7〜9H期間は水平同期信号よりも幅
の狭い(水平同期信号の%の幅の)等価パルスが%Hの
時間間隔で人力されるため%H毎に位相比較が行なわれ
、水平同期イ菖号による位相比較は行なわれない。
また、第4〜6H期間は垂直同期信号が除去されている
だめ、第4図に示す1oのパルス期間以外なよAFCル
ープはオープン状態に等しくなる。
この第10H以降のAECループの動作について説明す
るだめに、低域通過フィルタ4について述べる。
低域通過フィルタ4には、ラグ・リードフィルタを用い
ることは周知の事実である。低域通過フィルタ4の従来
例を第6図に示す。第6図において、14は入力端子、
15.16は抵抗、17はコンデンサ、18は出力端子
である。抵抗15゜16の抵抗値をそれぞれR1,R2
、コンデンサ1了の容量をCとする。ここで、R1に比
較してR2が大きい程、直流におけるループゲインが大
きくなり、R2が小さい程ループゲインも小さくなる。
そこで、第1o)(以降の水平同期信号と水平パルスの
位相差の関係を第6図に一例として示す。
第6図において、(a)はループゲインが大き、い場合
であり、(b)はループゲインが小さい場合の例である
第6図の例に示すように、ループゲインが大きい場合(
−)は、第10Hから水平同期信号でAFC動作をする
ため第10H付近では大きな位相のずれを生じるが、短
期間で定常位置に落ち着く。そして同期した後は、水平
発振回路6の発振周波数の変動に対する水平パルス出力
の位相のずれは少ない31寸だ、周波数の引込み・保持
範囲が大きい。
一方、ループゲインが小さい場合(b)は、第10H付
近では位相のずれが少ないが、定常位置に落ち措くすで
に時間を要する。その反面、ループゲインが小さいため
、定常位相誤差すなわち水平発振回路6の発振周波数の
変動に対する水平パルス出力の(3’f、相のずれが大
きくなる。これは、CRT画面」二でジッタとなって現
われる。まだ、周波数の引込み範囲が狭くなるため、一
度発振尚波数がずJlてし;tうと、引込めなくなる場
合が生じる。
このように、低域通過フィルタ4に第5図の従来例を使
用した場合は、定常位相誤差と過渡応答!1.1性、引
込み・保持特性などを総合的に考慮してR1,R2,C
の定数を決定しなければならず、しかも、一方の特性を
良くしようとすれば他方の特性が悪くなるため、両方の
特性を良くすることはできない。
次に、本発明で使用する低域通過フィルタ4の構成例を
第7図に示す。第7図において、14゜15.16,1
7.18は第5図の場合と同じであり、19は制御信号
入力端子、20はスイッチ、21は抵抗である。この第
7図において、抵抗21の抵抗値をR3とする。制御信
号入力端子19には制御回路8から制御信号が入力され
、制卸信号によりスイッチ20がオン、オフするものと
する。
そこで、第10H以後から数Hの期間はスイッチ20を
オンさせ、それ以外の期間はスイッチ20をオフにする
ように制御信号を制御回路8かも制御信号入力端子19
に入力させる。このように制御信号を用いることにより
、第10Hから数Hの期間は、低域通過フィルタ4は抵
抗15.16とコンデンサ17で構成されるためループ
ゲインが小さく、位相のずれは少なくなる。また、それ
以外の期間では低域通過フィルタ4は抵抗15,16゜
21とコンデンサ17で構成されるだめ、ループゲイン
が大きくなって定常位相誤差が小さくなる。
従って、第10H以降の過渡応答特性が良ぐなシ、しか
イ)映像表示期間での水平パルスは安定したものがr(
Iられる。
次に本発明の別の実施例を第8図に示す。第8図におい
て、14〜19は第7図と同様であり、22はスイッチ
、23は抵抗である。抵抗23の抵抗値をR4とし、R
4〉R2とする。第8図において、制御信号入力端子1
9に入力される制御信号によって、第10Hから数H期
間の間はスイッチ22の接点をA側に倒し、それ以外の
期間はB側に倒すように制御信号を制御信号入力端子1
9に人力すれば、第7図の場合と同様の効果が得らjr
る。
次に、低域通過フィルタ4の更に具体的な構成例を第9
図に示す。第9図において、3,6は第2図と四旬くで
あり、15 、16 、17 、19 、21C1、第
7図と同様である。26はN P N )ランジスタ、
26.27は抵抗である。抵抗26の抵抗値をR5とし
、R5)R2,R3とする。第9図におい−C11I1
11仰信号入力端子19に入力される制御信号がHレベ
ルのとき、トランジスタ25はオ/となり、低域通過フ
ィルタ4は抵抗15.16とコンデンサ17で構成され
たものとなる。また、制御信号入力端子19に入力され
る制御信号がLレベルのとき、トランジスタ26はオフ
となり、低域通過フィルタ4は抵抗15,16,21.
25とコンデンサ17で構成されたものとなるが、R5
)R2,R3であるだめ、抵抗26の抵抗値R5はフィ
ルタ定数としては無視できて、低域通過フィルタ4とし
ては抵抗15,16.21とコンデンサ17で構成され
たものと等価になる。すなわち第8図の具体例は等6図
と同様の動作をするものである。
第9図の具体例のように、トランジスタ26を用いてス
イッチを構成することによって、IC化しやすくなるた
め、部品点数が減少しコストが下げられるという優れた
点を持つ。
制御信号入力端子19に入力する制御信号は映像信号か
ら作られ、例えば垂直同期信号を分離して、垂直同期信
号をモノマルチバイブレータ回路に入力して得ることが
できる。制御信号の期間としては、本説明では第1oH
から数H期間という説明をしたが、この期間はループゲ
インの値の設定により異なってくる。例えば、Hレベル
の期間を第1〜21H,第4〜21H9第10〜21H
,などに選び、その他をLレベルとする制御信号を制御
1目1路9で発生し、この制御信号を制御信号入力端−
J’−19に入力することができる。
また、垂直同期信号除去回路9の特性としては、垂直同
期信号を含む期間AFCループをオープンにさせればよ
く、例えば第1〜eH,第1〜1oH4どのような第4
〜6Hを含む期間、同期信号にゲートをかけるものであ
ればよい。
発明の効果 以上のように本発明は、同期分離回路の出力から垂直同
期信号を除去し、この垂直同期信号の除去され/こ同j
υj信号と、水平発振回路の出力を出力回路に/jえ−
C(4Jられる方形波とを位相比較し、その結果を低域
通過フィルタを通1〜て水平発振回路に返すというAF
Cループを用いるため、外来雑盲に強く、垂直同期信号
によるAFCの誤差を除去して垂直帰線期間における水
平パルス出力を安定化させ、さらに1フイールド内で1
10Hの前後数H期間とそれ以外の期間の低域通過フィ
ルタの定数を変化させることによって、第10H以降の
水平パルスの位相の過渡応答特性を良くすると共に一定
常位相誤差を小さくすることができ、正確な水平パルス
を発生させることができるため、実用上きわめて有利な
ものとなる。特にIC化の場合にはコストダウンに大き
な効果が111られる。
【図面の簡単な説明】
第1図は従来のテレビジョン受像機の水平AFC装置の
ブロック図、第2図、第3図はそれぞJr。 本発明の実施例に係るテレビジョン受像機の水平AFC
装置のブロック図、第4図は本発明の実施例における各
部の信号波形図、第5図は低域通過フィルタの回路図、
第6図は水平同期信号と水平パルスの位相差の時間的関
係の一例を示す図、第7図、第8図および第9図は本発
明で使用しうる低域通過フィルタの構成例図である。 2・・・・同期分離回路、3・・・・・位相比較回路、
4−−低域通過フィルタ、5・・・・水平発振回路、6
・・−・・−出力回路、8−・・制御回路、15 、1
6 、21゜23.24,26.27・・・抵抗、17
・・・コンデンサ、20,21−・スイッチ、25・・
・・NPNトランジスタ。

Claims (1)

  1. 【特許請求の範囲】 (1)映像信号入力端子と、前記映像信号入力端子に接
    続された同期分離回路と、前記同期分離回路に接続され
    た位相比較回路と、前記映像信号入力端子に接続された
    制御回路と、前記制御回路と前記位相比較回路とに接続
    された低域通過フィルタと、前記低域通過フィルタに接
    続された水平発振回路と、前記水平発振回路に接続され
    た出力回路を具備し、前記位相比較回路は前記出力回路
    に接続されており、前記低域通過フィルタのフィルタ定
    数は前記側脚回路の出力により1フイールド内において
    切換えられることを特徴とするテレビジョン受像機の水
    平AFC装置。 (2) 低域通過フィルタが抵抗とコンデンサとスイッ
    チとから成ることを特徴とする特許請求の範囲第(1)
    項記載のテレビジョン受像機の水平AFC装置。 (3) スイッチとしてトランジスタを用いることを特
    徴とする特許請求の範囲第(1)項記載のテレビジョン
    受像機の水平AFC装置。 ←)映像信号入力端子と、前記映像信号入力端子に接続
    された同期分離回路と、前記同期分離回路に接続された
    垂直同期信号除去回路と、前記垂直同期信号除去回路に
    接続された位相比較回路と、前記映像信1号入力端子に
    接続された制御回路と、前記制御回路と前記位相比較回
    路とに接続された低域通過フィルタと、前記低域通過フ
    ィルタに接続された水平発振回路と、前記水平発振回路
    に接続された出力回路を具備し、前記位相比較回路は前
    記出力回路に接続されており、前記低域通過フィルタの
    フィルタ定数は、前記制御回路の出力により1フイール
    ド内において切換えられることを特徴とするテレビジョ
    ン受像機の水平AFC装置。 (6)低域通過フィルタが抵抗とコンデンサとスイッチ
    とから成ることを特徴とする特許請求の範囲第(4)項
    記載のテレビジョン受像機の水平AFC装置。 (6) スイッチとしてトランジスタを用いることを性
    徴々する%許請求の範囲第(4)項記載のテレビジョン
    受像機の水平AFC装置。
JP16441683A 1983-09-06 1983-09-06 テレビジョン受像機の水平afc装置 Pending JPS6055769A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16441683A JPS6055769A (ja) 1983-09-06 1983-09-06 テレビジョン受像機の水平afc装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16441683A JPS6055769A (ja) 1983-09-06 1983-09-06 テレビジョン受像機の水平afc装置

Publications (1)

Publication Number Publication Date
JPS6055769A true JPS6055769A (ja) 1985-04-01

Family

ID=15792728

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16441683A Pending JPS6055769A (ja) 1983-09-06 1983-09-06 テレビジョン受像機の水平afc装置

Country Status (1)

Country Link
JP (1) JPS6055769A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5113257A (en) * 1987-10-26 1992-05-12 U.S. Philips Corporation Line synchronising circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5113257A (en) * 1987-10-26 1992-05-12 U.S. Philips Corporation Line synchronising circuit

Similar Documents

Publication Publication Date Title
JP3520082B2 (ja) ビデオ処理のための表示ロックされたタイミング信号
JP2928255B2 (ja) ライン同期信号検出回路
GB2034137A (en) Dual phase-control loop horizontal deflection synchronizing circuit
JPS6055769A (ja) テレビジョン受像機の水平afc装置
JP2714112B2 (ja) テレビジョン受像機
JPS6228908B2 (ja)
US4278994A (en) Circuit arrangement in a color television encoder
JPS62159981A (ja) ビデオ装置用同期回路
JP2944676B2 (ja) テレビジョン装置
GB2217960A (en) Deflection current correction circuit with service switch
JP2794693B2 (ja) 水平偏向回路
FI104775B (fi) Tahdistettu vaakapyyhkäisy vaakataajuuden monikerroilla
JPS581006Y2 (ja) 同期回路
JPS6055770A (ja) テレビジョン受像機の水平パルス発生装置
JPH0715623A (ja) ビデオ信号の黒レベルが予め決められた基準レベルに一致するように信号を調整するための装置
KR880003608Y1 (ko) 모니터용 텔레비젼의 수평위치 조정회로
KR900006303Y1 (ko) 모니터화상의 좌.우 수평이동장치
JPH06222728A (ja) Crtウォームアップ検出方法及び検出回路
KR830000983B1 (ko) 이중 위상-제어루프 수평 편향 동기회로
JP2645039B2 (ja) 位相同期ループ回路
JPH0413885Y2 (ja)
JPS5827470A (ja) ライン同期回路
RU2215372C2 (ru) Система горизонтального отклонения
KR940004390Y1 (ko) 프로젝션 텔레비젼 화상의 수평위치 조정회로
JPH0635573Y2 (ja) 倍速テレビの水平回路