KR960043509A - 시스템 클럭 발생기 - Google Patents

시스템 클럭 발생기 Download PDF

Info

Publication number
KR960043509A
KR960043509A KR1019950011915A KR19950011915A KR960043509A KR 960043509 A KR960043509 A KR 960043509A KR 1019950011915 A KR1019950011915 A KR 1019950011915A KR 19950011915 A KR19950011915 A KR 19950011915A KR 960043509 A KR960043509 A KR 960043509A
Authority
KR
South Korea
Prior art keywords
state
clock
generating means
clocks
phase
Prior art date
Application number
KR1019950011915A
Other languages
English (en)
Inventor
김성곤
Original Assignee
김주용
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김주용, 현대전자산업 주식회사 filed Critical 김주용
Priority to KR1019950011915A priority Critical patent/KR960043509A/ko
Publication of KR960043509A publication Critical patent/KR960043509A/ko

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

본 발명은 내부 시스템 클럭을 원하는 상태만큼 카운트할 수 있도록 한 시스템 클럭 발생기에 관한 것으로, 서로 상반된 위상을 가지는 제1위상클럭(ψ1), 제2위상클럭(ψ2)에 따라 상태클럭(S1, S1')을 발생하는 제1상태 클럭 발생수단(1); 전단의 상태클럭 발생수단에서 출력되는 상태클럭을 입력으로 하여 제1 및 제2위상클럭(ψ12)에 따라 상태클럭(S2, S2', S3, S3', S4, S4')을 발생하는 다수의 제2상태클럭 발생수단(2~4); 상기 제1상태클럭 발생수단(1) 및 다수의 제2상태클럭 발생수단(2~4)에서 출력되는 상태클럭(S1', S2', S3', S4')을 입력받으면 부정 논리합하여 상기 제1상태클럭 발생수단(1)으로 입력시키는 부정 논리합 연산수단(5)을 구비하는 것을 특징으로 하여 별도의 타이머/카운터를 사용하지 않고 시스템의 상태수 만큼 카운터 기능을 수행하여 시스템 클럭을 발생할 수 있는 효과가 있다.

Description

시스템 클럭 발생기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 시스템 클럭 발생기의 회로도.

Claims (4)

  1. 서로 상반된 위상을 가지는 제1위상클럭(ψ1), 제2위상클럭(ψ2)에 따라 상태클럭(S1, S1')을 발생하는 제1상태 클럭 발생수단; 전단의 상태클럭 발생수단에서 출력되는 상태클럭을 입력으로 하여 제1 및 제2위상클럭(ψ12)에 따라 상태클럭(S2, S2', S3, S3', S4, S4')을 발생하는 다수의 제2상태클럭 발생수단; 상기 제1상태클럭 발생수단(1) 및 다수의 제2상태클럭 발생수단에서 출력되는 상태클럭(S1', S2', S3', S4')을 입력받으면 부정 논리합하여 상기 제1상태클럭 발생수단으로 입력시키는 연산수단을 구비하는 것을 특징으로 하는 시스템 클럭 발생기.
  2. 제1항에 있어서, 상기 제1상태클럭 발생수단 및 다수의 제2상태클럭 발생수단은, 입력되는 신호를 상기 제1위상클럭(ψ1)에 따라 인버어팅하는 제1인버어팅 수단; 상기 제1인버어팅 수단의 출력을 상기 제2위상클럭(ψ2)에 따라 인버어팅하여 상태클럭(S1, S1', S2, S2', S3, S3', S4, S4')을 출력하는 제2인버어팅 수단을 구비하는 것을 특징으로 하는 시스템 클럭 발생기.
  3. 제2항에 있어서, 상기 제1인버어팅 수단은, 입력되는 신호를 상기 제1위상클럭(ψ1)에 따라 스위칭하는 제1스위칭 소자; 상기 제1스위칭 소자의 출력을 인버어팅하는 제1인버어터; 상기 제2위상클럭(ψ2)에 따라 상기 제1인버어터의 출력을 스위칭하는 제2 및 제3스위칭 소자; 상기 제2스위칭 소자의 출력을 인버어팅하여 상태클럭(S1, S2, S3, S4)을 출력하는 제2인버어터; 상기 제3스위칭 소자의 출력을 인버어팅하여 상태클럭(S1', S2', S3', S4')을 출력하는 제3인버어터를 구비하는 것을 특징으로 하는 시스템 클럭 발생기.
  4. 제3항에 있어서, 상기 제1 내지 제3스위칭 소자는, NMOS 트랜지스터로 이루어지는 것을 특징으로 하는 시스템 클럭 발생기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950011915A 1995-05-15 1995-05-15 시스템 클럭 발생기 KR960043509A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950011915A KR960043509A (ko) 1995-05-15 1995-05-15 시스템 클럭 발생기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950011915A KR960043509A (ko) 1995-05-15 1995-05-15 시스템 클럭 발생기

Publications (1)

Publication Number Publication Date
KR960043509A true KR960043509A (ko) 1996-12-23

Family

ID=66523833

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950011915A KR960043509A (ko) 1995-05-15 1995-05-15 시스템 클럭 발생기

Country Status (1)

Country Link
KR (1) KR960043509A (ko)

Similar Documents

Publication Publication Date Title
KR960036312A (ko) 시프트 레지스터
KR940018718A (ko) 다상 클럭 발생 회로
KR950009450A (ko) 데이타 동기 시스템 및 방법
KR950015061A (ko) 동기식 이진 카운터
KR930006539A (ko) 가산기
KR960043509A (ko) 시스템 클럭 발생기
KR960043535A (ko) 최소한의 위상로크루프 신호집합을 사용하여 다중 위상이동 클록을 발생하는 방법 및 장치
KR970049299A (ko) 전원공급장치의 동작 제어회로
KR940003188A (ko) 동기식 카운터회로
KR970008883A (ko) 인버터에서의 데드(Dead) 타임 발생회로
SU544106A1 (ru) Управл емый генератор импульсов
KR970008892A (ko) 센서리스 모터 구동 회로 구현을 위한 논리 회로
KR970049613A (ko) 가변이 가능한 대기 상태 생성 장치
KR970008874A (ko) 상승/하강 에지 검출장치
KR970049257A (ko) 클럭 발생회로
KR970008829A (ko) 주파수 체배장치
KR960032883A (ko) 자동 뮤팅 발생회로
KR970049454A (ko) 리플 캐리 가산기
KR970049271A (ko) 인텔 82c54를 이용한 고정밀 펄스폭 변조파 발생회로
KR940008252A (ko) 2위상 비중첩 클럭 발생기
KR980006866A (ko) 디지털 데드타임 회로
KR870005392A (ko) 주종(主從) 래치회로
KR950006584A (ko) 승산회로
KR970027494A (ko) 클럭의 위상차를 이용한 버스 조정 회로
KR910002121A (ko) 주파수가변 가변 pwm신호 발생회로

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination