KR960032662A - 동기/비동기 버스 접속장치 - Google Patents

동기/비동기 버스 접속장치 Download PDF

Info

Publication number
KR960032662A
KR960032662A KR1019950002842A KR19950002842A KR960032662A KR 960032662 A KR960032662 A KR 960032662A KR 1019950002842 A KR1019950002842 A KR 1019950002842A KR 19950002842 A KR19950002842 A KR 19950002842A KR 960032662 A KR960032662 A KR 960032662A
Authority
KR
South Korea
Prior art keywords
bus
synchronous
asynchronous
control means
asynchronous bus
Prior art date
Application number
KR1019950002842A
Other languages
English (en)
Inventor
윤한록
Original Assignee
구자홍
Lg 전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, Lg 전자 주식회사 filed Critical 구자홍
Priority to KR1019950002842A priority Critical patent/KR960032662A/ko
Publication of KR960032662A publication Critical patent/KR960032662A/ko

Links

Landscapes

  • Information Transfer Systems (AREA)

Abstract

본 발명은 동기/비동기버스 접속장치에 관한 것이다.
종래 버스간의 접속장치는 동기버스(SBUS)와의 데이터 입/출력을 위해 설계된 버스에 다른 입/출력 장치의 확장을 원할 경우 여러 가지 버스들을 추가하는데 이와 같이 확장을 위해 추가되는 버스가 기존의 버스와 같은 종류의 버스이면 버스의 규칙이 동일하여 문제가 없지만 상이할 경우 상호간의 프로토콜이 맞지않아 데이터 전송이 불가능하게 되는 문제점이 있었다.
따라서 상기한 종래 기술의 문제점을 개선코자 하여 'SPARC'(Scalable Proccessor A rchitecture) 프로세서를 사용하는 시스템에서 입/출력을 확장하기 위한 비동기(이하 "VME"라 약칭함)버스와 동기버스 사이에 버퍼를 두고 버퍼를 기준으로 동기 버스와 버퍼간은 클럭에 동기되어 동작케 하고 버퍼와 비동기 간은 규칙에 준하도록 하고 버퍼의 내용 입출력을 제어하는 상태장치를 두어 동기/비동기 버스가 필요한 시점에 필요한 신호와 데이터가 입출력이 가능하도록 한 것이다.

Description

동기/비동기 버스 접속장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 동기/비동기 버스 접속장치의 블록 구성도

Claims (4)

  1. 동기 버스와 비동기 버스 상호간에 인터페이스할 신호 및 데이터를 일시저장하여 해당 버스에서 필요한 시점에 해당 신호 및 데이터를 입출력하는 동기/비동기 버스 접속수단을 포함하여 구성된 것을 특징으로 한 동기/비동기 버스 접속장치
  2. 제1항에 있어서, 상기 동기/비동기버스 접속수단은 동기버스상의 어드레스 및 데이터를 입출력 버퍼링함과 아울러 동기버스 마스터와 비동기버스 마스터의 충돌을 막기 위해 동기버스 마스터를 재시도하는 동기버스 인터페이스수단과, 비동기버스의 비동기버스 시스템을 제어함과 아울러 비동기버스상의 인터럽트 요구에 따라 해당 레벨을 지원하며 각 레벨의 인터럽트를 처리하는 비동기버스 제어스단과, 상기 동기버스 인터페이스수단 및 비동기버스 제어수단으로부터의 각 어드레스를 래치하여 선입선출 제어신호에 따라 해당 버스로 전송하는 어드레스 래치수단과, 상기 동기버스 인터페이스수단과 선입선출 데이터 저장수단 사이에서 동기버스와 비동기버스간의 데이터 전송크기에 따른 사용 데이터 포트의 다름으로 인해 스와핑하는 데이터 스와핑수단과, 상기 데이터 스와핑수단과 상기 비동기버스 제어수단의 입출력 데이터를 각각 선입선출 버퍼링하여 해당 버스로 출력하는 선입선출 버퍼링수단과, 상기 비동기버스 제어수단과 동기버스간의 인터럽트 요구를 처리하는 인터럽트 제어수단과, 상기 동기 및 비동기버스의 데이터 입출력 요구에 따라 선입선출 버퍼링수단을 제어하는 버퍼제어수단과, 상기 버퍼 제어수단의 제어신호에 따라 상기 인터럽트 제어수단의 인터럽트에 대한 백터를 래치하는 백터래치로부로 구성하여 된 것을 특징으로 한 동기/비동기버스 접속장치
  3. 제2항에 있어서, 상기 버퍼 제어수단은 비동기버스 마스터의 쓰기동작에 대한 인지신호 발생 및 데이터 저장신호를 구동하여 선입선출 버퍼링수단에 출력시키는 제1동기버스 기록 제어수단과, 상기 제1동기버스 기록 제어수단에 의해 선입선출 버퍼링수단에 저장된 데이터를 비동기버스 슬레이브로 쓰는 제1비동기버스 기록 제어수단과, 상기 동기버스 마스터의 판독동작시 비동기버스 슬레이브로부터 데이터를 검출하여 선입선출 버퍼링수단에 저장하는 제1비동기버스 판독제어수단과, 상기 제1비동기버스 판독제어수단의 동작이 종료된 후 인지신호를 구동하고 선입선출 버퍼링수단에 저장된 내용을 동기버스로 출력시키는 제1동기버스 판독제어수단과, 상기 비동기버스 마스터가 쓰기를 할 때 응답을 하고 상기 선입선출 버퍼링수단에 데이터를 저장하는 제2비동기버스 기록제어수단과, 상기 제2비동기버스 기록제어수단의 동작이 종료된 후 동기버스의 사용권을 얻어 상기 선입선출 버퍼링수단에 저장된 내용을 동기버스 슬레이브에 출력하는 제2동기버스 기록제어수단과, 상기 비동기버스 마스터의 동기버스 슬레이브로 읽기를 요구할시 동기버스의 사용권을 얻어 데이터를 선입선출 버퍼링수단에 저장하는 제2동기버스 판독제어수단과, 상기 제2동기버스 판독제어수단의 동작이 종료된 후 선입선출 버퍼링수단의 내용을 비동기버스 마스터에 출력하는 제2비동기버스 판독제어수단으로 구성하여 된 것을 특징으로 한 동기/비동기버스 접속장치
  4. 제2항에 있어서, 상기 비동기버스 제어수단은 동기버스의 인터럽트 요구에 따라 비동기버스를 제어하고 인터럽트 신호를 부호화하는 인터럽트 중재수단과, 인터럽트 요구에 따른 처리레벨을 결정하여 상기 인터럽트 중재수단에 전송하는 인터럽트 처리수단으로 구성하여 된 것을 특징으로 한 동기/비동기버스 접속장치
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950002842A 1995-02-15 1995-02-15 동기/비동기 버스 접속장치 KR960032662A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950002842A KR960032662A (ko) 1995-02-15 1995-02-15 동기/비동기 버스 접속장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950002842A KR960032662A (ko) 1995-02-15 1995-02-15 동기/비동기 버스 접속장치

Publications (1)

Publication Number Publication Date
KR960032662A true KR960032662A (ko) 1996-09-17

Family

ID=66531748

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950002842A KR960032662A (ko) 1995-02-15 1995-02-15 동기/비동기 버스 접속장치

Country Status (1)

Country Link
KR (1) KR960032662A (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100568435B1 (ko) * 1997-12-22 2006-06-01 코닌클리케 필립스 일렉트로닉스 엔.브이. 동기데이터버스를통해비동기데이터스트림을전송하는방법,및그방법을실행하는회로장치
KR100695289B1 (ko) * 2006-03-09 2007-03-16 주식회사 하이닉스반도체 반도체 메모리 장치의 어드레스 버퍼 및 어드레스 버퍼링방법
KR101047054B1 (ko) * 2009-07-31 2011-07-06 주식회사 하이닉스반도체 반도체 장치

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100568435B1 (ko) * 1997-12-22 2006-06-01 코닌클리케 필립스 일렉트로닉스 엔.브이. 동기데이터버스를통해비동기데이터스트림을전송하는방법,및그방법을실행하는회로장치
KR100695289B1 (ko) * 2006-03-09 2007-03-16 주식회사 하이닉스반도체 반도체 메모리 장치의 어드레스 버퍼 및 어드레스 버퍼링방법
US7450463B2 (en) 2006-03-09 2008-11-11 Hynix Semiconductor Inc. Address buffer and method for buffering address in semiconductor memory apparatus
KR101047054B1 (ko) * 2009-07-31 2011-07-06 주식회사 하이닉스반도체 반도체 장치
US8171189B2 (en) 2009-07-31 2012-05-01 Hynix Semiconductor Inc. Semiconductor apparatus

Similar Documents

Publication Publication Date Title
US20040107265A1 (en) Shared memory data transfer apparatus
US5274795A (en) Peripheral I/O bus and programmable bus interface for computer data acquisition
KR20000004082A (ko) 고속 직렬 버스에 연결된 동기식 및 비동기식 장치의 제어시스템과 제어 방법
KR900005287A (ko) 데이타 제어 장치 및 그것을 사용하는 시스템
US4878173A (en) Controller burst multiplexor channel interface
KR960032662A (ko) 동기/비동기 버스 접속장치
US5418744A (en) Data transfer apparatus
ATE321298T1 (de) Anordnungen und verfahren für eine plattensteuerungspeicher architektur
KR0166259B1 (ko) 개선된 데이타 전송장치
KR970066791A (ko) 다중 프로세서시스템에서 시스템 버스의 클럭속도를 향상시키는 방법
JP3105819B2 (ja) バッファ制御装置
EP0568678B1 (en) Device for transmission of data
JP2973941B2 (ja) 非同期fifoバッファ装置
JP3057754B2 (ja) メモリ回路および分散処理システム
KR940004578B1 (ko) 슬레이브 보드 제어장치
KR970705116A (ko) 공유 시스템 메모리로부터 그래픽 데이타를 액세스할 수 있는 디스플레이 컨트롤러(Display Controller Capable of Accessing Graphics Data from a Shared System Memory)
EP0439594B1 (en) Device for interfacing a main processor bus connected to a main processor to a peripheral bus having a number of peripheral devices connected thereto
KR950012514B1 (ko) 이중포트 지원 및 vme인터페이스를 위한 버퍼램제어기
KR960015242A (ko) 메모리 보드의 입, 출력 장치
JP2581144B2 (ja) バス制御装置
JPH02211571A (ja) 情報処理装置
KR960038631A (ko) 데이타 전송장치
JPH07114523A (ja) 並列処理装置
KR940022285A (ko) 데이타처리시스템 및 그것에 사용되는 프로세서
JPH01145753A (ja) ダイレクトメモリアクセス・コントローラ

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application