KR960018880A - 배경 모드에서 투명 동작을 갖는 데이타 처리기 및 그 방법 - Google Patents

배경 모드에서 투명 동작을 갖는 데이타 처리기 및 그 방법 Download PDF

Info

Publication number
KR960018880A
KR960018880A KR1019950040385A KR19950040385A KR960018880A KR 960018880 A KR960018880 A KR 960018880A KR 1019950040385 A KR1019950040385 A KR 1019950040385A KR 19950040385 A KR19950040385 A KR 19950040385A KR 960018880 A KR960018880 A KR 960018880A
Authority
KR
South Korea
Prior art keywords
background mode
state
peripheral circuit
states
data processor
Prior art date
Application number
KR1019950040385A
Other languages
English (en)
Other versions
KR100385499B1 (ko
Inventor
만 샤리
제이. 에이. 페나 데이비드
에프. 스튜도 찰스
더블유. 맥키넌 고든
Original Assignee
빈센트 비. 인그라시아
모토로라 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 빈센트 비. 인그라시아, 모토로라 인코포레이티드 filed Critical 빈센트 비. 인그라시아
Publication of KR960018880A publication Critical patent/KR960018880A/ko
Application granted granted Critical
Publication of KR100385499B1 publication Critical patent/KR100385499B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/22Microcontrol or microprogram arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/36Preventing errors by testing or debugging software
    • G06F11/362Software debugging
    • G06F11/3648Software debugging using additional hardware
    • G06F11/3656Software debugging using additional hardware using a specific debug interface

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Software Systems (AREA)
  • Debugging And Monitoring (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
  • Microcomputers (AREA)

Abstract

집적 회로 마이크로제어기(10)와 같은 데이타 처리기는 중앙 처리 장치(12), 시스템 집적 모듈(14), 및 온-칩 주변 장치(16,24,28,30)를 포함하며, 이들은 정보 버스(32)에 의해 공통으로 접속된다. 마이크로제어기(10)는 중앙 처리 장치(12)의 상태를 보전하고 온-칩 주변 장치(16,24,28,30)의 상태를 보전함으로써 투명 배경 모드 동작을 지원한다. 실례로, 직렬 주변 인터페이스(16)는 상태 레지스터(86)를 판독함으로써 정규 모드에서 클리어되는 일부 상태 비트를 갖는 상태 레지스터 (86)를 갖는다. 배경 모드에서, 상태 레지스터(86)의 판독은 상태 비트가 클리어되게 하지 않는다. 시스템 집적 모듈(14)은, 브레이크 클리어 플래그 인에이블(BCFE) 비트로 공지된, 마이크로제어기가 배경 모드에 있을때 온-칩 주변 장치(16,24,28,30)의 상태가 선택적으로 변경될 수 있게 하는 제어 비트를 갖는다.

Description

배경 모드에서 투명 동작을 갖는 데이타 처리기 및 그 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 마이크로제어기 형태의 데이타 처리기률 나타내는 블럭도.
제2도는 제1도 마이크로제어기의 시스템 집적 모듈을 나타내는 블럭도.
제3도는 제1도 마이크로제어기의 브레이크 모듈을 나타내는 블럭도.

Claims (3)

  1. 배경 모드에서 투명 동작을 갖는 데이타 처리기(10)에 있어서, 명령을 실행하고 메모리를 액세스하는 중앙 처리 장치(14)와; 상기 중앙 처리 장치(14)에 연결되고, 다수의 상태를 가지며, 적어도 한 입력 신호에 응답하여 상기 다수의 상태 사이에 전이를 이루는 주변 회로(16) 및; 상기 주변 회로(16)에 연결되고, 상기 다수의 상태 사이에 전이를 저지하도록 상기 주변 회로(16)를 제어하기 위해 배경 모드에서 동작하는 시스템 집적 모듈(14)를 구비하며; 그에 따라, 데이타 처리기 (10)가 배경 모드중에 상기 주변 회로(16)의 상태를 보존하는 것은 특징으로 하는 데이타 처리기.
  2. 정규 동작 모드 및 배경 모드를 갖는 집적 회로 마이크로 제어기(1)에 있어서, 정보 버스(32)에 연결되어, 명령을 실행하고 메모리를 액세스하는 중앙 처리 장치(12)와; 상기 정보 버스(32)에 연결되고, 다수의 상태를 가지며, 그 각각이 적어도 한 입력 신호에 응답하여 상기 다수의 상태 사이에 전이를 이루는 적어도 한 주변 회로(16,24,28,30) ; 및 상기 다수의 상태 사이에 전이를 저지하도록 상기 적어도 한 주변 회로(16,24,28,30) 각각을 제거하기 위해 배경 모드에서 동작하는 논리 회로(54)를 포함하는 시스템 집적 모듈(14)을 구비하며; 그에 따라, 집적 회로 마이크로제어기(10)가 배경모드중에 상기 적어도 한 주변 회로(16,24,28,30)의 상태를 보전하는 것을 특징으로 하는 집적 회로 마이크로제어기.
  3. 배경 모드에서 투명하게 데이타 처리기(10)를 동작하는 방법에 있어서, 주변 회로(16)의 상태가 배경 모드에 영향을 미치게 되는지를 나타내는 브레이크 클리어 플래그 인에이블 비트(52)를 기억하는 단계와; 데이타 처리기(1)가 배경 모드로 들어가게 되는 브레이크 포인트 상태를 검출하는 단계와; 상기 브레이크 클리어 플래그 인에이블 비트(52)가 제1논리 상태에 있다면 상기 브레이크 포인트 상태를 검출하는 상기 단계에 응답하여 제어 신호를 활성화하고, 상기 브레이크 클리어 플래그 인에이블 비트(52)가 제2논리 상태에 있다면 상기 브레이크 포인트 상태를 검출하는 상기 단계에 응답하여 상기 제어 신호를 비활성 상태로 지속시키는 단계와; 상기 제어 신호를 주변 회로(16)의 입력에 제공함으로써 배경 모드동안 그 다수 상태 사이에 전이를 억제하도록 상기 주변 회로(16)를 제어하는 단계를 구비하는 것을 특징으로 하는 데이타 처리기 동작 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950040385A 1994-11-10 1995-11-09 배경모드에서투명한동작을갖는데이타프로세서및그방법 KR100385499B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US33696794A 1994-11-10 1994-11-10
US336,967 1994-11-10

Publications (2)

Publication Number Publication Date
KR960018880A true KR960018880A (ko) 1996-06-17
KR100385499B1 KR100385499B1 (ko) 2003-08-02

Family

ID=23318508

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950040385A KR100385499B1 (ko) 1994-11-10 1995-11-09 배경모드에서투명한동작을갖는데이타프로세서및그방법

Country Status (7)

Country Link
US (1) US5954813A (ko)
EP (1) EP0712078B1 (ko)
JP (1) JP3943616B2 (ko)
KR (1) KR100385499B1 (ko)
CN (1) CN1097781C (ko)
DE (1) DE69525129T2 (ko)
TW (1) TW247949B (ko)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19611942C2 (de) * 1996-03-26 2003-02-20 Daimler Chrysler Ag Halbleiterschaltkreis für ein elektronisches Steuergerät
US6175913B1 (en) * 1997-09-12 2001-01-16 Siemens Ag Data processing unit with debug capabilities using a memory protection unit
EP0935195A2 (en) 1998-02-06 1999-08-11 Analog Devices, Inc. "An integrated circuit with a high resolution analog-to-digital converter, a microcontroller and high density memory and an emulator for an integrated circuit
US6385689B1 (en) 1998-02-06 2002-05-07 Analog Devices, Inc. Memory and a data processor including a memory
US6701395B1 (en) 1998-02-06 2004-03-02 Analog Devices, Inc. Analog-to-digital converter that preseeds memory with channel identifier data and makes conversions at fixed rate with direct memory access
US6233627B1 (en) * 1998-08-10 2001-05-15 Micron Technology, Inc. Processor with internal register for peripheral status
US6564269B1 (en) * 1998-09-10 2003-05-13 Silicon Image, Inc. Bi-directional data transfer using the video blanking period in a digital data stream
US6681280B1 (en) * 1998-10-29 2004-01-20 Fujitsu Limited Interrupt control apparatus and method separately holding respective operation information of a processor preceding a normal or a break interrupt
US6754749B1 (en) * 2001-01-22 2004-06-22 Sharewave, Inc. Multiple use integrated circuit for embedded systems
TW564350B (en) * 2002-03-01 2003-12-01 Via Tech Inc Control chip for speeding up memory access and the operation method
KR100462177B1 (ko) * 2002-08-26 2004-12-17 삼성전자주식회사 주변 장치의 동작 상태를 실시간으로 백업할 수 있는엠베디드 컨트롤러
US7574585B1 (en) * 2003-01-31 2009-08-11 Zilog, Inc. Implementing software breakpoints and debugger therefor
US7395443B1 (en) 2004-12-28 2008-07-01 Advanced Micro Devices, Inc. Integrated circuit with a hibernate mode and method therefor
US7752363B2 (en) * 2005-07-04 2010-07-06 Mediatek Inc. Signal generating circuit and related method for activating physical channel between host and peripheral device
US7533106B2 (en) * 2005-09-09 2009-05-12 Quickfilter Technologies, Inc. Data structures and circuit for multi-channel data transfers using a serial peripheral interface
WO2008003353A1 (en) * 2006-07-05 2008-01-10 Freescale Semiconductor, Inc. Improvements in or relating to buffer management
CN109726163B (zh) * 2018-12-30 2020-12-11 广东大普通信技术有限公司 一种基于spi的通信系统、方法、设备和储存介质
CN115562464B (zh) * 2022-02-14 2023-09-12 荣耀终端有限公司 电子设备的激活模式的控制方法、电子设备以及存储介质

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4942516A (en) * 1970-12-28 1990-07-17 Hyatt Gilbert P Single chip integrated circuit computer architecture
US4056846A (en) * 1976-06-30 1977-11-01 Ibm Corporation Data processing system with apparatus for sharing channel background processing
US4532587A (en) * 1981-08-26 1985-07-30 Texas Instruments Incorporated Single chip processor connected to an external memory chip
US4545015A (en) * 1982-12-27 1985-10-01 Pitney Bowes Inc. Word processing system with foreground/background capability
US4813009A (en) * 1984-11-02 1989-03-14 Tektronix, Inc. Method and apparatus for determining internal status of a processor
US4674089A (en) * 1985-04-16 1987-06-16 Intel Corporation In-circuit emulator
US5084814A (en) * 1987-10-30 1992-01-28 Motorola, Inc. Data processor with development support features
US5073968A (en) * 1988-08-09 1991-12-17 Hewlett-Packard Company Method and apparatus for marking emulation analysis states
KR0136594B1 (ko) * 1988-09-30 1998-10-01 미다 가쓰시게 단일칩 마이크로 컴퓨터
JPH0644236B2 (ja) * 1989-03-08 1994-06-08 富士ゼロックス株式会社 記録装置のモニタ制御装置
JPH03156554A (ja) * 1989-11-14 1991-07-04 Hitachi Ltd データ転送制御方式
US5307464A (en) * 1989-12-07 1994-04-26 Hitachi, Ltd. Microprocessor and method for setting up its peripheral functions
US5157781A (en) * 1990-01-02 1992-10-20 Motorola, Inc. Data processor test architecture
JPH0682901A (ja) * 1992-09-07 1994-03-25 Hitachi Ltd カメラの日付位置設定方法
JPH06103109A (ja) * 1992-09-22 1994-04-15 Hitachi Ltd データプロセッサ、及びこれを用いるデバッグ装置
JPH0778731B2 (ja) * 1993-03-10 1995-08-23 日本電気株式会社 情報処理装置
US5530858A (en) * 1993-04-01 1996-06-25 Intel Corporation Method and apparatus for background processing for PCMCIA card services

Also Published As

Publication number Publication date
US5954813A (en) 1999-09-21
JPH08235010A (ja) 1996-09-13
CN1097781C (zh) 2003-01-01
TW247949B (en) 1995-05-21
JP3943616B2 (ja) 2007-07-11
EP0712078A1 (en) 1996-05-15
DE69525129T2 (de) 2002-07-11
EP0712078B1 (en) 2002-01-23
CN1159032A (zh) 1997-09-10
KR100385499B1 (ko) 2003-08-02
DE69525129D1 (de) 2002-03-14

Similar Documents

Publication Publication Date Title
KR960018880A (ko) 배경 모드에서 투명 동작을 갖는 데이타 처리기 및 그 방법
KR970012145A (ko) 데이타 프로세서와 그 작동 방법, 그 디버깅 작동 실행 방법 및 그 중단점 값 수정 방법
US9798679B2 (en) Information processing device and processor
JPH05204820A (ja) マイクロプロセッサ、処理システム、およびバスインタフェース
KR950003999A (ko) 정보 처리 시스템
JP3887376B2 (ja) 不揮発性メモリのサービス・プロセッサ・アクセス
US5535404A (en) Microprocessor status register having plural control information registers each set and cleared by on and off decoders receiving the same control data word
US6742060B2 (en) Look-up table based circuitry for sharing an interrupt between disk drive interfaces
JP3452147B2 (ja) 内部及び外部の周辺機器とエミュレーションモードで作動可能なマイクロコンピュータ
KR970066899A (ko) 데이터 프로세서, 데이터 처리 시스템, 및 데이터 프로세서를 이용한 외부장치로의 액세스 방법
JP2924512B2 (ja) マイクロコンピュータ
KR910008568A (ko) 퍼스널 컴퓨터 패리티 체크 시스템
JP3110222B2 (ja) マイクロコンピュータ
JP2000057055A (ja) デジタルデ―タ処理回路用記憶手段への書込みアクセスを制御する方法及び装置
JPS6315347A (ja) 情報保存方式
KR930023847A (ko) 병렬 프로세서 시스템
KR890015139A (ko) 컴퓨터의 의사(pseudo) 디스크램 시스탬
EP0701193A1 (en) Expanded mode microcontroller
JPS59163653A (ja) デバツグ装置
JPH06208481A (ja) マイクロコントローラ
JPH09274611A (ja) マイクロコンピュータ
JPH10283223A (ja) 制御系回路
JPH04297938A (ja) メモリ保護回路
JPH0628245A (ja) マイクロコンピュータ
JPH04333145A (ja) モード切替回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130425

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20140425

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee