JPS6315347A - 情報保存方式 - Google Patents
情報保存方式Info
- Publication number
- JPS6315347A JPS6315347A JP61158225A JP15822586A JPS6315347A JP S6315347 A JPS6315347 A JP S6315347A JP 61158225 A JP61158225 A JP 61158225A JP 15822586 A JP15822586 A JP 15822586A JP S6315347 A JPS6315347 A JP S6315347A
- Authority
- JP
- Japan
- Prior art keywords
- parity
- control part
- function
- initialization
- saving area
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims description 12
- 230000006870 function Effects 0.000 abstract description 21
- 238000000034 method Methods 0.000 description 7
- 238000010586 diagram Methods 0.000 description 2
- 238000013467 fragmentation Methods 0.000 description 1
- 238000006062 fragmentation reaction Methods 0.000 description 1
- 238000011835 investigation Methods 0.000 description 1
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は制御部の初期設定動作時に−一ける退避情報の
保存方式に関する。
保存方式に関する。
情報を書き込まずパリティ機能を有する記憶部を読み出
すと、パリティ障害が発生する可能性があるので、記憶
部へのアクセス条件として情報の書き込みが必要とされ
る。第2図は制御部1のバス2に記憶部3を有し、さら
に制御部1に接続路を持ち、初期設定信号′t−細分化
する初期設定検出細分部6を説け、初期設定検出細分部
6を介して、制御部lが細分化された初期設定情報を入
力することにより、記憶部3′f、分割、制御して入出
力部に退避情報を転送する構成である。
すと、パリティ障害が発生する可能性があるので、記憶
部へのアクセス条件として情報の書き込みが必要とされ
る。第2図は制御部1のバス2に記憶部3を有し、さら
に制御部1に接続路を持ち、初期設定信号′t−細分化
する初期設定検出細分部6を説け、初期設定検出細分部
6を介して、制御部lが細分化された初期設定情報を入
力することにより、記憶部3′f、分割、制御して入出
力部に退避情報を転送する構成である。
このように従来の情報保存方式は初期設定信号を細分化
することにより、記憶部の初期設定処理以外時における
情報の保存を可能としていた。
することにより、記憶部の初期設定処理以外時における
情報の保存を可能としていた。
初期設定信号を細分化し記憶部を分割、制御しても退避
情報を保存できる場合と、できない場合(記憶部の初期
設定時)が存在するので、退避情報の保存が完全に行な
われない。又初期設定信号を検出し、細分化する検出細
分部が必要となり、かつ初期設定処理が統一できないと
いう欠点がある0 C問題点を解決するための手段〕 本発明の情報保存方式は制御部のバスに接続され記憶部
、初期設定検出部に接続路を持つパリティ制御部を設け
、パリティ制御部としてパリティ機能の許可および禁止
を制御させ記憶部を分割制御する機能を有する。
情報を保存できる場合と、できない場合(記憶部の初期
設定時)が存在するので、退避情報の保存が完全に行な
われない。又初期設定信号を検出し、細分化する検出細
分部が必要となり、かつ初期設定処理が統一できないと
いう欠点がある0 C問題点を解決するための手段〕 本発明の情報保存方式は制御部のバスに接続され記憶部
、初期設定検出部に接続路を持つパリティ制御部を設け
、パリティ制御部としてパリティ機能の許可および禁止
を制御させ記憶部を分割制御する機能を有する。
第1図を参照すると、制御部1のバス2にパリティ機能
を備える記憶部3と、記憶部3に接続され初期設定検出
部5に接続路を持ちかつパリティ機能の禁止および許可
を司るパリティ制御部4とを有し、さらに初期設定検出
部5が制御部1に接続される構成である。この構成にお
いては初期設定検出細分部よシ細分機能を排除した初期
設定検出部5が外部初期設定信号を受信すると、初期設
定指示を制御部1、パリティ制御部4に送出する。
を備える記憶部3と、記憶部3に接続され初期設定検出
部5に接続路を持ちかつパリティ機能の禁止および許可
を司るパリティ制御部4とを有し、さらに初期設定検出
部5が制御部1に接続される構成である。この構成にお
いては初期設定検出細分部よシ細分機能を排除した初期
設定検出部5が外部初期設定信号を受信すると、初期設
定指示を制御部1、パリティ制御部4に送出する。
パリティ制御部4は記憶部3の退避領域へのパリティ機
能を禁止し、パリティ障害を抑圧する。制御部1は記憶
部3(退避領域以外)、パリティ制御部4(パリティ機
能禁止状態は不変)を初期設定し%終了後、退避領域を
読み出し、退避情報を入出力部に転送する。退避情報の
保存を終えると、制御部1はパリティ制御部4にパリテ
ィ機能許可指示を送出する。パリティ制御部4は記憶部
3の退避領域へのパリティ機能の禁止を解除し、通常使
用状態における退避領域へのアクセス時の品質向上を計
る。
能を禁止し、パリティ障害を抑圧する。制御部1は記憶
部3(退避領域以外)、パリティ制御部4(パリティ機
能禁止状態は不変)を初期設定し%終了後、退避領域を
読み出し、退避情報を入出力部に転送する。退避情報の
保存を終えると、制御部1はパリティ制御部4にパリテ
ィ機能許可指示を送出する。パリティ制御部4は記憶部
3の退避領域へのパリティ機能の禁止を解除し、通常使
用状態における退避領域へのアクセス時の品質向上を計
る。
つまシ、初期設定細分機能を削除し、初期設定検出部と
しパリティ制御部を設けて、記憶部の全領域よシ一部パ
リティ機能を取シ除き障害、準正常動作情報の退避領域
とし退避領域へのアクセス条件(書き込んでから読み出
す)を排除することにより、初期設定処理中の情報の書
き込みによる書き換えをすることなく退避領域内の情報
を一義的に読み出すことを可能にする。
しパリティ制御部を設けて、記憶部の全領域よシ一部パ
リティ機能を取シ除き障害、準正常動作情報の退避領域
とし退避領域へのアクセス条件(書き込んでから読み出
す)を排除することにより、初期設定処理中の情報の書
き込みによる書き換えをすることなく退避領域内の情報
を一義的に読み出すことを可能にする。
本発明は以上説明したように、パリティ制御部を設け、
初期設定信号によりパリティ機能を禁止し、初期設定動
作後パリティ機能の禁止を解除することにより、初期設
定時における退避情報の消滅の防止を計り、退避情報保
存によシ障害、準正常動作発生時の原因究明の各易化、
さらに初期設定の細分化を排除することによシ、初期設
定処理の簡潔化を可能にする。
初期設定信号によりパリティ機能を禁止し、初期設定動
作後パリティ機能の禁止を解除することにより、初期設
定時における退避情報の消滅の防止を計り、退避情報保
存によシ障害、準正常動作発生時の原因究明の各易化、
さらに初期設定の細分化を排除することによシ、初期設
定処理の簡潔化を可能にする。
第1図は本発明の一実施例を示す図、第2図は従来の一
例を示す図である。 1・・・制御部、2・・・制御部のバス、3・・・記憶
部、4・・・パリティ制御部、5・・・初期設定検出部
、6・・・初期設定検出細分部。 代理人 弁理士 内 原 晋(パ$ l 田 等 2 閃
例を示す図である。 1・・・制御部、2・・・制御部のバス、3・・・記憶
部、4・・・パリティ制御部、5・・・初期設定検出部
、6・・・初期設定検出細分部。 代理人 弁理士 内 原 晋(パ$ l 田 等 2 閃
Claims (1)
- 制御部のバスにパリティ機能を備える記憶部と、前記制
御部に接続路を持つ初期設定検出部と、前記制御部のバ
スに接続され前記記憶部および前記初期設定検出部に接
続路を持つパリティ制御部とを設け、前記パリティ制御
部によりパリティ機能の禁止および許可を制御させ前記
記憶部を分割制御することを特徴とする情報保存方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61158225A JPS6315347A (ja) | 1986-07-04 | 1986-07-04 | 情報保存方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61158225A JPS6315347A (ja) | 1986-07-04 | 1986-07-04 | 情報保存方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6315347A true JPS6315347A (ja) | 1988-01-22 |
Family
ID=15667013
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61158225A Pending JPS6315347A (ja) | 1986-07-04 | 1986-07-04 | 情報保存方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6315347A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5028451A (en) * | 1988-02-04 | 1991-07-02 | Idemitsu Petrochemical Company Limited | Method of producing sintered hard metal with diamond film |
JPH04347102A (ja) * | 1991-05-27 | 1992-12-02 | Goei Seisakusho:Kk | ダイヤモンドアクセサリーおよびその製造方法 |
JP2006178733A (ja) * | 2004-12-22 | 2006-07-06 | Nec Micro Systems Ltd | メモリ装置及びメモリの初期化漏れ検出方法 |
-
1986
- 1986-07-04 JP JP61158225A patent/JPS6315347A/ja active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5028451A (en) * | 1988-02-04 | 1991-07-02 | Idemitsu Petrochemical Company Limited | Method of producing sintered hard metal with diamond film |
JPH04347102A (ja) * | 1991-05-27 | 1992-12-02 | Goei Seisakusho:Kk | ダイヤモンドアクセサリーおよびその製造方法 |
JP2006178733A (ja) * | 2004-12-22 | 2006-07-06 | Nec Micro Systems Ltd | メモリ装置及びメモリの初期化漏れ検出方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS61156338A (ja) | マルチプロセツサシステム | |
JPS6315347A (ja) | 情報保存方式 | |
JPS6340925A (ja) | メモリ初期化方式 | |
JP2664144B2 (ja) | 多重化処理装置の切替方法および装置 | |
JPS6127778B2 (ja) | ||
JP2713317B2 (ja) | ディスク装置における電源瞬断時の書き込みデータ保護方式 | |
JPH0322055A (ja) | マイクロプロセッサ | |
JPH0635747A (ja) | デバッグ支援装置 | |
JPS63250753A (ja) | メモリアクセスチエツク方式 | |
JPH02278446A (ja) | メモリアクセス制御回路 | |
JPH02302855A (ja) | メモリ制御装置 | |
JPS63231654A (ja) | 情報保証方式 | |
JPH02166510A (ja) | ディスク制御装置 | |
JPH05334195A (ja) | 情報処理装置 | |
JPS60186935A (ja) | マイクロプログラムロ−ド方式 | |
JPS63306750A (ja) | ディジタル回線制御方式 | |
JPS61228544A (ja) | 書込保護方式 | |
JPH05335951A (ja) | D/a変換装置 | |
JPH06202879A (ja) | 割込み処理方法 | |
JPH02216564A (ja) | 再開処理方式 | |
JPH0336650A (ja) | メモリ保護方式 | |
JPH02125343A (ja) | 情報処理装置 | |
JPS62105251A (ja) | バツクアツプメモリのチエツク方式 | |
JPH03113649A (ja) | 書込みデータ転送装置 | |
JPH05143788A (ja) | メモリーカード |