KR960014501B1 - 비디오 신호의 위상 제어 회로 - Google Patents

비디오 신호의 위상 제어 회로 Download PDF

Info

Publication number
KR960014501B1
KR960014501B1 KR1019930702840A KR930702840A KR960014501B1 KR 960014501 B1 KR960014501 B1 KR 960014501B1 KR 1019930702840 A KR1019930702840 A KR 1019930702840A KR 930702840 A KR930702840 A KR 930702840A KR 960014501 B1 KR960014501 B1 KR 960014501B1
Authority
KR
South Korea
Prior art keywords
sampling clock
video
pixel data
sampling
signal
Prior art date
Application number
KR1019930702840A
Other languages
English (en)
Inventor
사또시 후루따
Original Assignee
화낙 가부시끼가이샤
이나바 세이우에몬
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 화낙 가부시끼가이샤, 이나바 세이우에몬 filed Critical 화낙 가부시끼가이샤
Application granted granted Critical
Publication of KR960014501B1 publication Critical patent/KR960014501B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/12Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by switched stationary formation of lamps, photocells or light relays
    • H04N3/127Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by switched stationary formation of lamps, photocells or light relays using liquid crystals

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

내용없음.

Description

[발명의 명칭]
비디오 신호의 위상 제어 회로
[도면의 간단한 설명]
제 1도는 위상 제어 회로의 구성도.
제 2도는 본 발명의 한 실시예의 위상 제어 회로를 갖는 표시 장치의 개략구성도.
제 3도는 지연 클럭의 파형을 도시한 타이밍 챠트.
제 4도는 화소 데이터와 지연 클럭과의 위상 관계의 한 예를 도시한 도면.
제 5도는 제어 회로에 의한 제어 수순을 도시한 플로우 챠트.
[발명의 상세한 설명]
본 발명은 비디오 신호와 새플링 클럭과의 위상을 제어하는 위상 제어 회로에 관한 것으로, 특히 패널 디스플레이 등과 같이 화소 정보를 1 비트 단위의 데이터로서 샘플링하는 장치에 이용되는 비디오 신호의 위상 제어 회로에 관한 것이다.
배경기술
일반적으로, 표신 장치로 비디오 신호를 전송하는 경우에는 화소 데이터와 함께 클럭 펄스의 주기에 동기해서 수평 동기 신호 및 수직 동기 신호를 전송한다. CRT의 경우에는 수평 동기 신호 및 수직 동기 신호를 기초로 수상관의 편향에 필요한 톱니파의 주파수와 위상을 제어해서 수상관의 벌브면 상에서 전자 비임이 송상측(送像側)과 완전히 동일하게 주사하도록 제어한다.
그런데, 이 CRT를 이용한 종래의 표시 장치 대신, 근래에는 내부 길이가 짧은 패널 디스플레이가 사용되고 있다. 패널 디스플레이에는 액정 디스플레이, 플라즈마 디스플레이 등이 있고, 전압이 인가된 X 전극과 Y 전극과의 교차점에서 발광하도록 구성되어 있다. 이 패널 디스플레이로 비트 신호를 공급하는 경우에는, 전송측에서는 각 화소 데이터를 1 비트마다 샘플링 클럭과 동기시키고, 수평 동기 신호 및 수직 동기 신호와 함께 디스플레이 측으로 공급하도록 한다.
이것을 수신한 패널 디스플레이 축에서는 수신한 비디오 신호의 수평 동기 및 수직 동기를 행함과 동시에. 전송측과 동일한 주파수의 샘플링 클럭을 재생해서 비디오 신호로부터 취출한 각 화소 데이터를 1 비트마다 샘플링 클럭과 동기시켜서 표시 화면 상에 표시한다.
그런데, 화소 데이타를 1비트마다 정확히 취입하기 위해서는 샘플링 클럭을 화소 데이타의 비트 펄스의 거의 중앙에서 발생시킬 필요가 있다. 그러나, 수평 동기 및 수직 동기를 행하는 것만으로는 주기를 일치시킬 수는 있어도, 비트 펼스의 중앙 부분과 샘플링 클럭과의 위상을 정확히 일치시킬 수가 없다. 이러한 이유로 인해, 화소 데이타를 정확히 래취할 수 없는 경우가 있다. 특히, 펄스 디스플레이를 수치 제어 장치 등에 사용한 경우에는 전송측과 패널 디스플레이측 상이가 상당히 떨어져 배치되어 있는 것이 많아서 보다 위상 변이가 용이해진다.
이러한 이유로 인해, 종래는 패널 디스플레이 측에 샘플링 클럭의 위상을 단계적으로 변화시키는 장치를 설치하고, 수동으로 이것을 전환해서 화소 데이타와의 위상을 동기시키도록 했다.
그러나, 이와 같은 패널 디스플레이를 수치 제어 장치와 같이 공장 등에서 사용되는 장치에 설치한 경우에는 장치의 조립 상태가 빈번히 변하기 때문에, 전송측과 패널 디스플레이 사이의 케이블 길이도 그때마다 변한다. 이러한 이유로 인해, 전송측과 패널 디스플레이와의 위상도 빈번히 변하기 때문에 그때마다 수동으로 위상 동기를 하지 않으면 안된다. 따라서, 수고가 필요하고 조작성이 나쁘다는 문제점이 있었다.
[발명의 개시]
본 발명은 이와 같은 점을 고려하 것으로, 비디오 신호의 위상 제어를 자동적으로 행할 수 있는 비디오 신호의 위상 제어 회로를 제공하는 것을 목적으로 한다.
본 발명에서는 상기 과제를 해결하기 위해, 비디오 신호와 샘플링 클럭과의 위상을 제어하는 비디오 신호의 위상 제어 회로에 있어서, 위상이 다른 복수의 샘플링 출력하는 샘플링 클럭 출력 수단, 외부에서 전환 신호가 전송될 때에 상기 복수의 샘플링 클럭 중에서 각각 위상이 다른 샘플링 클럭을 하나씩 선택해서 출력하는 복수의 샘플링 클럭 전환 수단, 외부에서의 비디오용 샘플링 클럭 결정 신호에 기초해서 상기 복수의 샘플링 클럭 중에서 비디오용 샘플링 클럭으로서 하나를 선택하여 표시 장치측으로 출력하는 비디오용 샘플링 클럭 출력 수단, 상기 복수의 샘플링 클럭 전환 수단과 한쌍으로 접속되어 각각 대응하는 샘플링 클럭 전환 수단에서 상기 샘플링 클럭이 출력될 때 상기 화소 데이타를 취입하는 복수의 수신 데이타 취입수단, 상기 복수의 화소 데이타 취입 수단에 취입된 각 화소 데이타 수를 카운트하는 복수의 화소 데이타 수 카운트 수단, 상기 복수의 화소 데이타 수 카운트 수단이 카운트한 각 카운트 값을 일정 주기마다 확인해서 모두 소정값 이상으로 되어 있으면 상기 비디오용 샘플링 클럭 출력 수단으로 상기 비디오용 샘플링 클럭 결정 신호를 출력하고, 상기 소정값 이상으로 되어 있지 않으면 상기 복수의 샘플링 클럭 전환 수단으로 각각 새롭게 상기 전환 신호를 출력하는 위상 제어 수단을 갖는 것을 특징으로 하는 비디오 신호의 위상 제어 회로가 제공된다.
복수의 샘플링 전환 수단은 위상 제어 수단으로부터 전환 신호가 출력될 때 복수의 샘플링 클럭 중에서 각각 위상이 다른 샘플링 클럭을 하나씩 선택해서 출력한다. 샘플링 클럭 전환 수단과 한쌍으로 설치된 각 화소 데이터 추입 수단은 각각 대응하는 샘플링 클럭 전환 수단으로부터 샘플링 클럭이 출력될때에 화소 데이타를 취입한다. 그리고, 화소 데이터 취입 수단이 각 화소 데이터 수를 화소 데이타 수 카운트 수단이 카운트하고, 위상 제어 수단은 일정 주기마다 그 카운트 값을 확인해서 각 화소 데이타 수가 전부 소정값 이상으로 되어 있으면 비디오용 샘플링 클럭 출력 수단으로 비디오용 샘플링 클럭 결정 신호를 전송한다. 따라서, 비디오용 샘플링 클럭 수단은 샘플링 클럭 출력 수단으로부터 전송된 복수의 샘플링 클럭 중에서 하나의 비디오용 샘플링 클럭을 선택해서 표시 장치측으로 출력하고, 이 비디오용 샘플링 클럭의 타이밍에서 화소 데이터가 표시된다. 한편, 각 화소 데이터 수가 소정값 이상으로 되어 있지 않으면 위상 제어 수단은 각 샘플링 클럭 변화 수단으로 변화 신호를 출력한다. 따라서, 새로운 위상의 샘플링 클럭이 각 샘플링 클럭 전환 수단으로부터 출력되어 각 화소 데이터타 가 카운트된다.
발명을 실시하기 위한 최상의 형태
이하, 본 발명의 한 실시예를 도면에 기초해서 설명한다.
제 2도는 본 발명의 한 실시예의 동기 회로를 갖는 표시 장치의 개략구성도이다. 본 실싱예에서는 표시 장치(1)을 수치 제어장치에 사용하다고 하자. 표시 장치(1)은 그 표시부에 패널 디스플레이(4)를 사용하고 있고, 수치 제어장치 본체(5)로부터 전송되는 비디오 신호를 위상 제어 회로(2) 및 화상 제어회로(3)에서 처리해서 패널 디스플레이(4)상에 표시한다. 또, 패널 디스플레에(4)에는 액정 디스플레이, 플라즈마 디스플레이 및 EL디스플레이 등이 사용된다.
제 1도는 위상 제어 회로(2)의 구성을 도시한 표면이다. 수신 회로(21)에는 화소 데이타(ED)를 포함하는 비디오 신호(VS), 수평 동기 신호(HD) 및 수직동기 신호(VD)가 수치 제어 장치(5)에서 전송된다. 수신회로(21)은 이들 신호를 파형 정형해서 화상 제어회로(3)으로 전송함과 동시에, 수직 동기 신호(VD)를 발진 회로 (22) 및 제어 회로(23)으로 전송한다. 또, 수신 회로(21)은 데이타 래치 회로(26a 내지 26c)에 화소 데이터(ED)를 전송한다, 또, 여기서는 흑백 화상을 취급하고, 화소 데이터(ED)는 1도트의 펄스 신호이다.
발진 회로(22)는 수신 회로(21)로부터 수직 동기 신호(VD)를 수신하면, 수치 제어 장치(5)측에서 비디오 신호를 출력할때에 생성된 샘플링 클럭과 동일한 주파수의 샘플링 클럭(SP)를 수직 동기 신호(VD)와 동기해서 생성한다. 지연회로(24)는 이 샘플링 펄스(SP)에 기초해서 위상이 다른 16개의 지연 클럭(DP1 내지 DP16)을 생성한다. 제 3도는 지연 클럭(DP1 내지 DP16)의 파형을 나타내는 타이밍 챠트이다. 도면에서도 알 수 있는 바와 같이, 지연 클럭(DP1 내지 DP16)은 샘플링 클럭(SP)에 대한 위상이 등간격으로 변이하도록 생성된다.
제 1도에서 지연 회로(24)에서 생성된 지연 클럭(DP1 내지 DP16)은 전환회로(CS)(25a 내지 25d)로 전송된다. 이들 전환 회로(25a 내지 25d)에는 각각 전환 신호(SS1 내지 SS4)가 제어 회로 (23)으로부터 전송된다. 제어 회로 (23)은, 전환 회로(25a 내지 25c)에 대해서는 서로 위상이 상이한 지연 클럭(DP)를 하나씩 선택해서 출력시키기 위해 각각으로 전환 신호(SS1 내지 SS3)를 전송한다. 또, 여기서는 전환 회로(25a, 25b 및 25c)의 순서로 위상이 변이되도록 지연 클럭(DP)를 선택시키는 것이다. 또, 전환 회로(25a 내지 25c)가 출력하는 지연 클럭(DP)는 각각 DP3, DP8, DP13 또는 DP4, DP9, DP14와 같이 소정 위상 간격을 두고 결정된다. 한편, 제어 회로(23)은 전환 회로(25d)에 대해서는 최종적으로 화상 제어 회로(3)으로 전송하는 비디오용 샘플링 클럭(VSP)를 선택해서 출력시키기 위한 전환 신호(SS4)를 전송한다.
전환 회로(25a 내지 25c)는 전환 신호(SS1 내지 SS3)을 수취하면, 지연 클럭(DP1 내지 DP16) 중에서 상이한 것을 각각 하나씩 선택하여 데이타 래치회로(DL)(26a 내지 26c) 및 펄스 성형 회로(PM)(27a 내지 27c)로 전송한다. 데이타 래치 회로(26a 내지 26c)는 각각 대응하는 전환 회로(25a 내지 25c)로부터 지연 클럭(DP1 내지 DP16)중 어느 것을 수신하면, 그 상스 타이밍에서 수신 회로(21)로부터 화소 데이터(ED)를 래치한다.
펄스 성형 회로(27a 내지 27c)는 각각 전환 회로(25a 내지 25c)로부터의 지연 펄스(DP)에 일치시켜 데이타 래취 회로(26a 내지 26c)의 래취된 화소 데이터(ED)를 펄스 성형해서 카운터(CT)(28a 내지 28c)로 전송한다. 카운터(28a 내지 28c)는 각 펄스 성형 회로(27a 내지 27c)로부터의 화소 데이터(ED)를 각각 카운트해서 1화면 주기로 리셋트한다. 이들 카운터(28a 내지 28c)의 각 카운트 값은 제어 회로 (23)으로 전송된다.
제어 회로(23)은 수치 제어 장치 본체(5)로부터 최초의 비디오 신호(VS)가 전송되면, 그 화소 데이타(ED)를 패널 디스플레이(4)에 표시기키기 전에 1 화면 주기로 화소 데이타(ED)의 카운트를 행한다. 여기에서, 화소 데이타(ED)의 표시가 행해지지 않고, 카운트만이 행해진 화면을 샘플링 화면이라 한다. 제어 회로(23)은 각 카운트 값을 1화면 주기마다 확인해서 그들 값에 대응하여 전환 신호(SS1 내지 SS3)를 출력해서 전환 회로(25a 내지 25c)가 출력하는 지연 클럭(DP)를 전환한다.
제 4도는 화소 데이타(ED)와 지연 클럭(DP1 내지 DP16)과의 위상 한 예를 도시한 도면이다. 화소 데이타(ED)를 정확히 래치하기 위해서는 소정 범위(X)이내에 지연 클럭을 사용하는 것이 좋다.
즉, 제 4도에서 위상 관계의 경우에는 전환 획로(25a 내지 25c)에 있어서 지연 클럭(DP3 내지 에14)중 어느 것을 선택함으로써 데이타 래치 회로(26a 내지 26c)에서 각각 정확히 화소 데이타(ED)를 래치할 수 있다.
그런데, 지금 전환 회로(25a 내지 25c)의 츨력을 각각 DP2, DP7, DP12와 같이 전환했다면, 각 클럭이 제 4도의 위상 관계에 있는 경우에는 , 데이타 래치 회로(26a 및 26c)는 정확히 데이타를 래치할 수 있다.
그러나, 데이타 래이회로(26a)만은 DP2의 출력 타이밍이 화소 데이타(ED)의 상승 시기에 있으므로, 항상 데이타를 래치할 수 있다고는 할 수 없다. 이 때문에, 예를 들면 어떤 1화면에서는 펄스의 상승하는 화소 데이타(ED)의 수가 100개라면, 카운터(28a 내지 28c)에서는 정확히 100을 카운트할 수 있으나, 카운터(28a)에서는 그보다도 작은 수, 예를 들면 80 밖에 카운트할 수 없다.
이 카운트가 수치 제어 장치 본체(5)로부터 비디오 신호가 전송되어 최초의 샘플링 화면에서의 것이라면, 제어 회로(23)은 이때의 카운터(28b)의 값을 기억하고, 전환 신호(SS1 내지 SS3)를 새롭게 출력해서 전환 회로 (25a 내지 25c)가 출력하는 지연 클럭(DP)를 새로운 위상 패턴으로 전환한다.
이 전환 방법으로서는 3개의 지연 클럭(DP)의 위상을 각각 하나만 동일 방향으로 변이시키도록 한다.
즉, 여기서는 전환 회로(25a 내지 25c)의 출력을 각각 DP2, DP7 및 DP3, DP8 및 DP13으로 전환된다. 그러면, 이번에는 모든 클럭이 소정 범위(X) 이내의 것으로 되므로 각 카운터(28a 내지 28c)의 카운트 값은 모두 100으로 된다.
이렇게 해서, 각 카운트 값이 모든 최초의 샘플링 화면에서의 카운터(28b)의 카운트 값(100)으로 된때에는 제어 회로(23)은 전환 신호 (SS4)를 출력해서 전환 회로 (25d)의 것이 선택된다. 전환 회로(25b)는 3개의 지연 클럭 중 항상 중간 위상인 것을 출력하고, 이 출력 펄스를 비디오용 샘플링 클럭(VSP)로서 선택함으로써 화소 데이타(ED)와 비디오용 샘플링 클럭(VSP)를 보다 확실히 동거시킬 수 있다.
이와 같이, 비디오용 샘플링 클럭(VSP)가 한번 결정되면 이후 제어 회로(23)은 커운터(28a 내지 28c)의 카운트 값이 항상 카운터(28b)의 카운터 값과 동일한 값을 유지하도록 전환 신호(SS1 내지 SS3)를 제어한다. 그래서, 항상 비디오용 샘플링 클럭(VSP)가 화소 데이타(ED)와 동일할 수 있도록 제어된다.
또, 비디오용 샘플링 클럭(VSP)를 결정할 때, 각 카운터(28a 내지 28c)의 카운트 값은 최초의 샘플링 화면에서의 카운터 (28b)의 카운트 값(100) 이상으로 되면, 반드시 모두 일치할 필요는 없다.
제 5도는 제어 회로(23)에 의한 제어 수순을 나태내는 플로우 챠트이다. 이 플로우 챠트는 제어 회로(23)에 화면 표시 조작 개시 직후의 비디오 신호가 입력된 시점부터 개시된다.
[S1] 전환 신호(SS1 내지 SS3)를 출력해서 임의의 지연 클럭을 각 전환 회로(25a 내지 25c)로 출력시킨다.
[S2] 화소 데이타(ED)의 1화면 분위 카운트가 종료되었는지 여부를 판단해서 종료했으면 단계 S3으로 진행하고, 그렇지 않으면 단계 S2를 반복한다.
[S3] 카운터(28a 내지 28c)의 카운트 값이 모두 최초의 샘플링 화면에서의 카운터(28b)의 카운트 값으로 되어 있는지 여부를 판단해서, 그렇다면 단계 S4로 진행하고, 그렇지 않으면 단계 S1으로 돌아간다.
[S4] 전환 신호(SS4)에 의해 전환 회로 (25b)가 출력하고 있는 지연 클럭을 비디오용 샘플링 클럭(VSP)로서 전환 회로 (25d)로부터 화상 제어 회로(3)으로 전송한다. 이들에 의해, 패널 디스플레이(4)에서 화면표시가 시작된다.
[S5] 화면 표시가 개시되어 화소 데이터(ED)의 1 화면 분의 카운트가 종료했는지 여부를 판단해서, 종료 했으면 단계 S6으로 진행하고, 그렇지 않으면 단계 S5를 반복한다.
[S6] 카운터(28a 내지 28c)의 카운트 값이 모두 일치했는지 여부를 판단해서, 일치했으면 단계 S8로 진행하고, 그렇지 않으면 단계 S7로 진행한다.
[S7] 전환 신호(SS1 내지 SS3)을 출력해서, 각 전환 회로(25a 내지 25c)가 출력하는 지연 클럭을 서로 위치상차가 변하지 않도록 전환한다.
[S8] 전환 회로(25d)에 전환 신호(SS4)를 전송하고, 비디오요 샘플링 클럭(VSP)를 바른 것으로 전환한다.
이와 같이, 본 실시예에서는 카운터(28a 내지 28c)의 카운트 값이 모두 최초의 샘플링 화면에서의 카운터(28b)의 카운트 값으로 되도록 제어하고, 이때 전환 회로(25b)가 출력하는 중간 위상의 지연 클럭(DP)를 비디오용 샘플링 클럭(VSP)로서 패널 디스플레이(4) 측으로 출력하도록 했으므로, 화소 데이타(ED)와 항상 위상 동기가 일치하는 비디오용 샘플링 클럭(VSP)를 출력할 수 있다. 또, 비디오용 샘플링 클럭(VSP)는 제어 회로(23)으로부터의 전환 신호(SS1 내지 SS4)에 의해 자동적으로 선택할 수 있어서 조작성이 향상된다.
또, 본 실시예어서는 3개의 지연 클럭(DP)를 선택해서 화소 데이타(ED)를 카운트라도록 했으나, 필요에 따라 4개 이상 설치해도 좋다.
또, 본 실시예에서는 카운터(28a 내지 28c)의 카운트 값에 기초하여 1화면마다 동기 제어하도록 했으나, 1 수평 동기 신호마다, 또는 복수의 수평 동기 신호마다 행해도 좋다.
이상, 설명한 바와 같이 본 발명에서는, 서로 상이한 위사의 복수의 샘플링 클럭에 의해서 화소 데이타 수를 카운트하고, 이들 카운트 값이 모드 소정값 이상으로 된 경우에 복수의 샘플링 클럭에서 하나를 선택하여 비디오용 샘플링 클럭으로 해서 표시 장지측으로 출력하도록 구성했으므로, 화소 데이타의 확실히 위상 동기가 일치된 비디오용 샘플링 클럭을 자동으로 선택할 수 있다. 따라서, 조작성이 향상된다.

Claims (3)

  1. 비디오 신호와 샘플링 클럭과의 위상을 제어하는 비디오 신호의 위상 제어 회로에 있어서, 위상이 다른 복수의 샘플링 클럭을 출력하는 샘플링 클럭 출력 수단, 외부에서 전환 신호가 전송될 때 상기 복수의 샘플링 클럭 중에서 각각 위상이 다른 샘플링 클럭을 하나씩 선택해서 출력하는 복수의 샘플링 클럭 전환 수단, 외부로부터 비디오용 샘플링 클럭 결정 신호에 기초해서 상기 복수의 샘플링 클럭 중에서 비디오용 샘플링 클럭으로서 하나를 선택해서 표시 장치 측으로 출력하는 비디오용 샘플링 클럭 출력 수단, 상기 복수의 샘플링 클럭 전환 수단과 한쌍으로 접속되어, 각각 대응하는 샘플링 클럭 전환 수단으로부터 상기 샘플링 클럭이 출력될 때 상기 화소 데이타를 취입하는 복수의 수신 데이타 취입 수단, 상기 복수의 화소 데이타 취입 수단이 취입한 각 화소 데이타 수를 카운트하는 복수의 화소 데이타 수 카운트 수단, 및 상기 복수의 화소 데이타 수 카운트 수단이 카운트한 각 카운트 값을 일정주기마다 확인핵서, 모두 소정값 이상으로 되어 있으면 상기 비디오용 샘플링 클럭 수단으로 상기 비디오용 샘플링 클럭 결정 신호를 출력하고, 상기 소정값 이상으로 되어 있지 않으면 상기 복수의 샘플링 클럭 전환 수단으로 각각 새롭게 상기 전환 신호를 출력하는 위상 제어 수단을 구비하는 것을 특징으로 하는 비디오 신호의 위상 제어 회로.
  2. 제 1항에 있어서, 상기 위상 제어 수단을 상기 비디오용 샘플링 클럭으로서 상기 복수의 샘플링 클럭 전환 수단에 의해 선택되어 출력된 각 샘플링 클럭 펄스중 거의 중간 위상을 갖는 것을 선택하도록 상기 비디오용 샘플링 클럭 결정 신호를 출력하도록 구성되는 것을 특징으로 하는 비디오 신호의 위상 제어 회로.
  3. 제 1항에 있어서, 상기 소정값은, 상기 비디오 신호가 전송되어 최초로 상기 복수의 화소 데이타 수카운트 수단에 의해 카운트된 카운트 값의 최대적인 것을 특징으로 하는 비디오 신호의 위상 제어 회로.
KR1019930702840A 1992-01-23 1993-01-12 비디오 신호의 위상 제어 회로 KR960014501B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP92-9668 1992-01-23
JP4009668A JPH05199481A (ja) 1992-01-23 1992-01-23 ビデオ信号の位相制御回路
PCT/JP1993/000033 WO1993015498A1 (en) 1992-01-23 1993-01-12 Circuit for controlling phase of video signal

Publications (1)

Publication Number Publication Date
KR960014501B1 true KR960014501B1 (ko) 1996-10-16

Family

ID=11726596

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930702840A KR960014501B1 (ko) 1992-01-23 1993-01-12 비디오 신호의 위상 제어 회로

Country Status (5)

Country Link
US (1) US5396295A (ko)
EP (1) EP0577841A4 (ko)
JP (1) JPH05199481A (ko)
KR (1) KR960014501B1 (ko)
WO (1) WO1993015498A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017126881A1 (ko) * 2016-01-18 2017-07-27 엘지전자 주식회사 세탁물 처리기기 및 그 제어방법

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5669878A (en) * 1992-01-30 1997-09-23 Intravascular Research Limited Guide wire for a catheter with position indicating means
US5717469A (en) * 1994-06-30 1998-02-10 Agfa-Gevaert N.V. Video frame grabber comprising analog video signals analysis system
US5731843A (en) * 1994-09-30 1998-03-24 Apple Computer, Inc. Apparatus and method for automatically adjusting frequency and phase of pixel sampling in a video display
JP3622270B2 (ja) * 1995-06-16 2005-02-23 セイコーエプソン株式会社 映像信号処理装置、情報処理システム及び映像信号処理方法
EP0803856A4 (en) * 1995-10-16 1999-12-08 Toshiba Kk DISPLAY
JP3823420B2 (ja) * 1996-02-22 2006-09-20 セイコーエプソン株式会社 ドットクロック信号を調整するための方法及び装置
JP2950261B2 (ja) * 1996-11-28 1999-09-20 日本電気株式会社 液晶表示装置
JP3879951B2 (ja) * 1997-09-02 2007-02-14 ソニー株式会社 位相調整装置、位相調整方法及び表示装置
JP3721738B2 (ja) * 1997-09-03 2005-11-30 日本ビクター株式会社 画像表示装置
KR100295226B1 (ko) * 1998-03-16 2001-07-12 윤종용 아날로그비디오캠코더와퍼스널컴퓨터간인터페이싱을위한장치
US6288699B1 (en) * 1998-07-10 2001-09-11 Sharp Kabushiki Kaisha Image display device
JP2002196732A (ja) * 2000-04-27 2002-07-12 Toshiba Corp 表示装置、画像制御半導体装置、および表示装置の駆動方法
JP3729163B2 (ja) * 2001-08-23 2005-12-21 セイコーエプソン株式会社 電気光学パネルの駆動回路、駆動方法、電気光学装置および電子機器

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4189622A (en) * 1975-10-17 1980-02-19 Ncr Corporation Data communication system and bit-timing circuit
JPS56160157A (en) * 1980-04-22 1981-12-09 Sony Corp Bit clock reproducing circuit
JPS606985A (ja) * 1983-06-24 1985-01-14 株式会社ピーエフユー ビデオ信号取込方式
US4672639A (en) * 1984-05-24 1987-06-09 Kabushiki Kaisha Toshiba Sampling clock pulse generator
JPS61122688A (ja) * 1984-11-19 1986-06-10 横河電機株式会社 ビデオインタフエイス装置
JPS62150970A (ja) * 1985-12-24 1987-07-04 Fujitsu Ltd 位相同期回路
JPS63224480A (ja) * 1987-03-13 1988-09-19 Nec Corp 同期信号発生装置
US4964069A (en) * 1987-05-12 1990-10-16 International Business Machines Corporation Self adjusting video interface
US4814879A (en) * 1987-08-07 1989-03-21 Rca Licensing Corporation Signal phase alignment circuitry
US4757264A (en) * 1987-10-08 1988-07-12 American Telephone And Telegraph Company, At&T Bell Laboratories Sample clock signal generator circuit
JPH0727351B2 (ja) * 1988-03-18 1995-03-29 三菱電機株式会社 ビデオインタフェイス装置のサンプリングクロック設定方法
JP2794727B2 (ja) * 1988-10-28 1998-09-10 松下電器産業株式会社 フィールド判別回路
JPH0670739B2 (ja) * 1988-11-10 1994-09-07 ソニー・テクトロニクス株式会社 ライン画素数探索方法
US4893319A (en) * 1988-12-19 1990-01-09 Planar Systems, Inc. Clock regeneration circuit employing digital phase locked loop
US5245637A (en) * 1991-12-30 1993-09-14 International Business Machines Corporation Phase and frequency adjustable digital phase lock logic system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017126881A1 (ko) * 2016-01-18 2017-07-27 엘지전자 주식회사 세탁물 처리기기 및 그 제어방법

Also Published As

Publication number Publication date
US5396295A (en) 1995-03-07
EP0577841A1 (en) 1994-01-12
WO1993015498A1 (en) 1993-08-05
EP0577841A4 (en) 1996-07-03
JPH05199481A (ja) 1993-08-06

Similar Documents

Publication Publication Date Title
KR960014501B1 (ko) 비디오 신호의 위상 제어 회로
US5841430A (en) Digital video display having analog interface with clock and video signals synchronized to reduce image flicker
EP0805430A1 (en) Video adapter and digital image display apparatus
KR0174152B1 (ko) 디지털 디스플레이 모니터의 영상크기 조정장치
KR20000077461A (ko) 영상표시장치
KR100209540B1 (ko) 칼라 평면 표시기를 이용한 디지탈 오실로스코프 및 오실로스코프에서의 데이타 표시 방법
KR100312710B1 (ko) 디지탈 영상기기를 위한 클럭공급장치
US5012339A (en) Field discrimination circuit
US6704009B2 (en) Image display
KR920003164B1 (ko) 편향 출력 신호 발생 장치
WO1993015497A1 (en) Analog video interface for a digital video display
JP3214820B2 (ja) デジタル画像表示装置
KR100226814B1 (ko) 액정 표시장치의 구동방법
US5502511A (en) Method and apparatus for controlling expanded sweeps
JPS6153880A (ja) 文字画像表示制御装置
JP2000137468A (ja) 映像信号周波数変換装置
KR100396318B1 (ko) 고화소ccd카메라의 영상데이터 처리방법
KR960014235B1 (ko) 디지탈 콘버젼스 보정 장치
KR890004992B1 (ko) 비디오신호를 입력신호로 하는 전자발광 모니터 구동회로
JPH0830221A (ja) ディスプレイ装置
KR930010615B1 (ko) 원격제어기의 흑백 모니터 장치
KR890001308B1 (ko) 인공시각 시스템의 crt 모니터 화면 크기 조정회로
KR20010060463A (ko) Lcd 모니터의 화면조정장치 및 방법
US6313831B1 (en) Device for synchronizing a power drive signal of a monitor and a method therefor
JPH04116686A (ja) 画像表示装置

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee