KR960009160A - 무효 보상 전력 트랜지스터 회로 - Google Patents

무효 보상 전력 트랜지스터 회로 Download PDF

Info

Publication number
KR960009160A
KR960009160A KR1019950024915A KR19950024915A KR960009160A KR 960009160 A KR960009160 A KR 960009160A KR 1019950024915 A KR1019950024915 A KR 1019950024915A KR 19950024915 A KR19950024915 A KR 19950024915A KR 960009160 A KR960009160 A KR 960009160A
Authority
KR
South Korea
Prior art keywords
transmission line
transistors
input
transistor
output
Prior art date
Application number
KR1019950024915A
Other languages
English (en)
Other versions
KR100381685B1 (ko
Inventor
쿠엔 쩨릉 후아
Original Assignee
윌리엄 이. 힐러
텍사스 인스트루먼츠 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US08/290,252 external-priority patent/US5469108A/en
Priority claimed from US08/290,264 external-priority patent/US5519358A/en
Application filed by 윌리엄 이. 힐러, 텍사스 인스트루먼츠 인코포레이티드 filed Critical 윌리엄 이. 힐러
Publication of KR960009160A publication Critical patent/KR960009160A/ko
Application granted granted Critical
Publication of KR100381685B1 publication Critical patent/KR100381685B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/60Amplifiers in which coupling networks have distributed constants, e.g. with waveguide resonators
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0207Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0605Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits made of compound material, e.g. AIIIBV
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/60Amplifiers in which coupling networks have distributed constants, e.g. with waveguide resonators
    • H03F3/601Amplifiers in which coupling networks have distributed constants, e.g. with waveguide resonators using FET's, e.g. GaAs FET's
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/60Amplifiers in which coupling networks have distributed constants, e.g. with waveguide resonators
    • H03F3/605Distributed amplifiers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Engineering & Computer Science (AREA)
  • Microwave Amplifiers (AREA)
  • Amplifiers (AREA)

Abstract

고주파수 트랜지스터 회로의 레이아웃 배치에 의해 야기된 위상 속도 차이를 보상하기 위한 회로는 입력(42)및 출력(54) 전송 라인들 사이에 배치된 트랜지스터들의 순차에서 제1트랜지스터(48)의 입력 또는 출력 단자(51)에 결합된 분로 무효소자(70)를 포함한다. 분로 무효 소자는 회로를 통한 다양한 루트들을 가로지르는 신호들이 회로 출력에서 위상이 부가되도록 위상을 조정한다. 회로는 순차로 된 트랜지스터들의 입력 단자들 사이 및 순차로 된 트랜지스터의 출력 단자들 사이의 직렬 공진 회로들을 또한 포함할 수 있다. 직렬 공진 회로들은 일정한 주파수들에서 쇼트 회로들로서 동작하므로써 순차로 된 트랜지스터들을 연결하는 전송 라인을 따라 위상 경과를 실질적으로 제거하는 데 사용될 수 있다. 본 명세서는 중앙 전송 라인 주위에 배치된 다수의 유니트 트랜지스터들을 포함하는 고주파수 신호를 증폭하는 트랜지스터를 포함하며, 일반적으로 동위상을 부가하는 유니트 트랜지스터들의 출력에서 신호를 제공하기 위해 전송 라인을 따르는 무효 보상을 특징으로 한다.

Description

무효 보상 전력 트랜지스터 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명의 제1실시예에 따른 무효 보상 전력 증폭기 회로의 개략도,
제4도는 제3도의 실시예에 대한 이득 대 주파수 및 2개의 다른 전력 증폭기 회로 구성의 도면,
제5도는 제3도의 실시예 회로의 집적 회로 구현의 평면도,
제6도는 제5도의 회로의 퍼캐시터의 단면도.

Claims (20)

  1. 입력 전송 라인; 출력 전송 라인; 입력 단자 및 출력 단자를 각각이 갖고 있는 다수의 트랜지스터를 포함하며, 상기 트랜지스터들은 그들의 상기 입력 단자들이 상기 입력 전송 라인을 따라 순차적으로 상기 입력 전송 라인에 결합되고, 상기 출력 단자들이 상기 출력 전송 라인을 따라 순차적으로 상기 출력 전송 라인에 결합되도록 순차로 배치되어 있으며; 상기 순차의 제1트랜지스터의 상기 단자들 중 한 단자에 결합된 무효소자를 포함하는 것을 특징으로 하는 고주파수 증폭용 회로.
  2. 제1항에 있어서, 상기 입력 및 출력 전송 라인들 사이에 상기 다수의 트랜지스터들에 병렬로 배치된 제2다수의 트랜지스터들을 더 포함하는 것을 특징으로 하는 고주파수 증폭용 회로.
  3. 제1항에 있어서, 상기 트랜지스터들은 전계-효과 트랜지스터들이고 상기 무효 소자는 상기 제1트랜지스터의 상기 출력 단자와 기준 전위 사이에 결합된 커패시터인 것을 특징으로 하는 고주파수 증폭용 회로.
  4. 제1항에 있어서, 상기 트랜지스터들은 바이폴라 트랜지스터들이고 상기 무효 소자는 상기 제1트랜지스터의 상기 입력 단자와 기준 전위 사이에 결합된 커패시터인 것을 특징으로 하는 고주파수 증폭용 회로.
  5. 제1항에 있어서, 상기 무효 소자는 상기 입력 전송 라인과 직렬인 제1커패시터를 포함하고, 상기 제1커패시터는 상기 입력 전송 라인과 직렬 공진을 일으키며, 상기 무효 소자는 또한 상기 출력 전송 라인과 직렬의 제2커패시터를 포함하고, 상기 제2커패시터는 상기 출력 전송 라인과 직렬 공진을 일으키는 것을 특징으로 하는 고주파수 증폭용 회로.
  6. 입력 전송 라인; 출력 전송 라인; 입력 단자 및 출력 단자를 각각이 갖고 있는 다수의 트랜지스터를 포함하며, 이들 트랜지스터들은 그들의 상기 입력 단자들이 상기 입력 전송 라인을 따라 순차적으로 상기 입력 전송 라인에 결합되고, 상기 출력 단자들은 상기 출력 전송 라인을 따라 순차적으로 상기 출력 전송 라인에 결합되도록 순차로 배치되어 있으며; 상기 순차의 트랜지스터의 상기 단자들 중 한 단자와 기준 전위 사이에 결합된 커패시터를 포함하는 것을 특징으로 하는 고주파수 증폭용 회로.
  7. 제6항에 있어서, 상기 트랜지스터들은 전계 효과 트랜지스터들이고, 상기 커패시터는 상기 출력 단자 및 접지 전위 사이에 결합되는 것을 특징으로 하는 고주파수 증폭용 회로.
  8. 제6항에 있어서, 상기 트랜지스터들은 바이폴라 트랜지스터들이고, 상기 커패시터는 상기 입력 단자 및 접지 전위 사이에 결합되는 것을 특징으로 하는 고주파수 증폭용 회로.
  9. 제6항에 있어서, 상기 트랜지스터들의 상기 입력 및 출력 단자들은 금속 패드들이고, 상기 커패시터의하부 플레이트는 상기 금속 패드들 중 하나를 포함하고, 상기 커패시터의 상부 플레이트는 상기 기준 전위에 결합되는 상기 트랜지스터의 한 단자에 결합되는 것을 특징으로 하는 고주파수 증폭용 회로.
  10. 제6항에 있어서, 상기 트랜지스터들은 상기 기준 전위에 결합된 단자를 더 포함하고, 상기 트랜지스터들의 입력 및 출력 단자들은 금속패드들이고, 상기 커패시터의 하부 플레이트는 상기 기준 전위에 결합된 상기 단자를 포함하고, 상기 커패시터의 상부 플레이트는 상기 금속 패드들 중 하나에 결합되는 것을 특징으로 하는 고주파수 증폭용 회로.
  11. 고주파수 신호를 증폭하기 위한 트랜지스터에 있어서, 입력 단자 및 출력 단자를 각각이 포함하는 다수의 유니트 트랜지스터들; 상기 입력 단자들 각각을 서로에게 결합하며 무효 종단에도 결합하는 입력 전송 라인을 포함하고, 상기 입력 전송 라인을 따라 제1유니트 트랜지스터부터 최종 유니트 트랜지스터까지의 길이는 상기 고주파수 신호의 파장보다 짧으며, 상기 출력 단자들 각각을 서로 결합하는 출력 전송 라인을 포함하는 것을 특징으로 하는 고주파수 신호 증폭용 트랜지스터.
  12. 제11항에 있어서, 상기 무효 종단은 커패시터인 것을 특징으로 하는 고주파수 신호 증폭용 트랜지스터.
  13. 제12항에 있어서, 상기 커패시터는 접지에 결합된 하부 플레이트 및 상기 입력 전송 라인에 결합된 상부 플레이트를 갖고 있는 금속-절연체-금속 구조인 것을 특징으로 하는 고주파수 신호 증폭용 트랜지스터.
  14. 제11항에 있어서, 상기 유니트 트랜지스터들 각각은 외주를 갖고 있는 게이트 단자를 포함하고, 상기 다수의 유니트 트랜지스터들의 총 게이트 외주는 300mm보다 작은 것을 특징으로 하는 고주파수 신호 증폭용 트랜지스터.
  15. 제11항에 있어서, 상기 유니트 트랜지스터들 각각은 외주를 갖고 있는 에미터 단자를 포함하고, 상기 다수의 유니트 트랜지스터들의 총 에미터 외주는 300mm보다 작은 것을 특징으로 하는 고주파수 신호 증폭용 트랜지스터.
  16. 제11항에 있어서, 상기 입력 전송 라인을 따라 제1유니트 트랜지스터부터 최종 유니트 트랜지스터까지의 길이가 상기 고주파수 신호의 파장의 약 1/16보다 긴 것을 특징으로 하는 고주파수 신호 증폭용 트랜지스터.
  17. 고주파수 신호를 증폭하기 위한 트랜지스터에 있어서, 입력 단자 및 출력 단자를 각각이 포함하는 다수의 유니트 트랜지스터들; 상기 입력 단자들 각각을 서로에 결합하고 입력 전송 라인의 단부에 있는 분로 커패시터에도 결합하는 입력 전송 라인을 포함하고, 상기 입력 전송 라인을 따라 제1유니트 트랜지스터부터 최종 유니트 트랜지스터까지의 길이가 상기 고주파수 신호의 파장보다 짧으며; 상기 출력 단자들 각각을 서로 결합하는 출력 전송 라인을 포함하는 것을 특징으로 하는 고주파수 신호 증폭용 트랜지스터.
  18. 제17항에 있어서, 상기 트랜지스터는 반도체 기판 위에서 제조되고 상기 분로 커패시터는 상기 하부 플레이트로부터 상기 반도체 기판의 후면 상에 있는 접지면까지의 결합을 제공하는 비아 홀 위에 형성된 하부 플레이트; 상부 플레이트로부터 상기 하부 플레이트를 분리하는 유전체 물질 층; 및 상기 상부 플레이트를 상기 입력 전송 라인에 결합시키는 에어브리지를 포함하는 것을 특징으로 하는 고주파수 신호 증폭용 트랜지스터.
  19. 제17항에 있어서, 상기 유니트 트랜지스터들은 전계 효과 트랜지스터들이고 상기 입력 단자들은 게이트 단자들인 것을 특징으로 하는 고주파수 신호 증폭용 트랜지스터.
  20. 제17항에 있어서, 상기 유니트 트랜지스터들은 바이폴라 트랜지스터들이고 상기 입력 단자들은 베이스 단자들인 것을 특징으로 하는 고주파수 신호 증폭용 트랜지스터.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950024915A 1994-08-15 1995-08-12 리액티브보상전력트랜지스터회로 KR100381685B1 (ko)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
US08/290,264 1994-08-15
US08/290,252 US5469108A (en) 1994-08-15 1994-08-15 Reactively compensated power transistor circuits
US08/290252 1994-08-15
US08/290,264 US5519358A (en) 1994-08-15 1994-08-15 Reactively compensated power transistors
US08/290264 1994-08-15
US08/290,252 1994-08-15

Publications (2)

Publication Number Publication Date
KR960009160A true KR960009160A (ko) 1996-03-22
KR100381685B1 KR100381685B1 (ko) 2003-07-10

Family

ID=26966078

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950024915A KR100381685B1 (ko) 1994-08-15 1995-08-12 리액티브보상전력트랜지스터회로

Country Status (4)

Country Link
EP (1) EP0704965A1 (ko)
JP (1) JPH0878976A (ko)
KR (1) KR100381685B1 (ko)
TW (1) TW444428B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106846782A (zh) * 2017-03-03 2017-06-13 武汉武新电气科技股份有限公司 一种解决无功补偿设备引起电力载波抄表问题的设备

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2001292953A1 (en) * 2000-09-22 2002-04-02 U.S. Monolithics, L.L.C. Mmic folded power amplifier
EP1794881A1 (en) * 2004-09-30 2007-06-13 TELEFONAKTIEBOLAGET LM ERICSSON (publ) An amplifier coupling on a reduced area
JP4994588B2 (ja) * 2004-10-29 2012-08-08 三菱電機株式会社 高出力差動増幅器
KR100768060B1 (ko) 2005-12-08 2007-10-18 한국전자통신연구원 리액턴스 성분을 보상한 연결 구조를 갖는 전력소자
US7429894B2 (en) 2005-12-08 2008-09-30 Electronics And Telecommunications Research Institute Power device having connection structure compensating for reactance component of transmission line
JP4699204B2 (ja) * 2005-12-28 2011-06-08 新日本無線株式会社 高周波増幅回路
CN101617403B (zh) * 2006-04-26 2012-09-26 Nxp股份有限公司 高功率集成射频放大器
JP2009094921A (ja) 2007-10-11 2009-04-30 Mitsubishi Electric Corp 高周波電力増幅器
JP6565231B2 (ja) * 2015-03-06 2019-08-28 富士通株式会社 分布型増幅器
JP6222609B2 (ja) * 2015-04-20 2017-11-01 株式会社東芝 モノリシックマイクロ波集積回路
US20230246616A1 (en) * 2020-06-26 2023-08-03 Nippon Telegraph And Telephone Corporation Multiplexer

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2443765A1 (fr) * 1978-12-05 1980-07-04 Thomson Csf Amplificateur distribue pour hyperfrequences et dispositif d'amplification comportant un tel amplificateur
FR2489624B1 (fr) * 1980-09-02 1985-06-14 Thomson Csf Amplificateur monolithique comportant un systeme de division et de recombinaison de puissance groupant plusieurs transistors
US4543535A (en) * 1984-04-16 1985-09-24 Raytheon Company Distributed power amplifier
EP0411919B1 (en) * 1989-08-04 1995-09-13 Matsushita Electric Industrial Co., Ltd. Matching circuit for high frequency transistor
US5132641A (en) * 1991-05-01 1992-07-21 Fujitsu Limited Apparatus and method for dividing/combining microwave power from an odd number of transistor chips
US5111157A (en) * 1991-05-01 1992-05-05 General Electric Company Power amplifier for broad band operation at frequencies above one ghz and at decade watt power levels
US5309014A (en) * 1992-04-02 1994-05-03 Motorola Inc. Transistor package

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106846782A (zh) * 2017-03-03 2017-06-13 武汉武新电气科技股份有限公司 一种解决无功补偿设备引起电力载波抄表问题的设备

Also Published As

Publication number Publication date
EP0704965A1 (en) 1996-04-03
KR100381685B1 (ko) 2003-07-10
JPH0878976A (ja) 1996-03-22
TW444428B (en) 2001-07-01

Similar Documents

Publication Publication Date Title
KR940000846B1 (ko) 발룬 변압기
KR960009160A (ko) 무효 보상 전력 트랜지스터 회로
TW531955B (en) Power amplifier module
US5151775A (en) Integrated circuit device having improved substrate capacitance isolation
KR970024027A (ko) 고주파 증폭 집적-회로 장치(High-Frequency Amplifier Integrated-Circuit Device)
US10566938B1 (en) System and method for providing isolation of bias signal from RF signal in integrated circuit
EP0438257A2 (en) High frequency amplifier
US6469331B2 (en) Monolithic integrated circuit with several capacitors forming bypass to ground
JPH03218102A (ja) インターデジタルフィルタ
US6281754B1 (en) Amplifier circuit
JPH0575314A (ja) マイクロ波集積回路素子
JPH06120414A (ja) マイクロ波集積回路素子
EP0880194A1 (en) Stripline transition device
JPH07263634A (ja) 伝送線路及び半導体装置
JP2002171144A (ja) 高周波増幅器
JP3285010B2 (ja) スタブ回路、スタブ回路の調整方法及び発振器
JPH11204728A (ja) 高周波半導体装置
JPS6388908A (ja) モノリシツク集積回路
JPH0254603A (ja) 電源供給回路
JPH0448809A (ja) 高周波電力増幅装置
JP2004336486A (ja) 高周波増幅器
JPH0587148B2 (ko)
JPH06291501A (ja) 高周波回路装置
JPH11220301A (ja) 高周波回路のインピーダンス変換回路
JPH0262102A (ja) ショートスタブ整合器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120329

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20130329

Year of fee payment: 11

EXPY Expiration of term