KR950009723A - 반도체 기억장치 - Google Patents

반도체 기억장치 Download PDF

Info

Publication number
KR950009723A
KR950009723A KR1019940023059A KR19940023059A KR950009723A KR 950009723 A KR950009723 A KR 950009723A KR 1019940023059 A KR1019940023059 A KR 1019940023059A KR 19940023059 A KR19940023059 A KR 19940023059A KR 950009723 A KR950009723 A KR 950009723A
Authority
KR
South Korea
Prior art keywords
row
memory cells
column
cell array
memory cell
Prior art date
Application number
KR1019940023059A
Other languages
English (en)
Other versions
KR0135680B1 (ko
Inventor
야수히꼬 오까사까
히로시 미야모토
다께시 하마모토
Original Assignee
기다오까 다까시
미쓰비시 뎅끼 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 기다오까 다까시, 미쓰비시 뎅끼 가부시끼가이샤 filed Critical 기다오까 다까시
Publication of KR950009723A publication Critical patent/KR950009723A/ko
Application granted granted Critical
Publication of KR0135680B1 publication Critical patent/KR0135680B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/76Masking faults in memories by using spares or by reconfiguring using address translation or modifications
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/78Masking faults in memories by using spares or by reconfiguring using programmable devices
    • G11C29/785Masking faults in memories by using spares or by reconfiguring using programmable devices with redundancy programming schemes
    • G11C29/787Masking faults in memories by using spares or by reconfiguring using programmable devices with redundancy programming schemes using a fuse hierarchy
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/78Masking faults in memories by using spares or by reconfiguring using programmable devices
    • G11C29/80Masking faults in memories by using spares or by reconfiguring using programmable devices with improved layout
    • G11C29/808Masking faults in memories by using spares or by reconfiguring using programmable devices with improved layout using a flexible replacement scheme

Landscapes

  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Dram (AREA)
  • Semiconductor Memories (AREA)

Abstract

로우 디코더(13a)와 칼럼 디코더(14a)가 메모리셀 어레이(12a)에 가까이 배열되고 있고, 로우 디코더(13a)를 제어하기위한 로우 제어회로(17)가 거기에 가까이 형성되어 있으며, 칼럼 디코더(14a) 근처에, 전치증폭기와 기록 버퍼회로등을 포함하는 판독/기록 회로(19) 및 이를 제어하기위한 제1제어회로(19)가 형성되어 있다. 칼럼 디코더(14a)를 제어하기위한 제2칼럼 제어회로(23)가 제1칼럼 제어회로(19) 근처에 형성되어 있다. 로우 어드레스 및 칼럼 어드레스 신호를 전달하기 위한 로우 퓨즈회로(24)와 칼럼 퓨즈회로(23)가 각각 로우 제어회로(17)와 제2칼럼 제어회로(20)가까이 형성되어 있다.

Description

반도체 기억장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1도는 본 발명의 제1실시예에 따른 반도체기억장치의 개략적인 블록도,
제 2도는 제1도의 주요부를 확대하여 나타낸 블록도,
제5도는 제3도의 행방향을 따라 분할된 메모리셀 어레이의 하나의 분할에 대응하는 로우 디코더와 퓨즈 블록을 나타내는 도,
제6도는 제4도의 열방향을 따라 분할된 메모리셀 어레이의 하나의 분할에 대응하는 칼럼 디코더와 퓨즈 블록을 나타내는 도.

Claims (10)

  1. 행과 열로 배열된 다수의 메모리셀과 복수의 스페어 메모리셀을 각각 포함하는 메모리셀 어레이와, 상기 복수의 메모리셀 혹은 상기 복수의 스페어 메모리셀의 행을 저장하기위한 로우 어드레스 디코드하는 로우 디코더수단과, 상기 복수의 메모리셀 혹은 상기 복수의 스페어 메모리셀의 행을 지정하기위한 칼럼 어드레스를 디코드하는 칼럼 디코더수단과, 상기 복수의 스페어 메모리셀의 어느것에 대응하는 로우 어드레스를 상기 복수의 스페어 메모리셀의 어느것에 대응하는 로우 어드레스로 변경하기 위한 로우 어드레스 변경수단과, 상기 복수의 메모리셀의 어느것에 대응하는 칼럼 어드레스를 상기 복수의 스페어 메모리셀의 어느것에 대응하는 칼럼 어드레스로 변경하기위한 칼럼 어드레스로 변경수단과를 포함하고, 상기 로우 디코더수단과 상기 로우 어드레스 변경수단간의 거리가 상기 로우 디코더수단과 상기 칼럼 어드레스 변경수단간의 거리보다 작고, 상기 칼럼 디코더수단과 상기 칼럼 어드레스 변경수단간의 거리가 상기 칼럼 디코더수단과 상기 로우 어드레스 변경수단간의 거리보다 작은 반도체 기억장치.
  2. 제1항에 있어서, 상기 로우 어드레스 변경수단이, 끊어지는 경우 상기 복수의 메모리셀의 어느것에 대응하는 로우 어드레스를 상기 복수의 스페어 메모리셀의 어느것에 대응하는 로우 어드레스로 변경하도록, 상기 복수의 메모리셀의 각 행에 대응하여 형성된 복수의 제1퓨즈를 포함하고, 상기 칼럼 어드레스 변경수단이, 끊어지는 경우 상기 복수의 메모리셀의 어느것에 대응하는 칼럼어드레스를 상기 복수의 스페어 메모리셀의 어느것에 대응하는 칼럼 어레스로 변경하도록, 상기 복수의 메모리셀에 각각 대응하도록 형성된 복수의 제2퓨즈를 포함하는 반도체 기억장치.
  3. 제2항에 있어서, 상기 복수의 제1퓨즈와 상기 복수의 제2퓨즈가 같은 방향으로 배열된 반도체 기억장치.
  4. 제3항에 있어서, 상기 메모리셀 어레이에 관련된 제3퓨즈를 또한 포함하고, 상기 복수의 제1퓨즈, 상기 복수의 제2퓨즈 및 제3퓨즈가 같은 방향으로 배열된 반도체 기억장치.
  5. 제1항에 있어서, 상기 복수의 메모리셀이 기판상에 형성되어 있되, 상기 장치가, 상기 메모리셀 어레이를 동작하기 위한 신호로서 외부신호를 상기 기판에 입력하는 복수의 외부신호 입력수단을 포함하고, 상기 외부신호 입력수단이 상기 기판에 1열로 형성되어 있는 반도체 기억장치.
  6. 제5항에 있어서, 상기 외부신호 입력수단이 외부신호 입력패드를 포함하는 반도체 기억장치.
  7. 제1항에 있어서, 상기 메모리셀 어레이가 행과 열방향으로 분할된 복수의 메모리셀 어레이부를 포함하고, 상기 로우 디코더수단과 상기 로우 어드레스 변경수단이, t아기 복수의 메모리셀 어레이부의 행방향의 분할에 대응하여 형성된 복수의 로우 디코더수단과 복수의 로우어드레스 변경수단을 포함하여, 상기 칼럼 디코더 수단과 상기 칼럼 어드레스 변경수단이, 상기 복수의 메모리셀 어레이부의 열방향의 분할에 대응하여 형성된 복수의 칼럼 디코더수단과 복수의 칼럼 어드레스 변경수단을 포함하는 반도체 기억장치.
  8. 제7항에 있어서, 상기 복수의 로우 어드레스 변경수단 각각이 끊어지는 경우 상기 각 메모리셀 어레이부에 포함된 복수의 메모리셀의 어느것에 대응하는 로우 어드레스를 상기 각 메모리셀 어레이부에 포함된 복수의 스페어 메모리셀의 어느것에 대응하는 로우 어드레스로 변경하도록, 상기 각 메모리셀 어레이부에 포함된 복수의 메모리셀의 행에 대응하여 형성된 복수의 제1퓨즈를 포함하고, 상기 복수의 칼럼 어드레스 변경수단 각각이, 끊어지는 경우 상기 가 메모리셀 어레이부에 포함된 복수의 메모리셀의 어느것에 대응하는 칼럼 어드레스를 상기 각 메모리셀 어레이부에 포함된 복수의 스페어 메모리셀의 어느것에 대응하는 칼럼 어드레스로 변경하도록, 상기 각 메모리셀 어레이부에 포함된 복수의 메모리셀의 열에 대응하여 형성된 복수의 제2퓨즈를 포함하는 반도체 기억장치.
  9. 제8항에 있어서, 상기 복수의 제1퓨즈와 상기 복수의 제2퓨즈가 같은 방향으로 배열되는 반도체 기억장치.
  10. 제8항에 있어서, 상기 메모리셀 어레이부에 관련된 제3퓨즈를 또한 포함하고, 상기 복수의 제1퓨즈, 상기 복수의 제2퓨즈와 제3퓨즈가 같은 방향으로 형성되어 있는 반도체 기억장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940023059A 1993-09-16 1994-09-13 반도체 기억장치 KR0135680B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP22940193 1993-09-16
JP93-229401 1993-09-16
JP94-134503 1994-06-16
JP6134503A JPH07135300A (ja) 1993-09-16 1994-06-16 半導体記憶装置

Publications (2)

Publication Number Publication Date
KR950009723A true KR950009723A (ko) 1995-04-24
KR0135680B1 KR0135680B1 (ko) 1998-04-24

Family

ID=26468604

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940023059A KR0135680B1 (ko) 1993-09-16 1994-09-13 반도체 기억장치

Country Status (2)

Country Link
JP (1) JPH07135300A (ko)
KR (1) KR0135680B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100463198B1 (ko) * 2002-02-05 2004-12-23 삼성전자주식회사 데이터 라인 리던던시 스킴을 구비한 반도체 메모리 장치
KR100466512B1 (ko) * 2001-11-17 2005-01-15 기아자동차주식회사 차량용 이동식 루프 캐리어

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100466512B1 (ko) * 2001-11-17 2005-01-15 기아자동차주식회사 차량용 이동식 루프 캐리어
KR100463198B1 (ko) * 2002-02-05 2004-12-23 삼성전자주식회사 데이터 라인 리던던시 스킴을 구비한 반도체 메모리 장치

Also Published As

Publication number Publication date
JPH07135300A (ja) 1995-05-23
KR0135680B1 (ko) 1998-04-24

Similar Documents

Publication Publication Date Title
KR960008833A (ko) 반도체 기억 장치
KR960043187A (ko) 반도체장치
KR900015323A (ko) 반도체 기억장치
KR910016009A (ko) 메모리 장치내의 결손을 제거하기 위한 리던던시 구조
FR2691000B1 (fr) Circuit de redondance de colonne pour dispositif de memoire a semi-conducteur.
KR930006737A (ko) 랜덤 억세스 메모리 장치
KR950030151A (ko) 반도체 기억장치
KR920020495A (ko) 반도체 기억장치
KR100463202B1 (ko) 반도체 메모리 장치의 패드 및 주변 회로 레이아웃
KR940022845A (ko) 반도체 메모리 및 용장 어드레스 기입방법
KR950015389A (ko) 반도체 메모리 장치
US4763302A (en) Alternatively addressed semiconductor memory array
KR930022206A (ko) 비트라인 스위치 어레이를 가진 전자 컴퓨터 메모리
KR940016225A (ko) 반도체 기억장치
KR100409114B1 (ko) 집적반도체메모리장치
KR970024193A (ko) 소형 칩 사이즈와 리던던시 액세스 타임을 갖는 반도체 메모리 디바이스(Semiconductor Memory Device Having Small Chip Size and Redundancy Access Time)
KR840005593A (ko) 모노리식(monolithic) 반도체 메모리
KR960012032A (ko) 반도체 기억장치
KR930003159A (ko) 반도체 기억장치
US6426901B2 (en) Logic consolidated semiconductor memory device having memory circuit and logic circuit integrated in the same chip
KR960038978A (ko) 다수개의 뱅크들을 가지는 반도체 메모리 장치
KR870002583A (ko) 반도체 기억장치
KR950009744A (ko) 반도체 기억 장치
KR950009723A (ko) 반도체 기억장치
KR970023432A (ko) 신속한 랜덤 액세스를 위한 반도체 메모리 소자

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee