KR950009297A - 데이타 선택 회로 - Google Patents
데이타 선택 회로 Download PDFInfo
- Publication number
- KR950009297A KR950009297A KR1019940022893A KR19940022893A KR950009297A KR 950009297 A KR950009297 A KR 950009297A KR 1019940022893 A KR1019940022893 A KR 1019940022893A KR 19940022893 A KR19940022893 A KR 19940022893A KR 950009297 A KR950009297 A KR 950009297A
- Authority
- KR
- South Korea
- Prior art keywords
- units
- selection circuit
- inverter
- decode
- data selection
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/693—Switching arrangements with several input- or output-terminals, e.g. multiplexers, distributors
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/04—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions
- G09G3/16—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions by control of light from an independent source
- G09G3/18—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions by control of light from an independent source using liquid crystals
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Abstract
본 발명은 필요한 트랜지스터수를 대폭적을 삭감한 1/n 듀티 1/m 바이어스 점등 방식에 의한 데이터 선택 회로를 제공하는데 목적이 있다.
상기 목적을 달성하기 위한 본 발명의 데이터 선택 회로는 1/n 듀티 1/m 바이어스 점등 방식의 데이터 선택 회로에 있어서 외부로부터 부여되는 n 비트의 선택 데이터에 대하여 서로 상이한 디코드를 하는 2n개의 디코드부와, 상기 디코드부의 각각에 직렬로 연결된 2n의 인버터부로 구성되고, 상기 인버터부의 출력을 모두 와이어-OR 접속한 것을 1개의 선택 수단으로 하여 상기 선택 수단을 m+1개 독립적으로 구비하고 2n×(m+1)개의 상기 인버터부의 각각에는 관련되는 디코드부의 논리 및 상기 수치 m,n에 의하여 결정되는 서로 상이한 소정의 입력 신호를 외부로부터 부여하는 것을 특징으로 한다.
[선택도]제1도
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 1실시예에 관한 데이터 선택 회로를 도시한 도면,
제2도는 제1도의 선택회로 SEL1∼3을 도시한 도면,
제6도는 1/3 듀티 1/3 바이어스의 LCD점등 방식의 LCD 구동회로를 도시한 도면.
Claims (3)
1/n 듀티 1/m 바이어스 점등 방식의 데이터 선택 회로에 있어서, 외부로부터 주어지는 n 비트의 선택 데이타에 대하여 상호 다른 디코드를 하는 2n개의 디코드부(8,9)와, 상기 디코드부의 각각에 직렬로 연결되는 2n개의 인버터부(7)로 구성되고, 상기 인버터부의 출력을 모두 와이어-OR 접속한 것을 1개의 선택 수단(SEL0∼7)으로 하고, 상기 선택 수단을 m+1개 독립적으로 구비하고 2n×(m+1)개의 상기 인버터부의 각각에는 관련되는 디코드부의 논리 및 상기 수치 m,n에 의하여 결정되는 서로 상이한 소정의 입력신호를 외부로부터 부여하는 것을 특징으로 하는 데이터 선택회로.
제1항에 있어서, 상기 선택 수단(SEL0∼7)은 n 개의 P채널 트랜지스터로 구성되는 P채널 디코드부(8), P채널 트랜지스터 및 N채널 트랜지스터로 구성되는 인버터부(7) 및 n 개의 N채널 트랜지스터로 구성되는 N채널 디코드부(9)가 종속 접속되는 것으로, 상기 선택 데이터가 주어질 경우에 상기 P채널 트랜지스터 및 상기 N채널 트랜지스터가 모두 도통 상태가 되어 상기 인버터가 작동 가능 상태가 되는 것을 특징으로 하는 데이터 선택회로.
제1항에 있어서, 상기 선택 수단(SEL0∼7)중의 관련되는 상기 디코드부(8,9)가 동일한(m+1)개를 반도체 기판상에 인접시켜서 형성한 것을 특징으로 하는 데이터 선택회로.
※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP93-227057 | 1993-09-13 | ||
JP05227057A JP3139892B2 (ja) | 1993-09-13 | 1993-09-13 | データ選択回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950009297A true KR950009297A (ko) | 1995-04-21 |
KR100195598B1 KR100195598B1 (ko) | 1999-06-15 |
Family
ID=16854859
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940022893A KR100195598B1 (ko) | 1993-09-13 | 1994-09-12 | Lcd구동회로의 데이타 선택 회로 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5508715A (ko) |
EP (1) | EP0644522B1 (ko) |
JP (1) | JP3139892B2 (ko) |
KR (1) | KR100195598B1 (ko) |
DE (1) | DE69410199T2 (ko) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08129360A (ja) | 1994-10-31 | 1996-05-21 | Tdk Corp | エレクトロルミネセンス表示装置 |
US6853083B1 (en) * | 1995-03-24 | 2005-02-08 | Semiconductor Energy Laboratory Co., Ltd. | Thin film transfer, organic electroluminescence display device and manufacturing method of the same |
JP5036926B2 (ja) * | 1998-04-06 | 2012-09-26 | イーエム・ミクロエレクトロニク−マリン・エス アー | 液晶ディスプレイセルの制御装置 |
US6344838B1 (en) * | 1998-04-06 | 2002-02-05 | Em Microelectronic-Marlin Sa | Control device for a liquid crystal display cell |
JP3466151B2 (ja) * | 2000-11-21 | 2003-11-10 | 沖電気工業株式会社 | 駆動回路 |
US8035401B2 (en) | 2007-04-18 | 2011-10-11 | Cypress Semiconductor Corporation | Self-calibrating driver for charging a capacitive load to a desired voltage |
TWI566530B (zh) * | 2014-11-03 | 2017-01-11 | 瑞昱半導體股份有限公司 | 連續逼近式類比至數位轉換器與轉換方法 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS522566A (en) * | 1975-06-24 | 1977-01-10 | Toshiba Corp | Liquid crystal display element driving circuit |
JPS62172324A (ja) * | 1986-01-24 | 1987-07-29 | Sharp Corp | 液晶表示装置 |
US4822142A (en) * | 1986-12-23 | 1989-04-18 | Hosiden Electronics Co. Ltd. | Planar display device |
US4855724A (en) * | 1987-03-23 | 1989-08-08 | Tektronix, Inc. | Color filter grouping for addressing matrixed display devices |
GB2205191A (en) * | 1987-05-29 | 1988-11-30 | Philips Electronic Associated | Active matrix display system |
US4781437A (en) * | 1987-12-21 | 1988-11-01 | Hughes Aircraft Company | Display line driver with automatic uniformity compensation |
JP2581796B2 (ja) * | 1988-04-25 | 1997-02-12 | 株式会社日立製作所 | 表示装置及び液晶表示装置 |
JP2977321B2 (ja) * | 1991-05-20 | 1999-11-15 | 株式会社東芝 | マルチプレクサ |
JPH05150737A (ja) * | 1991-11-27 | 1993-06-18 | Sharp Corp | 表示装置用駆動回路 |
-
1993
- 1993-09-13 JP JP05227057A patent/JP3139892B2/ja not_active Expired - Fee Related
-
1994
- 1994-09-12 KR KR1019940022893A patent/KR100195598B1/ko not_active IP Right Cessation
- 1994-09-13 DE DE69410199T patent/DE69410199T2/de not_active Expired - Fee Related
- 1994-09-13 EP EP94114381A patent/EP0644522B1/en not_active Expired - Lifetime
- 1994-09-13 US US08/305,372 patent/US5508715A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
DE69410199T2 (de) | 1998-10-15 |
KR100195598B1 (ko) | 1999-06-15 |
DE69410199D1 (de) | 1998-06-18 |
US5508715A (en) | 1996-04-16 |
EP0644522A1 (en) | 1995-03-22 |
EP0644522B1 (en) | 1998-05-13 |
JPH0784547A (ja) | 1995-03-31 |
JP3139892B2 (ja) | 2001-03-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4401903A (en) | MOS Decoder circuit | |
KR19990010122A (ko) | 씨모스 디지탈 레벨 시프트 회로 | |
KR950009297A (ko) | 데이타 선택 회로 | |
US6385214B1 (en) | Signal multiplexing circuit | |
KR910002127A (ko) | 전원절환회로 | |
US4801819A (en) | Clocked CMOS circuit with at least one CMOS switch | |
KR960025705A (ko) | 챠지 펌프회로 | |
KR970016535A (ko) | 어드레스 디코더 | |
KR910003936A (ko) | 스위칭 매트릭스 개폐소자 | |
KR880008545A (ko) | 디코딩회로 | |
KR100264641B1 (ko) | 지연회로 | |
US5986956A (en) | Repair control circuit | |
US6570515B2 (en) | Decoder for reducing test time for detecting defective switches in a digital-to-analog converter | |
US5091660A (en) | Semiconductor logic circuit | |
JPH0372717A (ja) | カスコード電圧スイツチ型論理回路ツリー | |
KR19980024770A (ko) | 보다 적은 트랜지스터 소자를 갖는 디코더 회로 | |
KR100236722B1 (ko) | n비트 제로 검출 회로 | |
KR970051250A (ko) | 저소비 전력의 디램(dram) 비트라인 선택회로 | |
US20030141902A1 (en) | Method for increasing the load capacity of full-rail differential logic | |
US4525851A (en) | Frequency generator circuit | |
JPH0514173A (ja) | しきい値可変バツフア回路 | |
KR100356813B1 (ko) | 커런트 셀 타입 디지털-아날로그 변환기 | |
US7199616B2 (en) | Method and apparatus to generate break before make signals for high speed TTL driver | |
KR970055396A (ko) | 지연회로 | |
US5886653A (en) | Differential decoder circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20030130 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |