KR940015805A - 온-칩 (on-chip) 메모리 디바이스를 액세스하기 위해 최적화된 중앙처리 유니트 (CPU) 코어의 버스 (BUS) - Google Patents

온-칩 (on-chip) 메모리 디바이스를 액세스하기 위해 최적화된 중앙처리 유니트 (CPU) 코어의 버스 (BUS) Download PDF

Info

Publication number
KR940015805A
KR940015805A KR1019930027142A KR930027142A KR940015805A KR 940015805 A KR940015805 A KR 940015805A KR 1019930027142 A KR1019930027142 A KR 1019930027142A KR 930027142 A KR930027142 A KR 930027142A KR 940015805 A KR940015805 A KR 940015805A
Authority
KR
South Korea
Prior art keywords
chip
bus
cpu
memory devices
processing unit
Prior art date
Application number
KR1019930027142A
Other languages
English (en)
Inventor
인트라터 기데온
파릭 오하드
오스트러 아하론
바이다치 야이어
산드뱅크 알베르토
Original Assignee
존 엠. 클락 3세
내쇼날 세미컨덕터 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 존 엠. 클락 3세, 내쇼날 세미컨덕터 코포레이션 filed Critical 존 엠. 클락 3세
Publication of KR940015805A publication Critical patent/KR940015805A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4234Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
    • G06F13/4243Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus with synchronous protocol
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7839Architectures of general purpose stored program computers comprising a single central processing unit with memory
    • G06F15/7842Architectures of general purpose stored program computers comprising a single central processing unit with memory on one IC chip (single chip microcontrollers)
    • G06F15/786Architectures of general purpose stored program computers comprising a single central processing unit with memory on one IC chip (single chip microcontrollers) using a single memory module

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microcomputers (AREA)
  • Multi Processors (AREA)

Abstract

CPU코어가 한 버스를 통해 메모리 디바이스를 액세스하는 데이타 처리 기술이 개시되어 있다. 상기 메모리 디바이스중 어떤 메모리 디바이스는 온-칩(on-chip)이며, 어떤 메모리 디바이스는 오프-칩(off-chip)이다. CPU코어의 동작을 최적화하기 위하여, 상기 CPU코어는 온-칩 동작으로 조정되어진 코어 버퍼 인터페이스 유니트(BIU)를 거쳐 온-칩 디바이스를 액세스한다. 오프-칩 디바이스는 오프-칩 디바이스 요건을 충족시키기 위해 온-칩 버스 트랜잭션을 변환시키는 시스템 BIU를 거쳐 CPU코어와 통신한다.

Description

온-칩(on-chip) 메모리 디바이스를 액세스하기 위해 최적화된 중앙처리 유니트(CPU) 코어의 버스(BUS)
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 오프-칩(off-chip) 디바이스를 지니며, 본 발명에 따른 내장프로세서 시스템 구성을 예시하는 개략적인 블록다이어그램, 제4도는 본 발명을 구현하는데 사용되는 CPU코어를 상세하게 도시한 도면, 제5도는 저장 및 적재 동작용 어드레스를 생성시키는 것을 예시한 도면.

Claims (1)

  1. 중앙 처리 유니트(CPU)코어, 상기 CPU코어와 함께 온-칩 형태로 집적화된 적어도 하나의 메모리 디바이스, 한 버스를 거쳐 상기 CPU코어를 상기 메모리 디바이스와 통신시키는 액세스 수단으로서, 상기 적어도 하나의 메모리 디바이스와의 온-칩 동작으로 조정되는 것을 특징으로 하는 액세스 수단을 포함하는 마이크로프로세서를 기초로한 데이타 처리장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930027142A 1992-12-11 1993-12-10 온-칩 (on-chip) 메모리 디바이스를 액세스하기 위해 최적화된 중앙처리 유니트 (CPU) 코어의 버스 (BUS) KR940015805A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US98921792A 1992-12-11 1992-12-11
US92-07/989,217 1992-12-11

Publications (1)

Publication Number Publication Date
KR940015805A true KR940015805A (ko) 1994-07-21

Family

ID=25534886

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930027142A KR940015805A (ko) 1992-12-11 1993-12-10 온-칩 (on-chip) 메모리 디바이스를 액세스하기 위해 최적화된 중앙처리 유니트 (CPU) 코어의 버스 (BUS)

Country Status (4)

Country Link
US (1) US5822779A (ko)
EP (1) EP0601715A1 (ko)
JP (1) JPH076151A (ko)
KR (1) KR940015805A (ko)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9305801D0 (en) * 1993-03-19 1993-05-05 Deans Alexander R Semiconductor memory system
JP2848314B2 (ja) * 1996-02-28 1999-01-20 日本電気株式会社 半導体記憶装置
US6112316A (en) * 1997-12-03 2000-08-29 Micron Electronics, Inc. System for use of bus parking states to communicate diagnostic information
US6092219A (en) * 1997-12-03 2000-07-18 Micron Technology, Inc. Method for use of bus parking states to communicate diagnostic information
JP4400895B2 (ja) * 1999-01-07 2010-01-20 株式会社日立製作所 ディスクアレイ制御装置
US6701398B1 (en) 1999-04-07 2004-03-02 Cradle Technologies, Inc. Global bus synchronous transaction acknowledge with nonresponse detection
US6668339B1 (en) * 1999-07-28 2003-12-23 Mitsubishi Denki Kabushiki Kaisha Microprocessor having a debug interruption function
GB2389689B (en) * 2001-02-14 2005-06-08 Clearspeed Technology Ltd Clock distribution system
EP1537486A1 (de) * 2002-09-06 2005-06-08 PACT XPP Technologies AG Rekonfigurierbare sequenzerstruktur
US8259121B2 (en) * 2002-10-22 2012-09-04 Broadcom Corporation System and method for processing data using a network
US7584009B2 (en) * 2003-03-21 2009-09-01 D2Audio Corporation Multi-chip PWM synchronization and communication
US7929718B1 (en) 2003-05-12 2011-04-19 D2Audio Corporation Systems and methods for switching and mixing signals in a multi-channel amplifier
JP2004362215A (ja) * 2003-06-04 2004-12-24 Toshiba Corp プロセッサ及び半導体集積回路
JP2005086683A (ja) * 2003-09-10 2005-03-31 Fanuc Ltd 誤り復号回路、データバス制御方法、及びデータバスシステム
JP4489454B2 (ja) * 2004-02-16 2010-06-23 富士通マイクロエレクトロニクス株式会社 半導体集積回路
US7269704B2 (en) * 2005-03-30 2007-09-11 Atmel Corporation Method and apparatus for reducing system inactivity during time data float delay and external memory write
KR20070122227A (ko) * 2005-03-30 2007-12-28 아트멜 코포레이션 시간 데이터 플로팅 딜레이 및 외부 메모리 기록 동안시스템 비활성을 감소시키는 방법 및 장치
CN100587678C (zh) 2005-06-15 2010-02-03 松下电器产业株式会社 外部设备访问装置和系统大规模集成电路
US8099448B2 (en) * 2005-11-02 2012-01-17 Qualcomm Incorporated Arithmetic logic and shifting device for use in a processor
US8285895B2 (en) * 2007-08-06 2012-10-09 Winbond Electronics Corporation Handshake free sharing in a computer architecture
US8806093B2 (en) * 2010-04-01 2014-08-12 Intel Corporation Method, apparatus, and system for enabling a deterministic interface
US20120198181A1 (en) 2011-01-31 2012-08-02 Srinjoy Das System and Method for Managing a Memory as a Circular Buffer
GB2563587B (en) 2017-06-16 2021-01-06 Imagination Tech Ltd Scheduling tasks

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4388687A (en) * 1981-01-05 1983-06-14 Honeywell Information Systems Inc. Memory unit
US4583168A (en) * 1983-09-12 1986-04-15 Fairchild Semiconductor Corporation Read only memory and decode circuit
JPS6068441A (ja) * 1983-09-22 1985-04-19 Fujitsu Ltd ワンチツプ・マイクロ・コンピユ−タ
JP2957177B2 (ja) * 1986-03-20 1999-10-04 日本電気株式会社 マイクロコンピユータ
JP2569514B2 (ja) * 1986-12-12 1997-01-08 株式会社日立製作所 情報処理装置
GB2200483B (en) * 1987-01-22 1991-10-16 Nat Semiconductor Corp Memory referencing in a high performance microprocessor
JPS63245547A (ja) * 1987-03-31 1988-10-12 Hitachi Ltd デ−タ処理装置
US5136691A (en) * 1988-01-20 1992-08-04 Advanced Micro Devices, Inc. Methods and apparatus for caching interlock variables in an integrated cache memory
JPH03167649A (ja) * 1989-11-28 1991-07-19 Nec Corp ウエイト・サイクル制御装置
JPH03210649A (ja) * 1990-01-12 1991-09-13 Fujitsu Ltd マイクロコンピュータおよびそのバスサイクル制御方法
KR100210205B1 (ko) * 1990-03-15 1999-07-15 리패치 스톨캐쉬를 제공하기 위한 장치 및 방법
US5193167A (en) * 1990-06-29 1993-03-09 Digital Equipment Corporation Ensuring data integrity by locked-load and conditional-store operations in a multiprocessor system
US5282272A (en) * 1990-12-21 1994-01-25 Intel Corporation Interrupt distribution scheme for a computer bus
US5250940A (en) * 1991-01-18 1993-10-05 National Semiconductor Corporation Multi-mode home terminal system that utilizes a single embedded general purpose/DSP processor and a single random access memory
US5265211A (en) * 1992-01-02 1993-11-23 International Business Machines Corporation Arbitration control logic for computer system having dual bus architecture
US5469544A (en) * 1992-11-09 1995-11-21 Intel Corporation Central processing unit address pipelining

Also Published As

Publication number Publication date
JPH076151A (ja) 1995-01-10
US5822779A (en) 1998-10-13
EP0601715A1 (en) 1994-06-15

Similar Documents

Publication Publication Date Title
KR940015805A (ko) 온-칩 (on-chip) 메모리 디바이스를 액세스하기 위해 최적화된 중앙처리 유니트 (CPU) 코어의 버스 (BUS)
KR860006743A (ko) 데이타 처리 시스템
NO870415L (no) Datamaskinsystem.
JPH0366420U (ko)
KR980700612A (ko) 프로세서가 전용 버스 또는 공유 버스를 통해 외부 구성요소를 액세스할 수 있도록 해 주는 방법 및 장치(a method and anapparatus for enabling a processor to access an external component through a private bus or a shared bus)
SE9101325D0 (sv) Foerfarande foer att oeka databehandlingshastigheten i datasystem
DE60008088D1 (de) Mehrprozessorsystem Prüfungsschaltung
KR830009520A (ko) 단말접속시스템
KR870011537A (ko) 어드레스 변환을 사용한 데이타 처리 시스템
KR920003181A (ko) Dma 기능을 갖춘 정보처리 장치
KR970029141A (ko) 인스트럭션 프리페치 방법 및 데이터 처리 시스템
KR960024986A (ko) 정보 처리 장치
ES2144488T3 (es) Sistema de tratamiento de datos que emplea coherencia de antememoria empleando un protocolo de escrutinio.
KR930010742A (ko) 메모리 억세스 장치
KR970705086A (ko) 같은 클락 사이클 동안에 캐쉬 메모리와 외부 메모리 제어기로 메모리 요청을 하는 파이프라인 마이크로프로세서(A Pipelined Microprocessor that Makes Memory Requests to a Cache Memory and an external Memory Controller During the Same Clock Cycle)
KR880009306A (ko) 직접 메모리 엑세스 제어 장치
KR950012226A (ko) 정보 처리 시스템 및 그 동작 방법
JPS55123739A (en) Memory content prefetch control system
ATE321298T1 (de) Anordnungen und verfahren für eine plattensteuerungspeicher architektur
KR890003024Y1 (ko) 캐쉬 메모리 제어회로
KR930020267A (ko) 마이크로 프로세서
KR870008452A (ko) 한쌍의 데이타 처리장치간에 데이타를 전송시키기 위한 시스템
KR900006844A (ko) 연산제어장치의 입출력장치
KR870011567A (ko) 의사 상태 신호 발생장치
KR940004446A (ko) 버스 인터페이스 장치

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid