KR930011453A - 비타비 복호 장치 - Google Patents

비타비 복호 장치 Download PDF

Info

Publication number
KR930011453A
KR930011453A KR1019920021286A KR920021286A KR930011453A KR 930011453 A KR930011453 A KR 930011453A KR 1019920021286 A KR1019920021286 A KR 1019920021286A KR 920021286 A KR920021286 A KR 920021286A KR 930011453 A KR930011453 A KR 930011453A
Authority
KR
South Korea
Prior art keywords
time slots
units
path
transition
decoding device
Prior art date
Application number
KR1019920021286A
Other languages
English (en)
Other versions
KR100309517B1 (ko
Inventor
에이사부로 이따꾸라
유이찌 고지마
Original Assignee
오오가 노리오
소니 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 오오가 노리오, 소니 가부시끼가이샤 filed Critical 오오가 노리오
Publication of KR930011453A publication Critical patent/KR930011453A/ko
Application granted granted Critical
Publication of KR100309517B1 publication Critical patent/KR100309517B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/37Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
    • H03M13/39Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes
    • H03M13/41Sequence estimation, i.e. using statistical methods for the reconstruction of the original codes using the Viterbi algorithm or Viterbi processors

Landscapes

  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Television Systems (AREA)

Abstract

[목적]
본 발명은 하이비젼 방송 등에 있어서 사용되는 30Mbps이상의 정보량을 갖는 접어 넣음 부호를 복호한다.
[구성]
패스 메모리 회로(7)에 복주 타임 슬롯 단위로 패스 메모리 111114n을 격자상으로 배치하고, 복수 타입 슬롯분을 일괄해서 계산하는 ACS SM 정규화 회로(4)에서의 패스 선택 신호 PS'1PS'4에 의거하여 복수의 타임 슬롯마다의 천이 다이아프램에 따라서, 복수 타임 슬롯 단위로 패스 복호어를 천이시킨다.

Description

비타비 복호 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 의한 비타비 복호 장치의 기본 동작 원리를 나타내 보이는 도시도.
제4도는 본 발명에 의한 비타비 복호 장치의 기본 동작 원리를 나타내 보이는 도시도.
제5도는 본 발명에 의한 비타비 복호 장치의 기본동작 원리를 나타내 보이는 도시도.

Claims (1)

  1. 비타비 복호법에 의해서 입력 데이타를 복호하는 비타비 복호 장치에 있어서, 복수 타임 슬롯 단위로 격자상으로 배치되고, 복수 타임 슬롯분을 일괄해서 계산하는 ACS회로에서의 패스 선택 신호에 의거하여 복수 타임슬롯마다의 전이 다이아프램에 따라서, 복수 타임 슬롯 단위로 패스 복호어를 천이시키는 복수의 패스 메모리셀을 갖추는 것을 특징으로 하는 비타비 복호 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920021286A 1991-11-15 1992-11-13 비타비복호장치 KR100309517B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP32666591A JP3259297B2 (ja) 1991-11-15 1991-11-15 ビタビ復号装置
JP91-326665 1991-11-15

Publications (2)

Publication Number Publication Date
KR930011453A true KR930011453A (ko) 1993-06-24
KR100309517B1 KR100309517B1 (ko) 2001-12-15

Family

ID=18190301

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920021286A KR100309517B1 (ko) 1991-11-15 1992-11-13 비타비복호장치

Country Status (5)

Country Link
US (1) US5410555A (ko)
EP (1) EP0543554B1 (ko)
JP (1) JP3259297B2 (ko)
KR (1) KR100309517B1 (ko)
DE (1) DE69226154T2 (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07147546A (ja) * 1993-11-22 1995-06-06 Nec Corp ビタビ復号器
EP0677967A3 (en) * 1994-04-12 1997-07-23 Gold Star Co Viterbi decoder for high-definition television.
GB2309867A (en) * 1996-01-30 1997-08-06 Sony Corp Reliability data in decoding apparatus
WO1998018209A1 (fr) * 1996-10-24 1998-04-30 Sony Corporation Dispositif et appareil de decodage de viterbi
JP3322155B2 (ja) * 1997-03-05 2002-09-09 日本電気株式会社 データ再生装置
JP3266182B2 (ja) * 1997-06-10 2002-03-18 日本電気株式会社 ビタビ復号器
KR100282966B1 (ko) * 1998-12-31 2001-03-02 윤종용 복호장치에서 엠엘상태 선택장치 및 방법
AU7102100A (en) * 1999-08-31 2001-03-26 Broadcom Corporation Memory-based shuffle-exchange traceback for gigabit ethernet transceiver
KR100680270B1 (ko) * 2000-01-27 2007-02-07 엠텍비젼 주식회사 최대 사후 확률 방식을 이용한 터보 복호기 및 그 복호기에서의 복호 방법
US7623585B2 (en) 2003-02-28 2009-11-24 Maher Amer Systems and modules for use with trellis-based decoding
WO2005112275A1 (ja) * 2004-05-14 2005-11-24 Matsushita Electric Industrial Co., Ltd. Acs回路
DE102004038754A1 (de) * 2004-08-09 2006-02-23 Micronas Gmbh Decoder und Verfahren zum Durchführen eines Viterbi-Algorithmus
JP4729938B2 (ja) * 2005-02-16 2011-07-20 日本電気株式会社 ビタビ復号器及びそれを用いる移動体通信装置、基地局装置、移動体通信端末
JP5586504B2 (ja) * 2011-02-28 2014-09-10 三菱電機株式会社 復号装置
CN111614363B (zh) * 2019-02-26 2023-03-24 扬智科技股份有限公司 维特比算法的改进方法和接收装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59160349A (ja) * 1983-03-03 1984-09-11 Fujitsu Ltd Acs回路
US4520490A (en) * 1983-08-05 1985-05-28 At&T Information Systems Inc. Differentially nonlinear convolutional channel coding with expanded set of signalling alphabets
JPS6081925A (ja) * 1983-10-12 1985-05-10 Nec Corp 誤り訂正装置
US4730322A (en) * 1985-09-27 1988-03-08 California Institute Of Technology Method and apparatus for implementing a maximum-likelihood decoder in a hypercube network
JPS63178626A (ja) * 1987-01-20 1988-07-22 Fujitsu Ltd ビタビ復号器
US5117427A (en) * 1988-03-03 1992-05-26 Mitsubishi Denki Kabushiki Kaisha Communication system with concatenated coding error correction
JPH01291527A (ja) * 1988-05-19 1989-11-24 Fujitsu Ltd ビタビ復号器
US5295142A (en) * 1989-07-18 1994-03-15 Sony Corporation Viterbi decoder
JPH1089878A (ja) * 1996-09-10 1998-04-10 Mitsubishi Electric Corp 全熱交換器及びその端面硬化処理方法

Also Published As

Publication number Publication date
DE69226154D1 (de) 1998-08-13
KR100309517B1 (ko) 2001-12-15
US5410555A (en) 1995-04-25
JP3259297B2 (ja) 2002-02-25
EP0543554B1 (en) 1998-07-08
JPH05136700A (ja) 1993-06-01
DE69226154T2 (de) 1998-10-22
EP0543554A1 (en) 1993-05-26

Similar Documents

Publication Publication Date Title
KR930011453A (ko) 비타비 복호 장치
KR930011454A (ko) 비타비 복호 장치
TW337046B (en) Semiconductor memory and the memory system
KR940006020A (ko) 가변장-코드로 엔코드된 신호의 디코딩 장치
KR830007002A (ko) 디지탈 신호 처리장치
KR910013287A (ko) 반도체 메모리장치의 병렬 테스트방법
KR920013385A (ko) 정보기록장치
WO1980002759A1 (en) Slot scanning system
KR960016539A (ko) 상대구조를 이용한 가변장 복호화장치
KR970002582A (ko) 데이타 축적, 출력장치
KR970029836A (ko) 반도체기억장치 및 그의 액세스방법
KR950022523A (ko) 디지탈 통신 시스템 운영 방법 및 디코드 장치와 집적 회로
JPS5755668A (en) Decoding method for run-length code
KR840001410A (ko) 프로그램 가능 논리장치
KR900002310A (ko) 반도체기억장치의 디코드방법 및 그 방법을 채택한 반도체 기억장치
KR830010422A (ko) 에러정 정부호화 방법
KR970055599A (ko) 전송 데이타 정형 장치
KR970012074A (ko) 레지스터 세트 방법 및 회로
KR930014587A (ko) 반도체 기억장치
JPS56122251A (en) Synchronous control system
KR970024633A (ko) 비터비 복호기에서 한개의 메모리를 사용한 상태 매트릭 메모리운용방법 및 그 장치
JPS54150905A (en) Decoding device
KR920003714A (ko) 공간 분할 교환의 출력 경로 점유 지시 장치
JPS5780850A (en) Decoding system for modified huffman code
KR930014028A (ko) 어드레스 프로그램 선택회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110830

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee