KR930010933B1 - Dat의 데이타 기록 제어장치 및 방법 - Google Patents
Dat의 데이타 기록 제어장치 및 방법 Download PDFInfo
- Publication number
- KR930010933B1 KR930010933B1 KR1019910015183A KR910015183A KR930010933B1 KR 930010933 B1 KR930010933 B1 KR 930010933B1 KR 1019910015183 A KR1019910015183 A KR 1019910015183A KR 910015183 A KR910015183 A KR 910015183A KR 930010933 B1 KR930010933 B1 KR 930010933B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- recording
- signal
- format
- buffer memory
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/12—Formatting, e.g. arrangement of data block or words on the record carriers
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
내용 없음.
Description
제1도는 본 발명에 따른 DAT드라이브 시스템의 구성도.
제2도는 제1도중 기록제어부(14)의 구체회로도.
제3도는 제2도의 각부 동작 파형도.
제4도는 제2도중 제어부(30)의 구체회로도.
제5도는 제4도의 각부 동작 파형도.
제6도는 제4도중 제어부의 구체회로도.
제7도는 제6도의 각부 동작 파형도.
* 도면의 주요부분에 대한 부호의 설명
10 : CPU 11 : I/O
12 : 버퍼메모리 13 : C3 ECC
14 : 기록제어부 15 : 기록용 DSP부
16, 21 : 제1-제2S램 17 : 기록앰프
18 : 재생앰프 19 : 데이타 스트로브
20 : 재생용 DSP부 22 : 재생제어부
본 발명은 DAT(Digital Audio tape recorder)의 데이타 기록제어장치 및 방법에 관한 것으로, 특히 데이프 드라이브에서 채택하고 있는 DDS(Digital Data Storage) 포맷에 따른 데이타를 기록하기 위한 제어 장치 및 방법에 관한 것이다.
일반적으로 DAT(Digital Audio Tape recorder)에서는 테이프 드라이브에서 채택하고 있는 포맷인 DDS(Digital Data Storage)를 만족시키기 위해서 호스트 컴퓨터로부터 출력된 데이타를 테이프 드라이브에 기록할시 기록데이타와 별도의 서브데이타가 필요하다.
그런데 이러한 서브데이타는 메인 CPU에서만 생성이 가능함으로 상기 메인 CPU의 과부하가 거리는 문제점이 있었다.
따라서 본 발명의 목적은 테이프 드라이브에서 채택하고 있는 DDS포맷에 따른 데이타를 기록하기 위한 데이타 기록제어장치 및 방법을 제공함에 있다.
본 발명의 다른 목적은 DAT에서 호스트 컴퓨터로부터 받은 주데이타를 DDS 테이프 포맷에 맞게 데이프 드라이브에 기록할 수 있도록 제어하는 데이타 기록제어장치 및 방법을 제공함에 있다.
본 발명의 또다른 목적은 DAT에서 DDS 테이프 포맷에 맞는 데이타를 테이프 드라이브에 기록할 수 있도록 제어하며 CPU의 로드를 최소한 줄일 수 있는 데이타 기록제어장치 및 방법을 제공함에 있다.
상기 목적을 달성하기 위한 본 발명은 호스트 컴퓨터로부터 받은 데이타를 DAT드라이브에 기록할 때 DDS 포맷에 맞게 기록할 수 있도록 제어하여 DDS의 로드를 최소한으로 함을 특징으로 한다.
이하 본 발명을 첨부한 도면을 참조하여 상세히 설명한다.
제1도는 본 발명에 따른 DAT드라이브 시스템의 구성도로서 I/O부(11)를 통하여 입력되는 데이타를 버퍼링하기 위한 버퍼메모리(12)와, 데이타의 신뢰성을 높이기 위해 C3에러 정정을 수행하는 C3 ECC(Error Correction code : 이하 ECC라 함)(13)와, 내장된 프로그램에 의해 시스템의 제반동작을 제어하며 자기테이프상으로의 데이타를 기록/재생 하기위한 제어신호를 생성하는 CPU(10)와, 상기 CPU(10)의 기록제어신호에 의해 상기 버퍼메모리(12)의 데이타를 DDS포맷에 맞추어 출력하는 기록제어부(14)와, 상기 CPU(10)의 제어신호를 인가받아 상기 기록제어부(14)의 출력데이타를 제1RAM(16)에 입력하여 C1, C2의 에러정정 코드를 생성하고 DAT 포맷으로 데이타를 변환시키는 기록용 DSP(15)와, 상기 DSP부(15)의 변환된 데이타를 상기 자기테이프상에 기록하기 위하여 소정레벨 증폭하여 회전헤드(5)로 출력하는 기록앰프(17)와, 상기 회전헤드(5)에서 출력되는 상기 자기테이프로부터의 데이타를 재생하기 위하여 소정레벨 증폭하는 재생앰프(18)와, 상기 재생앰프(18)의 재생데이타를 입력코드화 하여 식별 재생신호 및 클럭을 발생시키기 위한 데이타 스트로브부(19)와, 상기 데이타 스트로브부(19)의 식별 재생신호를 제2도 램(21)에 입력하여 기록상의 에러 데이타를 찾아내며 C1, C2의 정정범위내에서 에러 정정을 수행하고 DAT포맷화된 데이타를 역변환하여 출력하는 재생용 DSP(20)와, 상기 재생용 DSP(20)의 출력데이타를 역 DDS 포맷 데이타로 변환하여 상기 버퍼메모리(12)에 기록하는 재생제어부(22)로 구성된다.
제2도는 제1도중 기록제어부(14)의 구체회로도로서, 버퍼메모리(12)상의 각 그룹의 시작 어드레스를 저장하는 그룹 레지스터(31)와, 상기 각 그룹의 시작 어드레스로부터 읽고자하는 데이타가 있는 어드레스까지의 차이를 갖는 오프셋 레지스터(32)와, 데이타를 읽을 때마다 자동으로 오프셋 값을 증가시키는 오프셋 카운터(33)와, 상기 그룹 레지스터와 오프셋 카운터의 값을 더하여 상기 버퍼메모리(12)상의 실제 어드레스를 생성시키는 가산기(34)와, 상기 가산기(34)의 어드레스를 래치하는 래치(35)와, 상기 래치(35)에서 래치된 어드레스를 RAS, CAS 신호에 맞게 어드레스를 발생시키는 MUX(36)와, DDS 포맷상의 헤더(Header) 데이타중의 LF(Logical frame number)를 저장하는 헤더 레지스터(37)와, 상기 헤더 레지스트(37)에서 저장된 헤더 데이타를 입력하여 각 프레임(frame)에 맞는 LF 데이타를 생성하는 헤더 카운터(38)와, 상기 헤더 카운터(38)에서 로드된 LF 데이타와 DDS 포맷 여부를 나타내는 데이타 포맷 ID를 제어신호에 의해 선택 출력하는 제2MUX(39)와, 상기 제2MUX(39)에서 선택 출력된 신호와 상기 버퍼메모리(12)에서 읽은 데이타를 선택하는 제3MUX(40)와, 상기 제3MUX(40)에서 선택 출력된 병렬 데이타를 직렬 데이타로 변환출력하는 병/직렬 변환부(41)와, 기록제어부의 제반동작을 제어하며 상기 버퍼메모리(12)의 제어신호인 를 생성하는 제어부(30)로 구성된다.
제3도는 제2도의 각부 동작 파형도이다.
제4도는 제2도중 제어부(30)의 구체회로도로서, 버퍼메모리(12)에서 데이타를 읽는 갯수의 카운팅한 값을 디코딩하여 DDS 포맷상의 헤더 데이타 구간 및 clk-HC, en-HC, load-OC, clk-OC 신호를 생성하는 제어신호 발생수단과, 상기 기록용 DSP부(15)의 타이밍에 맞게 상기 버퍼메모리(12)를 제어하고 신호를 생성하는 메모리 제어신호 발생수단과, 상기 RAS CAS 신호에 맞게 로우 어드레스와 컬럼 어드레스를 선택하여 제1선택신호(SEL1)를 생성하는 선택신호 발생수단으로 구성된다.
제5도는 제4도의 각부 동작 파형도이다.
제6도는 제4도중 제어신호 발생수단의 구체회로도이고, 제7도는 제6도의 각부 동작 파형도이다.
상술한 구성에 의거 본 발명의 일실시를 제1-7도를 참조하여 상세히 설명한다.
본 발명은 제1도의 DAT 드라이드 시스템과 같이 호스트 컴퓨터로부터 데이타를 DAT 드라이브에 저장하고자 할때 이용되는 장치이다.
I/O부(11)를 통하여 드라이브에 기록된 데이타가 버퍼메모리(12)에 저장되고, 데이타의 신뢰성을 위하여 C3 ECC(Error Correccion code)(13)에서는 첨가된 데이타를, CPU(10)와 기록제어부(14)에서 DDS 포맷에 맞추어 기록용 DSP부(15)로 보내주게 된다. 상기 기록용 DSP부(15)는 제1도 제1S램(16)을 이용하여 C1, C2에러 정정 코드를 생성하고 DAT 테이프 포맷에 맞게 데이타를 구성하여 기록앰프(17)를 통하여 회전헤드(5)에서 마그네틱 테이프에 데이타를 기록하게 된다.
또한 상기 마그네틱 테이프에서 회전헤드(5)를 통하여 재생된 데이타는 재생앰프(18) 및 데이타 스트브부(19)를 거쳐서 재생용 DSP(20)에 전달된다. 상기 재생용 DSP부(20)는 제2S램(21)를 이용하여 데이타의 에러유무를 검사하고 에러가 발생했을 때에는 C1, C2패리티 범위내에서 에러를 정정하고 DAT포맷의 데이타를 역변환하여 재생제어부(22)로 데이타를 전달한다.
상기 재생제어부(22)는 재생용 DSP(20)로부터의 데이타를 받아서 헤더(Header) 부분을 제외한 나머지 데이타를 버퍼메모리(12)의 일정영역에 기록토록 한다. 또한 C3 ECC(103)는 버퍼메모리(12)상의 데이타에서 에러유무를 검사하여 C3 패리티의 에러 정정 범위내에서 에러를 정정하게 된다.
상기 C3 ECC(13)에서 에러 정정된 데이타는 I/O부 (11)를 호스트 컴퓨터로 데이타를 전달하게 된다.
DAT-드라이브에서 사용하는 DDS 포맷은 데이타를 그룹단위로 처리하는데 하나의 그룹은 DAT 포맷상 22개의 프레임과 1프레임의 C3 ECC 프레임으로 구성되어 있다. 1프레임의 메인 데이타는 5,760Byte로 구성되는 데 이중 5,756Byte는 순수한 데이타이고, 나머지 4Byte는 DDS 포맷상의 서브데이타인 헤더로써 상기 버퍼메모리(12)상에는 기록되지 않지만 DAT 테이프상에 기록되는 데이타이다. 그러므로 상기 버퍼메모리(12)상의 5,756Byte 의 데이타와 함께 4Byte 의 헤더 데이타를 테이프에 기록하도록 하여야 한다.
상기 버퍼메모리(12)가 1M Byte이라면 상기 버퍼메모리(12)에는 C3 ECC 프레임을 포함하여 총 7그룹의 데이타를 저장할 수 있다. 각 그룹의 시작 어드레스는 헥사(Hexa)로 '00000', '21000', '42000', '63000', '84000', 'A5000', 'C6000'으로 하였다.
또한 각 그룹의 시작 어드레스로부터 5756Byte를 각 그룹의 프레임 넘버 1로 하고, 5756Byte 마다 하나의 프레임 넘버를 가지어 총 23 프레임을 가질 수 있도록 하였다.
상기 제1도의 기록제어부(14)의 상세한 동작을 제2-3도를 참조하여 설명하면 그룹 레지스터(31)는 제1도의 버퍼메모리(12)의 각 그룹의 시작 어드레스중 상위 8bit를 가지고 있다. 그리고 나머지 하위 12bit는 모두 "0"이다. 상기 그룹 레지스터(31)는 CPU(10)가 1WR, 1PCS2, ADDR(3 : 0), Data(5 : 0) 신호선을 이용하여 기록하는데, 이때 제어부(30)에서는 제3a도와 같은 load-G 신호를 생성하여 상기 그룹 레지스터(31)의 데이타를 기록하게 된다.
오프셋 레지스터(32)는 각 그룹의 시작 어드레스로부터 읽고자 하는 데이타가 있는 어드레스까지의 차이를 가지고 있는 레지스터이다. 그러므로 상기 CPU(10)가 상기 제어부(30)를 통해 생성되는 제3b도와 같은 load-O 신호로써 초기값을 기록한다.
이때 오프셀 값은 각 그룹마다 한번씩 로드되지만 상기 CPU(10)가 데이타를 기록후 다시 읽어보는 체크를 하여 테이프상에서 에러가 발생하였을 경우 상기 버퍼메모리(12)로부터 다시 데이타를 보내주어야 하므로 상기 오프셀 값이 다시 CPU(10)로부터 기록되기도 한다.
상기 오프셋 값이 load-O 신호로 오프셋 레지스터(32)에서 로드된 후 제3c와 같은 load-OC 신호를 생성하여 오프셋 카운터(33)에서 로드된다.
상기 오프셋 카운터(33)는 상기 버퍼메모리(12)로부터 데이타를 읽고난 후 자동으로 1씩 증가된 값을 가진다.
상기 버퍼메모리(12)의 실제 어드레스는 그룹 레지스터(31)의 값(8bit)와 오프셋 카운터(33)의 카운터 값(20bit)을 더한 값이 된다. 따라서 상기 가산기(34)는 상기 오프셋 카운터(33)의 상위 8bit와 그룹 레지스터(31)의 8bit를 더하고, 오프셋 카운터(33)의 나머지 12bit는 그냥 통과시켜 총 20bit의 실제 어드레스를 생성한다.
상기 실제 어드레스는 버퍼메모리(12)의 제어신호인 RAS, CAS에 타이밍을 맞추기 위해 래치(35)에서 래치시킨다. 상기 래치된 어드레스 상위 10bit는 RAS 신호가 발생할 때 제1MUX(36)에서 선택되고, 하위 10bit 7드레스는 CAS 신호가 발생할 때 제1MUX(36)에서 선택된다.
헤더 레지스터(37)는 DAT 테이프에서의 각 프레임마다 기록되는 헤더의 LF-ID(Logical Frame number) 가지고 있다. 각 그룹마다 한번씩 CPU(10)에 의해서 기록되거나 리드후 라이트에 의해서 에러가 발생했으면 상기 CPU(10)로부터 제어부(30)을 통해 제3d도와 같은 load-H 신호를 생성하여 LF-ID가 기록된다.
상기 헤더 데이타는 각 프레임의 로지컬 프레임 넘버를 가지고 있으며, 마지막 프레임인가, ECC 프레임인가를 나타낸다. 상기 헤더 카운터(38)에 LF-ID가 Load-HC 신호에 의해 로드된 후 버퍼메모리(12)로부터 5756Byte의 데이타를 읽고난 후, 즉 1프레임의 데이타를 읽고난 후 clk-HC 신호에 의해 자동으로 LF-ID값은 증가된다. 단, en-HC신호가 'H'-enable-일때만 clk-HC 신호에 의해 LF-ID값이 증가된다.
상기 헤더값에는 또한 드라이브 포맷이 DDS 포맷인가의 여부를 나타내는데, 이를 DF(Data Format) ID라 한다. 로지컬 프레임 넘버(LF-IO)와 함께 번갈아서 4Byte가 테이프에 기록되게 된다. 그러므로 제2MUX(39)에서는 제어부(30)에서 발생된 제3m도와 같이 제2선택 신호에 의해 DF-ID와 LF-ID를 번갈아 가면서 선택해 주게 된다.
또한 제3MUX(40)은 테이프로 전달되는 데이타를 초기 4Byte는 헤더 데이타로 선택하고 나머지 5756Byte는 버퍼메모리(12)에서 읽은 데이타로 선택하도록 한다.
병렬/직렬 변환부(41)는 상기 제3MUX(40)에서 선택된 병렬 데이타를 기록용 DSP(15)의 타이밍에 맞추어 직렬 데이타로 변환하여 보내주는 역할을 한다.
상기 제어부(30)의 동작을 제4도-제7도를 이용하여 설명하면 다음과 같다.
제4도의 디코더(DC1)는 CPU(10)로부터 어드레스를 받아서 제2도의 그룹 레지스터(31), 오프셋 레지스터(32), 헤더 레지스터(37)에 맞게 어드레스를 디코딩해 내고, 상기 CPU(10)로부터의와신호가 액티브일때 어드레스의 값에 따라 각각의 레지스터에 상기 CPU(10)로부터의 데이타를 기록하는 신호인 load-h, load-g, load-o 신호를 생성한다. D플립플롭(F2)의 부출력단에서 출력되는 래치 신호는 "0"으로 초기화된 후 FS4를 FS8로 클로킹(clocking)하여 제5도의 (51)와 같은 래치 신호로 만들어지는데, 이 신호는 제2도의 가산기(34)에서 생성된 어드레스를 래치하는 신호로 쓰인다.
상기 래치 신호의 반전된 신호를 BCK 신호로 래치한 신호가신호와 헤더 구간신호와 오아게이트(OR2, OR3)를 통하여 논리합되어 제5도와 같은신호가 생성된다. 즉, 상기신호는 헤더(Header)구간신호가 하이(High)일때는 발생하지 않고,신호가 액티브 로우(Low)일때 발생되는 신호이다.
상기신호를 D플립플롭(F4)를 통하여 BCK 신호로 래치한 신호가 제5도와 같은신호이고, 상기신호를 D플립플롭(F5)을 통하여 반전된 BCK 신호로 래치한 신호가 제5j도에서와 같은 sel(1) 신호가 되어와가 액티브 될때의 어드레스를 선택해 주는 신호로 쓰인다. 또한 DRAM의신호는 계속 리드하므로 +5V로 연결되어 있다.
한편신호가 반전된 FS4로 D플립플롭(F6)에서 래치한 신호의 부출력단을 카운터(CNTI)의 인에이블단자(EN)에 연결하고 인버터(I4)를 통해 반전된 FS4 신호로 카운팅 한다. 상기 카운팅된 값은 제6도의 디코더(DC2)에서 4와 5760을 디코팅해 내는데 이들 신호는 오아게이트(OR4)를 통해 논리합하여 제7g도와 같은 헤더 구간신호를 만들어 내는 D플립플롭(F7)의 클럭 입력으로 이용한다. 상기 디코더(DC2)의 5760값을 1프레임이 5760byte이므로 상기 카운터(CNT1)의 클리어 단자(CLR)로 입력된다. 상기 헤더(header)구간신호를 인버터(I5)를 통해 반전시킨 것이 제7j도에서와 같은 clk-HC 신호이고, 이 신호를 D플립플롭(F11)의 클럭 입력으로 하여 제7k도와 같은 en-HC 신호를 생성해 낸다. 상기 헤더 구간신호를 반전된 FS4로 D플립플롭(F10)에서 래치한 출력단자(Q)의 신호와 FS4를 오아게이트(OR6)에서 논리합하고 인버터(I7)를 통해 반전시킨 것이 제7l도에서와 같은 clk-OC 신호이다.
제4도에서 load-O 신호가 발생하면 이 신호는 반전되어 D플립플롭(F8)을 세트(set)시키고, 상기 헤더 구간신호를 D플립플롭(F10)에서 반전된 FS4로 래치한 것의 부출력단자과 상기 헤더 구간신호를 AND하고, 이 신호와 상기 플립플롭(F8)의 출력(Q)를 논리곱한 것이 (제7도)에서와 같은 load-OC 신호이다. 상기 load-OC 신호를 플립플롭(F9)에서 BCK 신호로 래치하여 제7도와 같은 rst-loaD 신호를 만들어 플립플롭(F8)을 클리어 시킨다.
상술한 바와 같이 DAT에서 테이프 드라이브에서 채택하고 있는 DDS 포맷에 따른 데이타를 기록할 수 있도록 제어함으로서 CPU의 로드를 최소한으로 줄일 수 있는 이점이 있다.
Claims (4)
- DAT의 데이타 기록제어장치에 있어서, 데이타의 신뢰성을 높이기 위해 C3 에러 정정을 수행하는 C3 ECC(13)와, 내장된 프로그램에 의해 시스템의 제반동작을 제어하며 자기테이프상의 데이타를 기록/재생 하기위한 제어신호를 인가하는 CPU(10)와, 상기 CPU(10)의 기록제어신호에 의해 상기 버퍼메모리(12)의 데이타를 DDS 포맷에 맞추어 출력하는 기록제어부(14)와, 상기 CPU(10)의 제어신호를 인가받아 상기 기록제어부(14)의 출력데이타를 제1SRAM(16)에 입력하여 C1, C2 에러 정정 코드를 생성하고 DAT 포맷으로 데이타를 변환시키는 기록용 DSP부(15)와, 상기 DSP부(15)의 변화된 데이타를 상기 자기테이프상에 기록하기 위하여 소정레벨 증폭하여 회전헤드(5)로 출력하는 기록앰프(17)와, 상기 회전헤드(5)에서 출력되는 상기 자기테이프로부터의 데이타를 재생하기 위하여 소정레벨 증폭하는 재생앰프(18)와, 상기 재생앰프(18)의 재생데이타를 입력코드화 하여 식별 재생신호 및 클럭을 발생시키기 위한 데이타 스트로브부(19)와, 상기 데이타 스트로브부(19)의 식별 재생신호를 제2S램(21)에 입력하여 기록상의 에러 데이타를 찾아내어 C1, C2의 정정 범위내에서 에러 정정을 수행하고 DAT 포맷화된 데이타를 역변환하여 출력하는 재생용 DSP부(20)와, 상기 재생용 DSP(20)의 출력데이타를 역 DDS 포맷 데이타로 변환하여 상기 버퍼메모리(12)에 기록하는 재생제어부(22)로 구성함을 특징오로 하는 장치.
- 제1항에 있어서, 상기 기록제어부(14)가 버퍼메모리(12)상의 각 그룹의 시작 어드레스를 저장하는 그룹 레지스터(31)와, 상기 각 그룹의 시작 어드레스로부터 읽고자 하는 데이타가 있는 어드레스까지의 차이를 갖는 오프셋 레지스터(32)와, 데이타를 읽을 때마다 자동으로 오프셋 값을 증가시키는 오프셋 카운터(33)와, 상기 그룹 레지스터와 오프셋 카운터의 값을 더하여 상기 버퍼메모리(12)상의 실제 어드레스를 생성시키는 가산기(34)와, 상기 가산기(34)의 어드레스를 래치하는 래치(35)와, 상기 래치(35)에서 래치된 어드레스를 RAS, CAS 신호에 맞게 어드레스를 발생시키는 MUX(36)와, DDS 포맷상의 헤더(Header) 데이타중의 LF를 저장하는 헤더 레지스터(37)와, 상기 헤더 레지스터(37)에서 저장된 헤더 데이타를 입력하여 각 프레임에 맞는 LF 데이타를 생성하는 헤더 카운터(38)와, 상기 헤더 카운터(38)에서 로드된 LF 데이타와 DDS 포맷 여부를 나타내는 데이타 포맷 ID를 제어신호에 의해 선택 출력하는 제2MUX(39)와, 상기 제2MUX(39)에서 선택 출력된 신호와 상기 버퍼메모리(12)에서 읽은 데이타를 선택하는 제3MUX(40)와, 상기 제3MUX(40)에서 선택 출력된 병렬 데이타를 직렬 데이타로 변환 출력하는 병/직렬 변환부(41)와, 기록제어부의 제반동작을 제어하며 상기 버퍼메모리(12)의 제어신호인 RAS CAS WE를 생성하는 제어부(30)로 구성함을 특징으로 하는 장치.
- 제2항에 있어서, 상기 제어부(30)가 버퍼메모리(12)에서 데이타를 읽는 갯수의 카운팅한 값을 디코딩하여 DDS 포맷상의 헤더 데이타 구간 및 clk-HC, en-HC; load-OC, clk-OC 신호를 생성하는 제어신호 발생수단과, 상기 기록용 DSP부(15)의 타이밍에 맞게 상기 버퍼메모리(12)를 제어하고 RAS CAS 신호를 생성하는 메모리 제어신호 발생수단과, 상기 RAS CAS 신호에 맞게 로우 어드레스와 컬럼 어드레스를 선택하여 제1선택신호(SE1)를 생성기로 선택신호 발생수단으로 구성함을 특징으로 하는 장치.
- DAT의 데이타 기록제어방법에 있어서, 기록할 데이타를 C3 에러 정정하는 제1과정과, 상기 제1과정에서 C3 에러 정정된 데이타를 받아 DDS 포맷에 맞추어 C1, C2 에러 정정을 하고 DAT 포맷으로 변환하는 제2과정과, 상기 제2과정에서 DAT 포맷으로 변환된 데이타를 마그네틱 테이프에 기록하는 제3과정으로 이루어짐을 특징으로 하는 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910015183A KR930010933B1 (ko) | 1991-08-31 | 1991-08-31 | Dat의 데이타 기록 제어장치 및 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910015183A KR930010933B1 (ko) | 1991-08-31 | 1991-08-31 | Dat의 데이타 기록 제어장치 및 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930004989A KR930004989A (ko) | 1993-03-23 |
KR930010933B1 true KR930010933B1 (ko) | 1993-11-17 |
Family
ID=19319403
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910015183A KR930010933B1 (ko) | 1991-08-31 | 1991-08-31 | Dat의 데이타 기록 제어장치 및 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR930010933B1 (ko) |
-
1991
- 1991-08-31 KR KR1019910015183A patent/KR930010933B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR930004989A (ko) | 1993-03-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5528608A (en) | De-interleave circuit for regenerating digital data | |
JP2605271B2 (ja) | エラー訂正及びチエツク装置 | |
US5631783A (en) | Magnetic disc apparatus employing constant-density recording and driver access method where a wedge ID field and a pseudo ID field are recorded | |
KR860009411A (ko) | 에러 검출 정정 코드 디코딩 장치 | |
EP0523519B1 (en) | Sound recording and reproducing apparatus | |
US6243845B1 (en) | Code error correcting and detecting apparatus | |
JP2819624B2 (ja) | ディジタル信号再生装置 | |
KR930010933B1 (ko) | Dat의 데이타 기록 제어장치 및 방법 | |
KR100373467B1 (ko) | 어드레스 발생 회로 | |
US3938083A (en) | Parity checking a double-frequency coherent-phase data signal | |
KR100361947B1 (ko) | 디스크 재생 장치에 적용되는 에러 검출 회로 | |
US5440571A (en) | Circuit of addressing a memory buffer for error correction in a digital audio tape recorder | |
JP2605270B2 (ja) | エラー訂正及びチエツク装置 | |
KR930001641B1 (ko) | 데이타 기록장치 및 방법 | |
JPH0721700A (ja) | エラー訂正用メモリ装置 | |
KR0171907B1 (ko) | Dat시스템에 있어서 데이타 재생회로 | |
EP0449212A2 (en) | Signal processing circuit of digital audio tape recorder | |
JP2828846B2 (ja) | Cdのサブコード処理回路 | |
JPH0363973A (ja) | 誤り訂正装置 | |
JPS60176136A (ja) | 磁気記録再生装置におけるデ−タの記録方法 | |
JPH0991889A (ja) | データ誤り訂正装置 | |
JP4004102B2 (ja) | 符号誤り訂正検出装置 | |
JPH0135424B2 (ko) | ||
JPH01293014A (ja) | 誤り訂正符号化装置 | |
JPH0737334A (ja) | 情報記録方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20021031 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |