KR930003911Y1 - 시간차를 가지는 리세트회로 - Google Patents

시간차를 가지는 리세트회로 Download PDF

Info

Publication number
KR930003911Y1
KR930003911Y1 KR2019910000649U KR910000649U KR930003911Y1 KR 930003911 Y1 KR930003911 Y1 KR 930003911Y1 KR 2019910000649 U KR2019910000649 U KR 2019910000649U KR 910000649 U KR910000649 U KR 910000649U KR 930003911 Y1 KR930003911 Y1 KR 930003911Y1
Authority
KR
South Korea
Prior art keywords
circuit
reset
power supply
voltage
microcomputer
Prior art date
Application number
KR2019910000649U
Other languages
English (en)
Other versions
KR920015862U (ko
Inventor
채주락
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR2019910000649U priority Critical patent/KR930003911Y1/ko
Publication of KR920015862U publication Critical patent/KR920015862U/ko
Application granted granted Critical
Publication of KR930003911Y1 publication Critical patent/KR930003911Y1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied

Landscapes

  • Electronic Switches (AREA)

Abstract

내용 없음.

Description

시간차를 가지는 리세트회로
제1도는 본 고안에 따른 회로도.
제2도는 제1도의 각부분의 파형도.
* 도면의 주요부분에 대한 부호의 설명
10 : 전원회로 20 : 제1리세트회로
30 : 제2리세트회로 40 : 마이컴
50 : 주변회로
본 고안은 리세트 회로에 관한 것으로, 특히 동일 전원을 가지고 시간 차이가 나는 두 개의 리세트 신호를 발생함과 동시에 리세트 시간 조정을 용이하도록 하는 회로에 관한 것이다.
현재 범용적으로 사용되는 디지털 전원기기에는 마이컴 및 디지털 주변회로를 가지고 있다. 통상 마이컴 및 디지털 회로는 초기 전원공급시 리세트 신호를 공급받아 초기화 동작을 행하게 되어있다.
상기와 같은 디바이스를 사용하는 기기에서 시간을 달리하는 2개의 리세트 신호를 요구하는 회로의 경우 종래에는 시간을 달리하는 두 개의 전원을 각각 사용하여 리세트 신호를 발생시켰다.
그러나 상기와 같은 종래의 회로는 두 리세트 신호의 조정이 용이하지 않았으며, 그 동작도 정확하지 않았다.
따라서 본 고안의 목적은 동일 전원을 사용하여 출력시간을 달리하는 두 개의 리세트 신호를 발생함과 동시에 리세트 신호의 시간 조정이 용이한 리세트 회로를 제공함에 있다.
이하 본 고안의 목적은 동일 전원을 사용하여 출력시간을 달리하는 두 개의 리세트 신호를 발생함과 동시에 리세트 신호의 시간 조정이 용이한 리세트 회로를 제공함에 있다.
이하 본 고안을 참조하여 상세히 설명한다. 제1도는 본 고안에 따른 회로도로서, 입력전원(Ac)을 정류하여 안정된 동작 전원전압(Vcc)를 출력하는 전원회로(10)와, 각각의 리세트 단자(Reset)를 가지고 있으며 상기 전원회로(10)의 출력전압에 의해 동작되는 마이컴(40) 및 주변회로(50)와, 제1충방전 회로를 가지고 상기 전원회로(10)의 출력단자에 접속되어 있으며, 상기 제1충방전 회로가 소정 레벨의 전압을 충전하는 소정시간동안 상기 마이컴(40)의 리세트단자(Reset)로 제1리세트 신호를 제공하는 제1리세트회로(20)와, 제2충방전 회로를 가지고 상기 전원회로(10)이 출력단자 및 제1리세트회로(20)의 출력단자에 있으며, 상기 제1리세트회로(20)리세트 신호 출력 타단에 응답하여 상기 제2충방전 회로가 소정 레벨의 전압을 충전하는 시간동안 상기 주변회로(50)의 리세트단자(Reset)로 제2리세트 신호를 출력하는 제2리세트회로(30)로 구성된다.
상기 제1도의 구성중 전원회로(10)는 캐피시터(C1)(C2)(C3)와 다이오드(D1) 및 레귤레이터(RER)로 구성되며, 제1리세트회로(20)은 저항(R1-R5)와 캐패시터(C4), 다이오드(D2), 정전압 다이오드(D3), 2개의 스위칭 트랜지스터(Q1)(Q2)로 구성된다.
그리고 제2리세트 회로(30)은 캐패시터(C5)와 저항(R6-R8)와 트랜지스터(Q3)로 구성된다.
제2도는 제2도의 동작파형도로서, (a)도는 제1리세트 회로(20)의 파형도이고, (b)도는 제2리세트회로(30)의 파형도이다.
지금, 제1도의 전원회로(10)에 전원이 입력되면, 이는 다이오드(D1)에서 정류되어 출력됨과 동시에 레귤레이터(RER)에 의해 레귤레이션 되어 각부에 공급된다.
상기와 같이 전원회로(10)에서 직류전압이 출력되면, 이 전압은 저항(R1)을 통해 캐패시터(C4)에 충전된다. 그리고 레귤레이터(RER)이 출력전압은 저항(R3)(R4)(R7)을 통해 트랜지스터(Q1)(Q2)(Q3)의 콜렉터와 에미터로 입력되는 동시에 마이컴(40)과 주변회로(50)의 전원으로 입력된다.
상기 저항(R1)과 캐패시터(C4)의 제1충방전 회로가 충전하는 동안 노드 A점은 “로우”로 되어 트랜지스터(Q1)이 오프” 되고, 노드점 “B”는 “하이”가 된다.
따라서 트랜지스터(Q2)가 “온”되어 노드점(C)는 “로우”로 되어 마이컴(40)의 리셋단자(Reset)에는 제2a도와 같이 “로우”이 신호가 입력되어 리세트된다.
소정의 시간이 경과되어 캐패시터(C4)가 충전이 완료되면, 다이오드(D3)가 “온”되어 노드점 A는 “하이”로 된다. 따라서 트랜지스터 (Q1)는 도통하게 되고, 저항(R3)(R5)에 의해 노드점 “B”점이 “로우”로 된다. 상기 노드점 B가 “로우”로 되면 트랜지스터(Q2)가 “하이”로 되어진다. 이 순간 마이컴(40)의 리세트단자(Reset)에 논리 “하이”가 제2b도의 (t2)이후와 같이 입력되어 마이컴(50)의 리세트가 해제되어진다.
한편 캐패시터(C5)와 저항(R6)은 초기전원이 인가되는 순간 상기한 트랜지스터(Q2)의 출력노드인 노드점 “C”가 “로우”임으로 충전동작을 하지 못하게 된다. 따라서 노드D점은 논리 “로우”레벨로 되어지고 이로 인해 초기 전원전압인가시에는 트랜지스터(Q3)가 “온”되어진다. 상기 트랜지스터(Q3)가 “온”되어지면 캐패시터(C5)가 충전을 개시하게 되며, 저항(R7)와 저항 분배 전압에 의해 노드점이 논리 “하이”로 된다.
상기와 같이 캐패시터(C5)가 충전되는 상태에서 노드 “D”점의 전압은 상기 트랜지스터(Q2)이 콜렉터 전압이 제2도의 t2에서 “하이”로 되는 순간 “하이”로 되어 트랜지스터(Q3)는 “오프”된다.
따라서 트랜지스터(Q3)의 에미터 단자인 노드 “E”점은 논리 “로우”가 되어 주변회로(50)는 리세트되어진다.
즉 마이컴(10)이 리세트에서 해제되는 시점에서 리세트된다. 상기와 같은 동작에 의해 소정시간이 경과되어 캐패시터(C5)에 소정 레벨의 전압 충전이 완료되는 상태에서 전술한 트랜지스터 (Q2)의 콜렉터 전압이 전술한 바와 같이 논리 “하이”로 되면, 캐패시터(C5)의 충전전압은 저항(R6)을 통해 방전하게 된다.
상기 캐패시터(C5)의 방전에 의해 노드 “D”점이 트랜지스터(Q3)이 “온”되어 출력노드인 E점이 저항(R7)과 (F8)의 분배에 의하여 제2도의 2B의 t3 이후와 같이 “하이”로 된다.
이때 주변회로(50)의 리세트단자(Reset)에는 논리 “하이”가 입력되어 리세트 해제된다.
상술한 바와 같이 본 고안은 간단한 RC시정수 회로를 이용하여 단일 전원으로써 시간차를 가지는 2개의 리세트 신호를 발생시킬 수 있어 디지털 회로를 다수개 채용하는 리세트의 동작을 시간차를 가지고 정확히 할 수 있다.

Claims (1)

  1. 시간차를 가지는 리세트회로에 있어서, 입력전원(Ac)을 정류하여 안정된 동작 전원전압(Vcc)를 출력하는 전원회로(10)와, 각각의 리세트 단자(Reset)를 가지고 있으며 상기 전원회로(10)의 출력전압에 의해 동작되는 마이컴(40) 및 주변회로(50)와, 제1충방전 회로를 가지고 상기 전원회로(10)의 출력단자에 접속되어 있으며, 상기 제1충방전 회로가 소정 레벨의 전압을 충전하는 소정시간동안 상기 마이컴(40)의 리세트단자(Reset)로 제1리세트 신호를 제공하는 제1리세트회로(20)와, 제2충방전 회로를 가지고 상기 전원회로(10)이 출력단자 및 제1리세트회로(20)의 출력단자에 있으며, 상기 제1리세트회로(20)리세트 신호 출력 타단에 응답하여 상기 제2충방전 회로가 소정 레벨의 전압을 충전하는 시간동안 상기 주변회로(50)의 리세트단자(Reset)로 제2리세트 신호를 출력하는 제2리세트회로(30)로 구성됨을 특징으로 하는 회로.
KR2019910000649U 1991-01-17 1991-01-17 시간차를 가지는 리세트회로 KR930003911Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910000649U KR930003911Y1 (ko) 1991-01-17 1991-01-17 시간차를 가지는 리세트회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910000649U KR930003911Y1 (ko) 1991-01-17 1991-01-17 시간차를 가지는 리세트회로

Publications (2)

Publication Number Publication Date
KR920015862U KR920015862U (ko) 1992-08-17
KR930003911Y1 true KR930003911Y1 (ko) 1993-06-25

Family

ID=19309908

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910000649U KR930003911Y1 (ko) 1991-01-17 1991-01-17 시간차를 가지는 리세트회로

Country Status (1)

Country Link
KR (1) KR930003911Y1 (ko)

Also Published As

Publication number Publication date
KR920015862U (ko) 1992-08-17

Similar Documents

Publication Publication Date Title
KR870001255Y1 (ko) 마이크로컴퓨우터의 전원공급회로
KR910006471B1 (ko) 리세트 신호 발생회로
US5883532A (en) Power-on reset circuit based upon FET threshold level
KR930003911Y1 (ko) 시간차를 가지는 리세트회로
US4085358A (en) Regulated DC to DC power supply with automatic recharging capability
US5939902A (en) Integrating circuit internally included in semiconductor device
JPH0250653B2 (ko)
KR100263924B1 (ko) 리셋 신호 발생 장치
JPH02201618A (ja) システムリセット回路
KR920004925B1 (ko) 잡음뮤팅 및 정전압 제어회로
KR200142710Y1 (ko) 스위칭모드 전원 공급장치의 시간 지연회로
JPS5838435Y2 (ja) リセット信号発生回路
JPH03295472A (ja) オーディオ信号のピークホールド回路
JP3647302B2 (ja) パワーオンリセット回路及び、これを備えた集積回路装置
KR100211108B1 (ko) 전원 회로
JP2582357Y2 (ja) 時定数安定回路
EP0343553A2 (en) Low voltage-controlled, stand-by electronic circuit with delayed switch off
KR940011660B1 (ko) 워치독 회로
KR920003541Y1 (ko) 엘리베이터 리셋 회로
JP2879845B2 (ja) 半導体装置
JPS6373874A (ja) 電子機器に電流を供給する回路装置
KR0169391B1 (ko) 급속 충전회로
JPH01246616A (ja) リセット回路
JPH0553693A (ja) 情報端末機器等のリセツト回路
KR870001256Y1 (ko) 리셋트 회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19980327

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee