KR870001256Y1 - 리셋트 회로 - Google Patents

리셋트 회로 Download PDF

Info

Publication number
KR870001256Y1
KR870001256Y1 KR2019840014005U KR840014005U KR870001256Y1 KR 870001256 Y1 KR870001256 Y1 KR 870001256Y1 KR 2019840014005 U KR2019840014005 U KR 2019840014005U KR 840014005 U KR840014005 U KR 840014005U KR 870001256 Y1 KR870001256 Y1 KR 870001256Y1
Authority
KR
South Korea
Prior art keywords
transistor
peripheral
reset
microcomputer
capacitor
Prior art date
Application number
KR2019840014005U
Other languages
English (en)
Other versions
KR860008399U (ko
Inventor
정병국
Original Assignee
삼성전자주식회사
정재은
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 정재은 filed Critical 삼성전자주식회사
Priority to KR2019840014005U priority Critical patent/KR870001256Y1/ko
Publication of KR860008399U publication Critical patent/KR860008399U/ko
Application granted granted Critical
Publication of KR870001256Y1 publication Critical patent/KR870001256Y1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/26Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback
    • H03K3/28Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback
    • H03K3/281Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator
    • H03K3/286Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable
    • H03K3/2865Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable ensuring a predetermined initial state when the supply voltage has been applied; storing the actual state when the supply voltage fails

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Electronic Switches (AREA)

Abstract

내용 없음.

Description

리셋트 회로
제1도는 본 고안의 회로도.
제2도는 본 고안에 따른 파형도이다.
* 도면의 주요부분에 대한 부호의 설명
1 : 마이콤 2 : 주변 IC
SW : 리셋트스위치 VCC: 동작전원
RES,: 리셋트단자
본 고안은 단일침이면서 마이콤과 프로세서겸용으로 제작된 집적회로(일례로 6801)와 주변 IC간의 리셋트 시간을 설정해 주도록 된 전자회로에 관한 것이다.
일반적으로 어떤 제품 특히 컴퓨터 등과 같이 집적 회로화된 소자들을 많이 사용하게 되는 회로에 있어서는 정보의 정확한 전송 및 처리가 요구되는데, 특히 초기조건인 리셋트가 정확하여야만 신뢰성 있는 출력을 얻을 수 있게 되는 것으로, 본 고안은 중앙처리장치인 마이콤 주변에 설치된 램등의 주변회로를 먼저 리셋트시키고 나서 마이콤을 리셋트시키도록 된 리셋트회로를 제공함에 목적이 있다.
이하 본 고안의 구성 및 작용효과를 예시도면에 의거 상세히 설명하면 다음과 같다.
본 고안은 저항(R3)을 매개하여 컬렉터가 동작전원(VCC)에 연결된 트랜지스터(TR1)의 베이스에는 저항(R1)(R2)과 콘덴서(C1) 및 스위치(SW)가 연결되고, 트랜지스터(TR1)의 컬렉터에는 주변 IC(2)의 리셋트단자(RES)가 연결되는 한편 저항(R4)을 매개하여 트랜지스터(TR2)의 베이스가 연결되며, 트랜지스터(TR2)의 컬렉터에는 동작전원(VCC)과 접지가 저항(R5)과 콘덴서(C5)를 매개하여 연결되고 또한 마이콤(1)의 리셋트단자가 직접 연결된 구조로 되어 있다.
제1도는 본 고안의 회로도를 나타낸 것으로, 마이콤(1)은 중앙연산처리장치의 기능을 갖도록 단일칩으로 구성된 것이고, 주변 IC(2)는 램등으로서, 통상 마이콤(1)에 직접 연결되거나 인터페이스 등을 매개하여 연결되므로써 마이콤(1)의 제어명령을 받아 동작되는 것이다.
저항(R1)(R2)과 콘덴서(C1)는 트랜지스터(TR1)의 턴온시간을 조정하여 주변 IC(2)의 리셋트폭을 결정하기 위한 것이고, 저항(R3)(R4)은 트랜지스터(TR2)의 베이스바어스전압을 인가해 주기 위한 것이며, 저항(R5)과 콘덴서(C2)는 주변 IC(2)가 리셋트된 다음에 마이콤(1)을 리셋트시키기 위한 펄스폭을 결정해 주기 위한 것이다.
리셋트스위치(SW)는 사용자가 임의로 마이콤(1)과 주변회로(2)를 리셋트시킬 때 사용하는 스위치이다.
제2(a)도는 리셋트스위치(SW)의 조작시 트랜지스터(TR1)의 컬렉터에 나타나는 전압변동파형이고, 제2(b)도는 리셋트스위치(SW)의 조작시 트랜지스터(TR2)의 컬렉터에 나타나는 전압변동파형이다.
평시 리셋트스위치(SW)가 오프되어 있는 상태에서는 콘덴서(C1)에 충분한 전압이 충전되어 있으므로 트랜지스터(TR1)가 턴온되고, 이에 따라 트랜지스터(TR2)의 베이스에는 로우레벨의 전위가 인가되어, 트랜지스터(TR2)가 턴온되며, 각각의 트랜지스터(TR1)(TR2)의 컬렉터에는 제2도의 t1기간에 해당되어 마이콤(1)의 리셋트단자에는 하이레벨, 주변 IC(2)의 리셋트단자(RES)에는 로우레벨이 인가되어서 마이콤(1)과 주변 IC(2)는 초기상태에 있지 않은 상태이다.
리셋트스위치(SW)를 온시키면, 콘덴서(C1)에 충전되어 있던 충전전압은 리셋트스위치(SW)를 통하여 방전되면서 트랜지스터(TR1)가 턴온되기 위한 전압이하로 떨어진다. 이리하여 트랜지스터(TR1)가 턴오프되면, 동작전원(VCC)이 저항(R3)(R4)을 통해 트랜지스터(TR2)의 베이스바이어스 전압으로 공급되어 트랜지스터(TR2)가 턴온되면서 콘덴서(C2)에 충전되어 있던 전압이 턴온된 트랜지스터(TR2)를 통해 방전된다. 따라서 각각의 트랜지스터(TR1)(TR2)의 컬렉터에는 제2도의 t2기간에서와 같이 하이레벨과 로우레벨로 각각 전환되면서 t2시간 동안 지속되는데, 이는 저항(R1)(R2)과 콘덴서(C1)에 의한 시정수에 따라 결정되는 것이다. 그러다가 방전되었던 콘덴서(C1)에 동작전원(VCC)이 재차 충전되면서 트랜지스터(TR1)가 턴온될 때 트랜지스터(TR1)의 컬렉터의 전위는 제2(a)도에 도시된 파형 중 t2에서 t3로 넘어갈 때와 같이 급격히 변하게 되어 주변 IC(2)는 안정된 동작가능 상태로 돌입되나, 제2(b)도에 도시된 바와 같이 트랜지스터(TR1)가 턴올됨에 따라 트랜지스터(TR2)가 턴오프되면 콘덴서(C2)에 충전되는 전압에 의하여 트랜지스터(TR2)의 컬렉터의 전위는 서서히 증가되어 t3시간이 경과되어야지만 안정된 하이레벨이 된다. 따라서 마이콤(1)은 주변 IC(1)은 주변 IC(2)가 리셋트된 다음에 리셋트되므로 전체적인 동작에 의하여 얻어지는 출력은 신뢰성있게 되는 것이다.
상기한 바와 같이 본 고안은 마이콤(1)과 주변 IC(2) 등 여러 집적회로들로 구성되는 회로에서 콘덴서에 의한 시정수에 의하여 각 주변 IC(2)를 먼저 리셋트시킨 다음에 마이콤(1)을 나중에 리셋트시키므로써 마이콤(1)과 주변 IC(2)는 안정된 상태하에서 동작되므로 신뢰성있는 출력을 얻게 되는 장점이 있다.

Claims (1)

  1. 저항(R3')을 매개하여 컬렉터가 동작전원(VCC)에 연결된 트랜지스터(TR1)의 베이스에는 저항(R1)(R2)과 콘덴서(C1) 및 스위치(SW)가 연결되고, 트랜지스터(TR1)의 컬렉터에는 주변 IC(2)의 리셋트단자(RES)가 연결되는 한편 저항(R4)을 매개하여 트랜지스터(TR2)의 베이스가 연결되며, 트랜지스터(TR2)의 컬렉터에는 동작전원(VCC)과 접지가 저항(R5)과 콘덴서(C5)를 매개하여 연결되고 또한 마이콤(1)의 리셋트단자가 직접 연결되어 있는 리셋트회로.
KR2019840014005U 1984-12-26 1984-12-26 리셋트 회로 KR870001256Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019840014005U KR870001256Y1 (ko) 1984-12-26 1984-12-26 리셋트 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019840014005U KR870001256Y1 (ko) 1984-12-26 1984-12-26 리셋트 회로

Publications (2)

Publication Number Publication Date
KR860008399U KR860008399U (ko) 1986-07-24
KR870001256Y1 true KR870001256Y1 (ko) 1987-03-28

Family

ID=70158410

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019840014005U KR870001256Y1 (ko) 1984-12-26 1984-12-26 리셋트 회로

Country Status (1)

Country Link
KR (1) KR870001256Y1 (ko)

Also Published As

Publication number Publication date
KR860008399U (ko) 1986-07-24

Similar Documents

Publication Publication Date Title
US4520418A (en) Reset circuit
KR900002598B1 (ko) 전원 온.오프 제어회로
US4463271A (en) Transistor switching circuitry having hysteresis
US7404119B2 (en) Circuit for testing power down reset function of an electronic device
US6667604B2 (en) Power supply circuit with continued power generation after switch turn-off
KR870001256Y1 (ko) 리셋트 회로
JPS62188420A (ja) 交流無接点スイツチ
US4764839A (en) Low voltage reset circuit
US4469940A (en) Switching apparatus for absolute position measuring device
KR900008956Y1 (ko) 마이컴 리세트 안정화 회로
KR930004905Y1 (ko) 마이크로 컴퓨터용 부저 제어회로
KR890003753Y1 (ko) 마이콤의 오동작시 자동 리세트회로
KR890004801Y1 (ko) 마이크로 프로세서의 자동 리세트회로
EP0086334B1 (en) Pulse duty conversion circuit
KR880002186Y1 (ko) 오디오 기기에서의 전원 온,오프 제어회로
KR860003525Y1 (ko) 마이크로 컴퓨터의 리세트회로
KR900006786Y1 (ko) 마이콤의 오동작 방지회로
KR930003911Y1 (ko) 시간차를 가지는 리세트회로
SU1737434A1 (ru) Стабилизированный источник питани
KR920009191B1 (ko) 리세트회로
JPS6346812A (ja) パワ−オンリセツト回路
KR880002867Y1 (ko) 집적회로 내의 단안정 멀티 바이브레이터 회로
JP2710349B2 (ja) パワーオンリセット回路
EP0333353A2 (en) Dual mode voltage reference circuit and method
JPH06350421A (ja) 光検出器

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970829

Year of fee payment: 13

EXPY Expiration of term