KR900008956Y1 - 마이컴 리세트 안정화 회로 - Google Patents

마이컴 리세트 안정화 회로 Download PDF

Info

Publication number
KR900008956Y1
KR900008956Y1 KR2019870020737U KR870020737U KR900008956Y1 KR 900008956 Y1 KR900008956 Y1 KR 900008956Y1 KR 2019870020737 U KR2019870020737 U KR 2019870020737U KR 870020737 U KR870020737 U KR 870020737U KR 900008956 Y1 KR900008956 Y1 KR 900008956Y1
Authority
KR
South Korea
Prior art keywords
microcomputer
reset
power supply
voltage
zener diode
Prior art date
Application number
KR2019870020737U
Other languages
English (en)
Other versions
KR890011338U (ko
Inventor
신한균
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019870020737U priority Critical patent/KR900008956Y1/ko
Publication of KR890011338U publication Critical patent/KR890011338U/ko
Application granted granted Critical
Publication of KR900008956Y1 publication Critical patent/KR900008956Y1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/26Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback
    • H03K3/28Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback
    • H03K3/281Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator
    • H03K3/286Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable
    • H03K3/2865Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable ensuring a predetermined initial state when the supply voltage has been applied; storing the actual state when the supply voltage fails

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Electronic Switches (AREA)

Abstract

내용 없음.

Description

마이컴 리세트 안정화 회로
제 1 도는 본 고안의 회로도.
제 2a 도 내지 2d 도는 본 고안에서의 동작설명을 위한 신호파형도.
* 도면의 주요부분에 대한 부호의 설명
가 : 마이컴전원 정전압부부 나 : 메인전원전압 변동 판별부
다 : 마이컴 리세트 회로부 INV1: 인버터
TR1: 트랜지스터 D1: 다이오드
ZD1, ZD2: 제너다이오드 R1-R3: 저항
C1-C3: 콘덴서
본 고안은 마이크로컴퓨터(MICRO PROCESSOR)를 사용하는 모든 전자기기에서 이용되는 마이컴리세트 안정화회로에 관한 것이다.
종래에는 트랜지스터만 이용하여 마이컴을 리세트(RESET) 시키는 회로를 구성하였으므로 낮은 전압변동에 의하여 우발적으로 마이컴이 리세트되어 회로동작이 불안한 문제점이 있었다.
본 고안은 상기와 같은 문제점을 해결하기 위하여 다이오드와 인버터 트랜지스터등 스위칭 소자를 이용하여 다이오드의 항복영역에 정전압 조정작용을 이용한 제너다이오드를 사용하여 마이컴의 인가전압과 제너다이오드의 기준전압을 비교하여 마이컴의 전원을 리세트할 것인가 아닌가를 판별하는 동시에 판별후 비교값에 따라 마이컴의 리세트 동작을 수행하게 함을 목적으로 한다.
이하 첨부된 도면에 의하여 본 고안을 상세히 설명하면 다음과 같다.
메인전원 단자는 마이컴전원 정전압부(가)내의 저항(R3)과 콘덴서(C3) 및 제너다이오드(ZD2)를 통하여 트랜지스터(TR1)의 베이스 단자와 콜렉터 단자에 연결함과 동시에 메인전원전압 변동판별부(나)내의 저항(R1), 제너다이오드(ZD1) 및 마이컴 리세트 회로부(다)의 콘덴서(C1), 다이오드(D1)를 통하여 인버터(INV1)의 입력단자에 연결하고, 콘덴서(C2) 및 저항(R2)이 연결된 상기 트랜지스터(TR1)의 에미터 단자와 (INV1)의 출력단자는 마이컴의 전원단자(VCC)와 리세트단자(RESET)에 연결하여서 구성한 것이다.
이와같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.
먼저 시스템에 전원이 인가되면 메인전원단자(VCC)에 13V의 전원이 공급되며 이 전원은 마이컴전위 정전압부(가)내의 저항(R3)을 통하여 제 2a 도에 도시된 파형과 같이 콘덴서(C3)에 일정전압을 충전하고 제너다이오드(ZD2)에 의하여 일정한 정전압(5.6V)이 되며 이 정전압은 트랜지스터(TR1)의 베이스에 인가되어 상기 트랜지스터(TR1)를 도통시킨다.
상기 도통된 트랜지스터(TR1)의 에미터에는 일정한 전압(약 5V)이 출력되고 이 출력전압이 필터용 콘덴서(C2)를 통하여 제 2b 도에 도시한 파형과 같이 마이컴의 전원단자(VCC)에 인가되어 상기 마이컴이 동작하게 된다.
한편, 상기 메인전원단자(VCC)에 공급된 전원을 동시에 메인전원전압 변동판별부(나)내의 저항(R1)과 제너다이오드(ZD1)를 통하여 마이컴 리세트 회로부(다)로 인가됨과 동시에 상기 마이컴 리세트 회로부(다)내의 콘덴서(C1)에 의하여 트리거되는 임펄스(IMPUISE)전압이 제 2c 도에 도시한 파형도와 같이 인버터(INV1)에 인가되며, 상기의 마이컴전원 정전압부(가)내의 콘덴서(C3)에 충전되는 시간보다 약간 긴 시간동안 상기 인버터(INV1)에 의항 반전된 로우 전압이 저항(R2)을 통하여 마이컴의 전원단자(VCC)에 입력되면서 직접 리세트단자로 인가되므로 상기 마이컴은 전원이 차단되어 리세트된다.
이와동시에 리세트단자로 제 2d 도에 도시한 파형과 같은 리세트 펄스가 가해지고, 이에따라 마이컴은 초기상태의 동작을 수행하는 것이다.
상기의 리세트 타임은 순간적이며 콘덴서(C1)에 의하여 결정된다.
따라서 콘덴서(C1)가 충전된 후에는 전류가 흐르지 않으므로 인버터(INV1)를 통한 하이전압이 리세트 단자로 인가되어 마이컴은 정상동작을 하게 된다.
한편 상기 메인전원전압 변동판별부(나)는 메인전원의 접점불량이나 제너다이오드(ZD1)가 적정전압(10.1)이하로 떨어졌을 경우 마이컴에 대해 재초기화(REINTIAL)로 간주하도록 하기 위한 회로로서, 상기 저항(R1)을 통해 인가된 메인전압이 제너다이오드(ZD1)의 전압이하로 떨어지면 콘덴서(C1)의 충전전원이 방전되게 되고, 상기 제너다이오드(ZD1)가 다시 동작할 수 있는 전압이 공급되는 순간 앞에서 기술된 방법과 같이 콘덴서(C1)의 충전이 이루어지면서 마이컴의 재리세트가 가능하도록 하고, 또 시스템의 세트(SET)가 전압변동에 오동작을 일으키지 않도록 하기 위한 회로이다.
상기한 바와같이 다이오드의 항복영역에서 정전압 조정작용을 이용한 제너다이오드를 사용하여 마이컴의 인가전압과 제너다이오드의 기준전압을 비교하여 마이컴의 전원을 리세트 할 것인가 아닌가를 판별하는 동시에 판별후 비교값에 따라 마이컴의 리세트 동작을 수행하는 효과가 있는 것이다.

Claims (1)

  1. 메인전원단자에 저항(R3)과 콘덴서(C2), (C3), 제너다이오드(ZD2) 및 트랜지스터(TR1)로 구성된 마이컴전원 정전압부(가)를 연결함과 동시에 저항(R1), 제너다이오드(ZD1)로 구성된 메인전원 전압 변동판별부(나)를 통하여 콘덴서(C1)와 다이오드(D1), 인버터(INV1), 저항(R1)로 구성된 마이컴 리세트 회로부(다)를 연결하고 상기 마이컴 전원 정전압부(가)와 마이컴 리세트 회로부(다)의 출력단자를 마이컴의 전원단자(VCC) 및 리세트단자(RESET)에 각각 접속하여 마이컴의 인가전압과 제너다이오드의 기준전압을 비교하여 마이컴의 전원을 리세트할 것인가 안할 것인가를 판별하는 동시에 판별후 비교값에 따라 마이컴의 리세트 동작을 수행하는 것을 특징으로 하는 마이컴 리세트 안정화 회로.
KR2019870020737U 1987-11-27 1987-11-27 마이컴 리세트 안정화 회로 KR900008956Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870020737U KR900008956Y1 (ko) 1987-11-27 1987-11-27 마이컴 리세트 안정화 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870020737U KR900008956Y1 (ko) 1987-11-27 1987-11-27 마이컴 리세트 안정화 회로

Publications (2)

Publication Number Publication Date
KR890011338U KR890011338U (ko) 1989-07-13
KR900008956Y1 true KR900008956Y1 (ko) 1990-09-29

Family

ID=19269829

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870020737U KR900008956Y1 (ko) 1987-11-27 1987-11-27 마이컴 리세트 안정화 회로

Country Status (1)

Country Link
KR (1) KR900008956Y1 (ko)

Also Published As

Publication number Publication date
KR890011338U (ko) 1989-07-13

Similar Documents

Publication Publication Date Title
US5910739A (en) Power-up/interrupt delay timer
KR900008956Y1 (ko) 마이컴 리세트 안정화 회로
US4258276A (en) Switching circuit for connecting an AC source to a load
US5804995A (en) Monitoring circuit for a supply voltage
KR100473216B1 (ko) 강하하는전원에서적절한리셋을보장하는리셋시스템
KR880000768Y1 (ko) 마이콤의 순간 정전시 오동작 방지회로
KR870001256Y1 (ko) 리셋트 회로
KR900006786Y1 (ko) 마이콤의 오동작 방지회로
GB2136233A (en) Circuit for sensing the status of a voltage input over a wide range of voltage levels and waveforms
SU1764150A1 (ru) Генератор напр жени треугольной формы
SU1493992A1 (ru) Стабилизатор посто нного напр жени
KR890003753Y1 (ko) 마이콤의 오동작시 자동 리세트회로
KR890004800Y1 (ko) 마이콤의 오동작 방지회로
KR920009191B1 (ko) 리세트회로
SU1737434A1 (ru) Стабилизированный источник питани
KR900008957Y1 (ko) 마이콤의 오동작 방지회로
KR890004801Y1 (ko) 마이크로 프로세서의 자동 리세트회로
SU543929A1 (ru) Компенсационный стабилизатор посто нного напр жени
KR940011660B1 (ko) 워치독 회로
JPS5941641Y2 (ja) リセツト信号発生回路
KR930011569B1 (ko) 마이크로프로세서의 자동리세트 시스템
KR880004338Y1 (ko) 선풍기의 제어장치
KR940008013Y1 (ko) 고주파 유도 가열조리기의 전원차단 안전장치
KR860003525Y1 (ko) 마이크로 컴퓨터의 리세트회로
KR880001243B1 (ko) 듀얼 타이마(dual-timer)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19961231

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee